Запоминающее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (i d) 475658

Сом Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 31,07.73 (21) 1950202/18-24 (51) М. Кл. G Ilc 5/00 с присоединением заявки ¹

Государственный комитет

Совета Министров СССР (23) Приоритет

Опубликовано 30.06.75. Бюллетень № 24

Дата опубликования описания 18.09.75 (53) УДК 681.325(088.8) ло делам изобретений и открытий (72) Авторы изобретения

И, В. Прангишвили, В. А. Лементуев, М. С. Сонин, В. И. Никишин и С. А. Еремин (71) Заявитель

Ордена Ленина институт проблем управления (автоматики и телемеханики) I

1 (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники и может быть использовано, в частности, в ассоциативных запоминающих устройствах и процессорах.

Известные запоминающие устройства, выполненные на МДП-транзисторах, содержащие триггер и пары элементов записи, считывания и опроса, причем элементы записи выполнены в виде элементов «И» со средней точкой, а каждый из элементов опроса выполнен в виде соединенных последовательно двух транзисторов, затвор одного из которых подключен к узловой точке триггера, для обеспечения опроса и считывания записанной в триггере информации нуждаются в использовании специальных шин и транзисторов, что усложняет устройство.

Отличием предлагаемого устройства является то, что затвор второго транзистора каждого элемента опроса и затвор транзистора элемента считывания подключены к средней точке одноименного элемента записи.

Это позволяет упростить устройство.

На чертеже приведена функциональная схема устройства.

Устройство содержит триггер, выполнснньш на транзисторах 1 — 4, элементы записи, выполненные в виде элементов «И» со средней точкой и ускоряющие элементы на транзисторах 5 — 10, элементы считывания па транзисторах 11, 12, элементы опроса на транзисторах 13 — 16, и шины разрешения 17, записи 18 и 19 и считывания 20 — 21.

Устройство работает следующим образом.

5 В исходном положении триггер на транзисторах 1 — 4 находится в одном из устойчивых состояний. Напряжение на затворах транзисторов 5 — 10 в этот момент соответствует уровню логического нуля.

10 Транзисторы элементов считывания 11 — 12 и опроса 13 — 16 находятся в непроводящем состоянии.

Запись информации в триггер осуществляется путем одновременной подачи логической

15 единицы на шину разрешения 17 и на одну из шин записи 18 или 19 соответствующего плеча триггера.

Считывание информации осуществляется при подаче логической единицы на шину 17, 20 которая соединена с затворами транзисторов

5, 6. При этом потенциалы узловых точек А и Б триггера через открытые транзисторы 5, 6 передаются на затворы транзисторов 11, 12, стоки которых подключены к соответствую25 щим шинам считывания 20 и 21.

Опрос информации осуществляется при подаче логической единицы на шину 19 или 18.

При этом на затвор транзистора 15 или 16, соответственно, приходит единичный сигнал, 30 обеспечивающий опрос информации.

475658

Предмет изобретения

Составитель М. Лойш

Корректоры: Л. Палоака и А. Сзспаноаа

Редактор Н. Коляда

Техред Т. Миронова

Заказ 2216/18 Изд. № 1577 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб.. д. 4/5

Типография, пр. Сапунова, 2

Если, например, в исходном положении в точке Л существует уровень «1», а в точке

Б — уровень «О» и при считывании информации на шину 17 подается логическая единица, то при этом транзисторы 5 и 6 открываются и на затворе транзистора 11 появляется единичный сигнал, который открывает транзистор

11, в результате чего на шине считывания 20 появляется нулевой сигнал. В то же время на шине считывания 21 потенциал обретается неизменным, поскольку потенциал на затворе транзистора 12 соответствует логическому «0».

При опросе нулевой информации на шину

19 подается единичный уровень, при этом транзисторы 8 и 9 открываются, на затворе транзистора 15 появляется единичный сигнал, который открывает этот транзистор и, так как транзистор 13 открыт, то на,шине результата опроса 22,появляется нулевой уровень. При опросе единичной информации на шину 18 подается единичный уровень, при этом открываются транзисторы 7, 10, на затворе транзистора 16 появляется единичный сигнал, и так как транзистор 14 закрыт, потенциал на шине

22 не изменяется.

Запоминающее устройство, содержащее выполненные на МДП-транзисторах триггер и

10 пары элементов записи, считывания и опроса, причем элементы записи выполнены в виде элементов «И» со средней точкой, а каждый из элементов опроса выполнен в виде соединенных последовательно двух транзисторов, 15 затвор одного из которых подключен к узловой точке триггера, отличающееся тем, что, с целью упрощения устройства, затвор второго транзистора каждого элемента опроса и затвор транзистора элемента считывания

20 подключены к средней точке одноименного элемента записи.

Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх