Импульсно-фазовый детектор

 

ОПИСАНИЕ

ИЗОВРЕТЕНИЯ пц 484636

Сова Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 05.02.73 (21) 1880748/26-9 с присоединением заявки ¹ (23) Приоритет

Опубликовано 15.09.75. Бюллетень № 34

Дата опубликования описания 22.12.75 (51) М. Кл. Н 03k 9/04

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.376.55 (088.8) (72) Авторы изобретения

1О. А. Геложе и А. А. Кибирев

Таганрогский радиотехнический институт (71) Заявитель (54) ИМПУЛЪСНО-ФАЗОВЫЙ ДЕТЕКТОР

Изобретение относится к области радиотехники и может быть использовано в информационно-измерительной технике и системах импульсно-фазовой автоподстройки частоты.

Известен импульсно-фазовый детектор, содержащий параллельно соединенные интегрирующий конденсатор и разрядный ключ, управляющий вход которого подсоединен к источнику входного сигнала, включенные между источником питания и общей шиной, запоминающее устройство, подключенное через ключ, управляющий вход которого соединен с источником стробирующих импульсов, к интегрирующему конденсатору, и дополнительный ключ.

Однако в известном детекторе на выходе присутствуют импульсные помехи с частотой сравнения, обусловленные тем, что во время обратного хода пилообразного напряжения через паразитную емкость ключа на вход запоминающего устройства проходит импульсная помеха, величина которой прямо пропорциональна скорости обратного хода пилообразного напряжения и проходной емкости ключа.

Целью изобретения является повышение помехозащищенности. Поставленная цель достигается тем, что в предлагаемом детекторе дополнительный ключ включен параллельно интегрирующему конденсатору, при этом управляющий вход дополнительного ключа соединен с источником стробирующих импульсов через последовательно включенные схемы

«НЕ», «ИЛИ» и триггер, второй вход которого подключен к источнику входного сигнала, а

5 второй вход схемы «ИЛИ» соединен с управляющим входом ключа.

На чертеже представлена блок-схема предлагаемого импульсно-фазового детектора.

Детектор содержит расширитель 1 импуль10 сов входного сигнала, импульсами с выхода которого управляется разрядный ключ 2 в развертывающем устройстве 3, который шунтирует интегрирующий конденсатор 4, подключенный через резистор 5 к источнику пи15 тания 6. Параллельно интегрирующему конденсатору 4 через токоограничивающий резистор 7 подключен дополнительный ключ 8, управляющий электрод которого подключен к выходу клапанирующей схемы 9. Вход буфер20 ного каскада 10 подключен к интегрирующему конденсатору 4, а его выход через ключ 11, управляемый импульсами с выхода расширителя 12 стробирующих импульсов, подключен к запоминающему устройству 13, выход кото25 рого соединен со входом оконечного буферного каскада 14.

Клапанирующая схема 9 состоит из схемы

«НЕ» 15, выход которой является выходом клапанирующей схемы 9, и схемы «ИЛИ» 16, 30 выход которой подключен ко входу схемы

484636

«НЕ» 15. Входы схемы «ИЛИ», являющиеся входами клапанирующей схемы 9, подключены к выходам расширителя 12 стробирующих импульсов и триггера 17. Входы триггера 17 подключены к выходам расширителя 1 импульсов входного сигнала и расширителя 12 стробирующих импульсов. Входной сигнал поступает на клемму 18 подключения источника входного сигнала. Источник стробирующих импульсов подключается к клемме 19, а выходной сигнал импульсно-фазового детектора снимается с клеммы 20.

Предлагаемый импульсно-фазовый детектор работает следующим образом.

Короткий входной импульс поступает на клемму 18, расширяется расширителем 1 и подается в развертывающее устройство 3 на управляющий вход разрядного ключа 2, который шунтирует интегрирующий конденсатор 4.

Напряжение на интегрирующем конденсаторе

4 быстро уменьшается до нуля. Одновременно входной импульс передним фронтом перебрасывает триггер 17, и на его выходе устанавливается высокий потенциал. На выходе схемы

«НЕ» 15 в этот момент низкий потенциал. Таким образом дополнительный ключ 8 разомкнут и не шунтирует интегрирующий конденсатор 4. По окончании входного импульса разрядный ключ 2 размыкается, и напряжение на интегрирующем конденсаторе 4 начинает линейно нарастать.

Короткий стробирующий импульс поступает на клемму 19, расширяется расширителем 12 и замыкает ключ 11. На запоминающем устройстве 13 устанавливается напряжение, равное мгновенному значению напряжения на интегрирующем конденсаторе 4 в момент поступления стробирующего импульса. Напряжение с запоминающего устройства 13 через оконечный буферный каскад 14 поступает на входную клемму 20. Одновременно стробирующий импульс передним фронтом перебрасывает триггер 17, и на его выходе устанавливается низкий потенциал. На выходе схемы

5 «НЕ» 13 потенциал также низкий, так как на ее вход через схему «ИЛИ» 16 действует стробирующий импульс с выхода расширителя 12.

По окончании стробирующего импульса потенциал на выходе схемы «НЕ» 15 становится

10 высоким, дополнительный ключ 8 замыкается и осуществляет сравнительно медленный разряд интегрирующего конденсатора 4 до нуля.

Дополнительный ключ 8 замкнут до поступления следующего входного импульса и удержи15 вает напряжение на интегрирующем конденсаторе вблизи нуля.

Затсм цикл повторяется.

Предмет изобретения

20 Импульсно-фазовый детектор, содержащий параллельно соединенные интегрирующий конденсатор и разрядный ключ, управляющий вход которого подсоединен к источнику входного сигнала, включенные между источником

25 питания и общей шиной, запоминающее устройство, подключенное через ключ, управляющий вход которого соединен с источником стробирующих импульсов, к интегрирующему конденсатору, и дополнительный ключ, о т л и 30 ч а ю шийся тем, что, с целью повышения помехозащищенности, дополнительный ключ включен параллельно интегрирующему конденсатору, при этом управляющий вход дополнительного ключа соединен с источником

35 стробирующих импульсов через последовательно включенные схемы «НЕ», «ИЛИ» и триггер, второй вход которого подключен к источнику входного сигнала, а второй вход схемы «ИЛИ» соединен с управляющим вхо 0 дом ключа.

484636

Составитель С. Лукинская

Корректор Л. Орлова

Техред Т. Миронова

Редактор Н. Коган

Типография, пр. Сапунова, 2

Заказ 3160!12 Изд. № 1798 Тираж 902 Подписное

Ц14ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4 5

Импульсно-фазовый детектор Импульсно-фазовый детектор Импульсно-фазовый детектор 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах для демодуляции фазоманипулированных (ФМн) сигналов
Наверх