Синхронный детектор

 

ОП ИГРАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пп 541282

С,ы Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 06.01.75 (21) 2094044/09 с присоединением заявки № (23) Приоритет

Опубликовано 30.12.76. Бюллетень № 48

Дата опубликования описания 14.01.77 (51) М. Кл Н ОЗК 9/04 гсеудаРетьеииый исиитет

Совета Мииистпсс СССР по делам изобретений и аткрь тий (53) УДК 621.317.77 (088,8) (72) Лвторы изобретения

B. ф. Бахмутский, О. Л. Николайчук и В. И. Степкин

Специальное конструкторское бюро микроэлектроники в приборостроении (71) Заявитель (54) СИНХРОННЫЙ ДЕТЕКТОР

Изобретение относится к радио- и электроизмерительной технике и может быть использовано в фазочувствительных и амплитудных вольтметрах, в устройствах для выделения квадратурной и синфазной составляющих напряжения переменного тока.

Известен синхронный детектор, содержащий последовательно соединенные первый ключ, усилитель и второй ключ, а та«же запоминающие конденсаторы, под«лючсиные к выходам «лючсй, и формирователь, вход которого соединен с источником опорного сигнала (11.

К недостаткам этого устройства относятся обязательное перекрытие открытых состояний ключей, снижающее точность детектирования; зависимость точности детектирования от ширины строб-импульса; фиксированная временная задержка расширенного импульса управления вторым ключом, снижающая быстродействие и точность прп работе в диапазоне частот.

Цель изобретения — повышение быстродействия и точности.

Поставленная цель достигается тем, что в синхронный детектор, содержащий последовательно соединенные первый ключ, усилитсль и второй ключ, а также запоминающие конденсаторы, подключенные к выходам ключей, и формирователь, вход которого соедпнен с источником опорного сигнала, введен триггер, вход которого соединен с выходом формирователя, а выходы подключены соответственно «входам ключей.

На фиг. 1 приведена блок-схема синхронного детектора; на фиг. 2 — эпюры сигналов, поясняющие era работу.

I1ðñäëàãàåìый синхронный детектор содержит последовательно соедпненпыс Ilepиый ключ 1, усилитель 2 и второй ключ 3, а

:ra»» запоминающие «опдепсаторы 4 и 5, подключенные соответственно «выходам

«лючсй 1 и 3, и формирователь 6, вход которого соединен с источником опорного спгна1-, ла, а выход — с входом трпггсра 7, соответствующие выходы которого соединены с другимп входами ключей 1 и 3.

Синхронный детектор работает следующим образом.

20 На вход первого ключа 1 поступает входное напряжение U< (фпг. 2а), на вход формирователя 6 — опорное напряжение U (фпг. 2o).

Формирователь 6 пз опорного напряжения

25 U формирует прямоугольные импульсы (фпг. 2 в), которые поступают на счетный вход триггера 7. На прямом (фиг. 2г) и инверсном (фпг. 2 д) выходах трпггсра 7 формпр;ются импульсы с длительностью, равной

30 периоду опорного напряжения U> (фпг. 2о, в).

541282

Фи8. r

Когда ключ 1 открыт, ключ 3 закрыт, и напряжение на конденсаторе 4 (фиг. 2 е) повторяет входное напряжение U> (фиг. 2a), а напряжение на конденсаторе 5 (фиг. 2ж) остается неизменным.

В момент 11 ключ 1 закрывается, и на конденсаторе 4 запоминается напряжение, соответствующее амплитуде входного напряжения U< и фазовому сдвигу между опорным

Ug и ВхОдным Ь1 напряжениями.

Таким образом, за время, равное периоду входного сигнала, устанавливается постоянное напряжение, соответствующее фазовому сдвигу опорного U»1 входного U1 сигналов и амплитуде U1 входного сигнала.

На высоких частотах точность детектора остается высокой, так как она определяется только быстродействием ключей 1 и 3, а время перезаряда конденсаторов 4 и 5 остается равным периоду опорного напряжения U2, т. е. емкости запоминающих конденсаторов 4 и 5 могут быть достаточно большими во избежание влияния паразитных емкостей монтажа.

Использование нового элемента триггера 7 с соответствующими связями увеличивает тоЧность и бйстродействие устройства, в результате чего расширяется область его применения, особенно в высокоточных и быстро5 действующих радио- и электроизмерительных приборах.

Формула изобретения

10 Синхронный детектор, содержащий последовательно соединенные первый ключ, усилитель и второй ключ, а также запоминающие конденсаторы, подключенные к выходам ключсй, и формирователь, вход которого coe)5 динен с источником опорного сигнала, отлнч а ю щ н и с я тем, что, с целью повышения быстродействия и точности, в него введен триггер, вход которого соединен с выходом формирователя, а выходы подключены соот20 ветственно к входам ключей.

Источники информации, принятые во внимание при экспертизе:

1. Авт. св. № 35б775, М. Кл. Н ОЗК 9/04, 25 1972.

5412Ь

Фиг.2

Составитель Й. Черняк

Редактор Н. Суханова Техред М, Семенов Корректор E. Хмелева

Заказ 2892/14 Изд. № 1904 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, K-35, Раугпская наб., д. 4/5

Типография, пр. Сапунова, 2

Синхронный детектор Синхронный детектор Синхронный детектор 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах для демодуляции фазоманипулированных (ФМн) сигналов
Наверх