Временной дискриминатор сигнала с бинарной время-импульсной модуляцией

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

557484 (61) Дополнительное к авт. саид-ву (22) Заявлено 07.01.74 (21) 1988249/09 с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 05.05.77. Бюллетень № 17 (45) Лата опубликования описания 05,08.77 (51) М. Кл.о

Н 03 К 9/04

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621 394.62:621.376. .55 (088.8) (72) Авторы изобретения

В, В. Кедо и И. А. Новиков (71) Заявитель (54) ВРЕМЕННОЙ ДИСКРИМИНАТОР СИП1АЛА С БИНАРНОЙ

ВРЕМЯ вЂ” ИМПУЛЬСНОЙ МОДУЛЯЦИЕЙ

1 2

Изобретение относится к радиотехнике, может использоваться в устройствах автосопровождения сигнала по дальности.

Известен временной дискриминатор сигнала с бинарной время-импульсной модуляцией, содержащий сумматор, вычитатель и два канала обработки сигнала, каждый из которых состоит из последовательно соединенных временного селектора и интегратора (1).

Однако в этом дискриминаторе при малых значениях отношения сигнал/шум ошибка в определении позиции сигнального импульса вызывает большую флуктуационную ошибку.

Цель изобретения — повышение точности дискриминирования сигналов с инверсной модуляцией.

Для этого во временной дискриминатор сигнала с бинарной время-импульсной модуляцией, содержащий сумматор, вычитатель и два канала обработки сигнала, каждый из которых состоит из последовательно соединенных временного селектора и интегратора, введены два дополнительных идентичных канала обработки сигнала, ключи, декодер и дополнительный сумматор; при этом выходы кана. лов обработки сигнала через ключи подключены к соответствующим входам основного и дополнительного сумматоров, выходы которых соединены с вычитателем, а соответствующие выходы декодера подключены к управляющим входам ключей и входам сброса интеграторов.

На чертеже изображена структурная электрическая схема устройства, Каждый из каналов обработки сигнала 1 — 4 содержит последовательно соединенные временной

1р селектор 5 и интегратор 6. Выходы каналов 1 — 4 через ключи 7 подсоединены к соответствующим входам сумматоров 8, 9, выходы которых связаны с вычитателем 10, а соответствующие выходы декодера 11 подключены к управляющим входам клю 15 чей 7 и ко входам сброса интеграторов 6, Входы каналов 1 — 4 подключены ко входу устройства.

Устройство работает следующим образом.

На входы всех временных селекторов поступает смесь сигнал-шум. На селектор 5 канала обработ20 ки1 поступают первые измерительные импульсы прямого кода, на селектор канала 2 — вторые, на селектор. канала 3 — первые измерительные импульсы обратного кода и на селектор канала 4 — вторые.

В случае передачи символа информации пря.

25 мым кодом по сигналу работают первый и второй

557484

Составитель Е. Погиблов

Техред 3. Фанта

Редактор Б. Федотов

Корректор ll. Мельниченко

Заказ 1109/64

Тираж 1065 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП " Патент ", r. Ужгород, ул. Проектная, 4 файф"е е + ф чав ифЮ4ф мщ МФ каналы 4 ЬббтМ сйгнала, третий и четвертый — по шуму, при передаче информации обратным кодом принимают третий и четвертый каналы, Ио результатам обработки пачки, соответствующей прямому или обратному коду, декодер 11 вырабатывает управляющее напряжение на соответствующем выходе, отпирая ключи 7 каналов 1 и 2 или 3 и 4.

Резулыаты интегрирования с первого или третьего канала (в зависимости от принятого кода) через сумматор 8, à со второго или четвертого через сумматор 9 поступают на вычитатель 10, вычисляющий сигнал рассогласования.

Результаты интегрирования на шумовых позициях не используются при вычислении сигнала рассогласования, так как управляющее напряжение с декодера 11 коммутирует только каналы, обрабатавшие сигнальную пачку импульсов, По окончании действия управляющего напряжения с выхода "Сброс" декодера 11 на интеграторы 6 всех каналов поступает импульс сброса, приводящий их в исходное состояние.

Разница в вероятностях ошибки информационного и элементарного символов тем больше, чем больше элементарных символов входит в информационный. Так как вероятность ошибки декодирования информационного символа мала, то из обработки практически исключаются шумовые позиции, что приводит к повышению 1о .насти дискримннировапи я, Формула изабрет< ния

Временной дискриминатор сигнала с бинарной время импульсной модуляцией, содержащий сумматор, вычитатель и два канала обработки сигнала, каждый из которых состоит из последовательно соединенных временного селектора и интегратора, отличающийся тем, что, с целью повышения точности дискриминирования сигналов с инверсной модуляцией, в него введены два дополнительных идентичных канала обработки сигнала, ключи, декодер и дополнительный сумматор, при этом выходы KRHBJI08 обработки сигнала через ключи подключены к соответствующим входам основного и дополнительного сумматоров, выходы которых зв соединены с вычитателем, а соответствующие выходы декодера подключены к управляющим входам ключей и входам сброса интеграторов.

Источники информации, принятые во внимание д5 при экспертизе:

1. Авторское свидетельство СССР и 310377, Н 03 К 5/20, 14.01.70,

Временной дискриминатор сигнала с бинарной время-импульсной модуляцией Временной дискриминатор сигнала с бинарной время-импульсной модуляцией 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах для демодуляции фазоманипулированных (ФМн) сигналов
Наверх