Запоминающее устройство

 

и 1 490 )77

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Саветскик

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 03.01.74 (21) )985410/18-24 (51) М. Кл. Ст 1)c 7 00 с присоединением заявки .,е (23) Приоритет

Опубликовано 30.10.75. Бюллетень М 40

Дата опубликования описания 28.01.76

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 628.327.66 (088.8) (72) Авторы изобретения В. В. Зайцева, В. Н. Каминский, Б. Н. Симонов и Б. В. Кушелев (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники и может быть применено в цифровых вычислительных устройствах при высоком быстродействии.

Известны запоминающие устройства, содержащие накопитель, блоки выборки, формирователи адресных токов, включенные по двухкоординатной схеме, входы которых соединены с выходами блоков выборки, а выходы— с входами накопителя.

Цель изобретения — повышение быстродействия, уменьшение потребляемой мощности.

В предлагаемом запоминающем устройстве это достигается тем, что в него введены блок развязывающих элементов, координатные ключи и блок управления, вход которого соединен с входом блока выборки, а выходы — с входами координатных ключей. Выходы координатных ключей через развязывающие элементы подключены к формирователям адресных токов.

На чертеже представлена блок-схема предлагаемого устройства, где 1, 2 — блоки выборки, 3, 4 — формирователи адресных токов, 5 — накопитель, 6 — развязывающие элементы (диоды), 7, 8 — координатные ключи, 9— блок управления.

В исходном состояни формирователи адресных токов закрыты. Развязывающие элементы (диоды), заперты истончиком Еь При поступленчи на вход формирователя 4 адресных токов импульса U< из блока 1 выборки и на вход формирователя 3 импульса U из блока 2 выборки, через числовую цепь нако5 пнтеля 5 начинает протекать ток 1н. После окончания импульса U в числовой цепи накопителя продолжал бы протекать ток, вызываемый рассасываппем неоновых носителей в базе. Но в момент окончания импульса Ui

10 на вход координатного ключа 7 поступаст импульс U„., из блока 9 управления этими ключами и открывает его. В результате открывания координатного ключа 7 к базам формирователей адресных токов оказывается при15 ложенным напряжение отрицательной обратной связи, это напряжение создается прп прохождении тока 1н через числовую шину накопителя 5 и формирователь 3 адресного тока, под действием которого происходит

20 быстрое рассасыванпе накопленного заряда в базе и, следовательно, быстрос включение формирователя 4.

Для ускорения выключения формирователя

3 адресного тока на вход координатного кл1о25 ча 8 поступает импульс U, B результате открывания ключа 8 быстро запирается формирователь 3.

Положительным качеством предлагаемого устройства является то, что напряжение от30 рицательной обратной связи, способствующее быстрому запиранию формирователей ад490177

I I р с -и - - - " " " о - р - " - и " "

Г ъ

Составитель В. Гуркина

Тскрсд М. Семенов

Корректоры: Е. Давыдкина и В. Дод

Редактор И. Грузов а

Заказ 3338/18 Изд. № 1944 Тираж 648 Подписное

Ц11ИИПИ Государственно!о комитета Совета Министров СССР по делам изобретений и открытий

Москва, )K-35, Раушская наб., д. 4 5

Типография, пр. Сапунова, 2

3 ресного тока, подается на эти формирователи только после окончания формируемого импульса адресного тока и поэтому не влияет па работу формирователей (не снижая его коэффициента усиления) во время импульс".

Вследствие этого отрицательная обратна; связь может быть выбрана достаточно глубокой, что обеспечивает быстрое запирапис транзистора.

Глубина отрицательной обратной связи может быть увеличена подключсш1см координатного ключа к источнику отрицательного иапря>кения.

Повышение быстродействия, уменьшение потребляемой мощности устройства достиг» ется введением координатных ключей и бло<а управления ими.

Запомииа!ощес ус!ройс!во! содсржан!сс накопитель, блоки выборки, формирователи ад5 ресных токов, включенные по двухкоординатиой схеме, входы которых соединены с выходами блоков выборки, а выходы с входами накопителя, о; л ич и ющс с с я тем, что, с целью повышения быстродействия и уменьшс10 ния потребляемой мощности устройства, в пего введены блок развязывающих элементов, координатные ключи и блок управления, вход которого соединен с входом блока выборки, а выходы — с входами координатных ключей, 15 выходы которых черсз развязывавшие элементы соединены с формирователями адресных -оков.

Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к способам и устройству считывания матрицы памяти полного сканирования

Изобретение относится к вычислительной техинке и может быть использовано в информационно-измерительных системах

Изобретение относится к вычислительной технике и может быть использовано для снижения энергопотребления устройств с логическими микросхемами и микросхемами памяти
Наверх