Оптоэлектронный логический элемент

 

, 01С ЗИМ 3

"""-":1 - -"»11 ЧИ1а 1 бзтбдар дщ щ; (п) 495770

ОПИСАНИЕ

ИЗОБРЕТЕН И Я

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву 300867 (22) Заявлено 23,07.74 (21) 2046972, 26-21 с присоединением заявки № (23) Приоритет

Опубликовано 15.12.75. Бюллетень № 46

Дата опубликования описания 05.03.76 (51) М. Кл. Н 03k 19/14

G 021 3/00

1осударственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.325.65 (088.8) (72) Авторы изобретения

Г. К. Арутюнов и А. Л. Кавалов (71) Заявитель (54) ОПТОЭЛЕКТРОННЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Изобретение относится к радиотехнике и может быть использовано в устройствах вычислительной техники.

Известен оптоэлектронный логический элемент по основному авт. св. ¹ 300867.

Однако известный оптоэлектронный логический элемент обладает низким быстродействием.

Целью изобретения является повышение быстродействия элемента, Это достигается тем, что предлагаемый элемент дополнительно содержит два фотоприемника, источник переменного напряжения с первым и вторым противофазными выходами, две светоразделительные системы и электрический вход, соединенный через резистор с входом усилителя постоянного тока, причем каждый основной и каждый дополнительный фотоприемники выполнены в виде встречно-последовательно включенных фотодиода и диода, основные фотоприемники соединены согласно друг с другом в первую последовательную цепь, подключенную к первому выходу источника переменного напря>кения, вспомогательные фотоприемники соединены согласно друг с другом во вторую последовательную цепь, подключенную к второму выходу источника переменного напряжения, средние точки первой и второй последовательных цепей соединены друг с другом и с входом усилителя постоянного тока, а каждая дополнительная светоразделительная система установлена между основной светоразделптельной системой и ослабляющим филь5 тром и оптически связана с соответствующим попо Iнительным фотоприемником.

На чертеже приведена принципиальная электрическая схема логического элемента.

Оптоэлектронный логический элемент со10 держит фотоприемники, состоящие из встречно последовательно соединенных фотодиодов

1 — 4 н диодов 5 — 8 соответственно, светодиоды 9, 10.

Последовательная цепь из фотодиодов 1, 3

15 и диодов 5, 7 подключена к первому выходу

11 источника переменного напряжения.

Последовательная цепь из фотодиодов 2, 4 и диодов 6, 8 подключена ко второму вы20 ходу 12 источника переменного напряжения.

Точки соединения фотодподов 1, 3 и диодов

6, 8 объединены друг с другом и с входом усилителя постоянного тока 13.

Электрический Bxoä 14 через резистор 15

25 сое пиен с вхо,",ом усилителя постоянного тока 13.

Между ослабляющим фильтром 16 и светоразделительной системой 17 установлена светоразделптельная система 18, а между ослаб30 ляющпм фильтром 19 и светоразделите lbHoH

495770 системой 20 установлена светорязделительная система 21.

Оптоэлектронный логический элемент работает следующим образом.

Фотодиоды 1 — 4 составляют попарно 1 и

2, 3 и 4 оптические ячейки. На них подводятся оптические сигналы и через них же осуществляется обратная связь. Между оптическими ячейками противофазно подается относительно входа усилителя постоянного тока

13 переменное напряжение с выходов 11 ?: 12 источника переменного напряжения.

При отсутствии входных оптических cèãíàлов обе оптические ячейки заперты. При подаче оптических входных сигналов на входы фотодиодов 1 — 4 и при полярности источника переменного напряжения, соответствующей указанной на чертеже, появляются только токи через фотодиоды 1 и 2, так как эти фотодиоды срабатывают от входных сигналов, а диоды 5 и б не препятствуют этому. Токи через фотодиоды 3 и 4 не могут появиться, так как этому препятствуют диоды 7 и 8.

При изменении потенциалов на выходах 11 и 12 источника переменного напряжения появляются токи через фотодиоды 3 и 4, а токи через фотодиоды 1 и 2 будут отсутствовать.

Сигналы с выходов оптических я еек подаются на вход усилителя постоянного тока 13, выход которого подключен к светодиодам 9 и

10. Световые потоки со светодиодов 9 и 10 поступают на светоразделительные системы

17 и 20, с выходов которых световые потоки поступают на выходы 22 и 23 и на светоразделительные системы 18 и 21. Через светоразделительные системы 18 и 21 световые потоки поступают через ослабляющие фильтры

1б ?i 19 а фотодиоды 1 — 4.

Фотоэлект1)о?п?ый . ?0?"? .-?ccKH?i элемент

>кет работать в ка ?е тве аналогового сумматора.

Формула изобретения

Оптоэлектронный логический элемент по

10 авт. св. № 3008б7, отличающийся тем, что, с целью повышения быстродействия, он дополнительно содержит два фотоприемника, источник переменного напряжения с первым н вторым противсфазными выходами, две

15 светоразделительные системы и электрический вход, соединенный через резистор с входом усигп?теля постоянного тока, причем каждый основной и каждый дополнительный фотоприемники выполнены в виде встречно-по20 следовательно включенных фотодиода и диода, основные фотоприемники соединены между собой согласно в первую последовательную цепь, подключеннук? к первому выходу источника переменного напряжения, вспомога25 тельные фотоприем??ики соединены согласно между собой во вторую последовательную цепь, подключенную к второму выходу источ??икя пере??ген??ого напряжения, средние точки первой и второй последовательных цепей со30 единены между собой и с входом усилителя постоянного тока, а каждая дополнительная светоразделительная система установлена между основной светоразделительной системой и ослабляющим фильтром и оптически

35 связана с соответствующим дополнительным фотоприемником.

Оптоэлектронный логический элемент Оптоэлектронный логический элемент 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх