Делитель частоты

 

G П И С А Н И Е (i<) 499675-ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 05.09.73 (21) 1958396/26-9 с присоединением заявки № (23) Приоритет

Опубликовано 15.01.76. Бюллетень № 2

Дата опубликования описания 31.03.76 (51) М. Кл е Н ОЗК 23/24

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.374А (088.8) (72) Авторы изобретения

А. П. Тычинин и В. А. Павлюшнев (71) Заявитель (54) ДЕЛИТЕЛЬ ЧАСТОТЪ1

Изобретение относится к области радиоэлектроники, в частности к делителям частоты следования импульсов с регулируемым коэффициентом деления, используемым в измерительных приборах, устройствах управления и автоматики, Известен делитель частоты,. содержащий последовательный счетчик со счетным триггером, триггером управления и схемой «И вЂ” НЕ» в каждом разряде, причем единичный выход счетного триггера соединен с первым входом схемы «И — НЕ» своего разряда и со входом установа в ноль триггера управления соседнего, старшего разряда.

С целью повышения надежности и уменьшения числа связей в устройстве второй вход схемы «И — НЕ» соединен с единичным выходом триггера управления соседнего, старшег-o, разряда, выход схемы «И — HE» соединен с единичным входом триггера управления своего разряда, нулевой выход триггера управления соединен со сходом установа в единицу счетного триггера своего разряда, входы управления коэффициентом деления соединены с нулевыми входами триггеров управления, единичный выход триггера управления младшего разряда соединен с выходной шиной.

На чертеже изображена функциональная схема предлагаемого делителя частоты.

Делитель частоты состоит из идентичных разрядов 1 — 4, каждый из которых содержит счетный триггер 5 — 8, логическую схему «И—

НЕ» 9 — 12 и управляющие триггеры 13 — 20.

Парафазный входной сигнал делителя может быть получен любым из известных способов, например с помощью дополнительного инвертора 21.

Отдельные разряды делителя частоты соединены последовательно один с другим таким образом, что счетные триггеры образуют счетчик входных импульсов, а логические схемы и управляющие триггеры — устройство управления.

Делитель частоты работает следующим образом.

В процессе счета входных импульсов последовательно заполняются (переход в единичное состояние) счетные триггеры делителя. начиная со старших разрядов.

Переход триггера 8 и-го разряда в единичное состояние происходит при переключени. триггера 7 (и — 1)-ro разряда в нулевое состояние, при этом U = I; U > — — О. Сигнал

U>=1 проходит через схему «И — HE» 12, второй вход которой в старшем разряде не задействован, и действует на единичный вход управляющего триггера 19 — 20, при этом на

30 его единичном выходе формируется сигнал

499675 готов ности Z =l, поступающий в (n — 1)-й разряд на схему «И — НЕ» 11.

Если код управления К=l, то на нулевом выходе управляющего триггера 19 — 20 формируется сигнал Y =0 в момент времени, когда триггер 7 (и — 1)-го разряда переходит в единичное состояние, сигнал U„ „l на нулевом входе управляющего триггера 19 — 20 принимает значение «1». Сигнал,Y„=O устанавливает триггера 8 в нулевое состояние, в результате чего управляющий триггер 19 — 20 хранит свое состояние до поступления сбрасывающего сигнала U — — О.

Таким образом, управляющий триггер в ячейке управления выполняет функцию запоминания сигнала готовности Z и сигнала установки У„на время выполнения установки счетного триггера данного разряда. Сигнал

У =0 формируется управляющим триггером в момент паузы сигнала на счетном входе триггера данного разряда. Если в коде управления К =О, то сигнал У постоянно сохраняет значение «1», и установка счетного триггера не производится.

Сигнал Х„ — — 0 на единичном входе управляющего триггера 17 — 18 (n — 1)-го разряда формируется при условии наличия сигнала

Z =l и при переходе счетного триггера 7 (и — 1)-го разряда в единичное состояние (U > — — 1). Формирование сигнала готовности

Z < и сигнала установки У происходит так же, как и в и-ом разряде. Аналогичным образом происходит работа любого i-ro разряда делителя.

Предустановка счетного триггера i-го разряда осуществляется сигналом У;=К;

° Z;U; < — — 0 в момент времени, когда Z„=l и

U; —— 1. Одновременно устройство управления формирует сигнал готовности предыдущего разряда

Zl 1 Х 1=:- Zl Ul 1.— -1.

Таким образом, сигнал предустановки i-го разряда У;=0 формируется одновременно с сигналом готовности Z, < — — 1 предыдущего разряда.

Возврат управляющих триггеров устройства управления .в исходное состояние происходит следующим образом.

Зо

Под действием сигнала предустановки У;=

=0 счетный триггер переключается в нулевое состояние,,при этом сигнал U„-=0 с помощью логической схемы «И — НЕ» отключает единичный вход управляющего триггера и устанавливает в исходное состояние управляющий триггер последующего разряда (Zl+l — — О). Одновременно формируется сигнал переноса V;=1, который .поступает на счетный вход тригера последующего разряда и переключает его в противоположное состояние.

Если предустановка счетного тригера i-го разряда выключена сигналом К;=О, то возврат схемы в исходное осстояние происходит в момент переключения счетного триггера от импульса переноса V, <, который возникает либо при установке одного из предыдущих разрядов, либо при переполнении младших разрядов счетчика, если их предустановка не производится.

Таким образом, сигнал готовности Z„= 1, а, следовательно, и сигналы установки У, распространяются последовательно от старших ,разрядов к младшим в каждом цикле деления.

Формула изобретения

Делитель частоты, содержащий последовательный счетчик со счетным триггером, триггером управления и схемой «И вЂ” HE» в каждом разряде, причем, единичный выход счетного триггера соединен с первым входом схемы «И — HE» своего разряда и со входом установа в ноль триггера управления соседнего, старшего разряда, отличающийся тем, что, с целью повышения надежности и уменьшения числа связей в устройстве,,второй вход схемы «И — HE» соединен с единичныы .выходом триггера управления соседнего, старшего разряда, выход схемы «И — НЕ» соединен с единичным входом триггера управления своего разряда, нулевой выход триггера управления соединен со входом установа в единицу счетного триггера своего разряда, входы управления коэффициентом деления соединены с нулевыми входами триггеро в управления, единичный выход триггера управления младшего разряда соединен с выходной шиной.

499675

Составитель И. Разинова

Техред Т. Курилко

Корректор Л. Денискина

Редактор Т. Янова

Типография, пр. Сапунова, 2

Заказ 849/7 Изд. № 1011 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, )Ê-35, Раушская наб., д. 4/5

Делитель частоты Делитель частоты Делитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может использоваться при проектировании блоков опорных частот аппаратуры обработки цифровой информации в случаях, когда требуемые коэффициенты счета не являются степенью двух и особенно, если они представляют собой дроби, как большие, так и меньшие единицы

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области цифровой вычислительной техники и может быть использовано в устройствах цифровой автоматики и управления различными технологическими процессами
Наверх