Способ изготовления матриц запоминающих устройств

 

"«ЫС1Ц ф

ОПИСАНИЙ

ИЗО6РЕТ ЕН И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 0 г 90

Союз Советскик

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заяв.пено 15.06.73 (21) 1933213/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 15,02.76. Бюллетень № 6

Дата опубликования описания 06.05.76 (51) M. 1 л.- G 11С 5/12

Государственный комитет

Совета Министров СССР (53) УДК 681.327.66 (088.8) по делам изобретений и открытий (72) Авторы изобретения

А. Ф. Белов и А. Л. Белоус (71) Заявитель (54) СПОСОБ ИЗГОТОВЛЕНИЯ МАТРИЦ ЗАПОМИНАЮЩИХ

УСТРОЙСТВ

Известен способ изготовления матриц запоминающих устройств, основанный на прошивке через сердечники матрицы такого числа проводов, которое необходимо для организации того или иного типа запоминающего устройства. Известный способ не позволяет использовать ферритовые сердечники малого диаметра, а следовательно, ограничивает быстродействие запоминающих устройств. Поэтому при переходе на ферритовые сердечники малого диаметра (0,3; 0,18 мм) прошивка двумя проводами и более вызывает существенные затруднения. В то же время создание больших запоминающих устройств требует использования системы многопроводной прошивки типа 2,5Д, ЗД-ЗW и ЗД-4W, так как они имеют наиболее компактный электронный привод.

Для упрощения изготовления матриц предлагается сердечники матрицы прошивать многожильным склеенным проводом, концы которого после прошивки расщеплять.

Пример. Изготовление матрицы системы

2Д с раздельной обмоткой генератора записи и усилителя чтения. Известно, что для изготовления такой матрицы необходимо прошить ферритовый сердечник тремя проводами.

Один провод необходим для прошивки адресной координаты и два других — для прошивки числовой координаты. Ес.пи трудоемкость прошивки первой координаты взять за единицу, то трудоемкость прошивки второй координаты составляет величину порядка 1,5 едини5 цы, так как в отверстие ферритового сердечника помещен один провод и его полезная площадь уже уменьшилась почти на 30 /с.

Следовательно, трудоемкость прошивки третьей координаты составляет 2 единицы, 10 ввиду того, что полезная площадь, по которой необходимо провести провод, сократилась до

30, а это означает, что надо протянуть провод через отверстие, составляющее 30 / начального.

Так как ферритовые сердечники имеют очень малую толщину стенки, то появляются, например, сколы, трещины, полные разрушения, что дополнительно приводит к появлению

20 неявного и явного брака.

При использовании описываемого способа через ферритовый сердечник можно протягивать только два провода. Это достигается

25 тем, что одна координата прошивается обыч. ным одинарным проводом, а вторая — многожильным (сдвоенным) склеенным проводом, который затем расщепляется на концах и одна жила образует обмотку генераторов, а дру30 гая — обмотку усилителей чтения.

503290

Формула изобретения

Составитель В. Рудаков

Текред 3. Тараненко

Корректор В. Брыксина

Редактор Л. Тюрина

Заказ 986/2 Изд. № 1183 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Способ изготовления матриц запоминающих устройств, основанный на прошивке проводов через сердечники матрицы, о т л и ч а ю щ и йс я тем, что, с целью упрощения изготовления матрицы, сердечники матрицы прошивают многожильным склеенным проводом, концы которого после прошивки расщепляют.

Способ изготовления матриц запоминающих устройств Способ изготовления матриц запоминающих устройств 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх