Коммутатор для запоминающего устройства

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К ABlOPCNOkhV СВИДПВЛЬСТВУ (61) Дополнительное к авт. саид-ву —. (22) Заявлено 13.12.74(21} 2085702/1824 с присоединением заявки ¹

Союз Советских

Соцмалмстмнескмх

Ресяублми (и) 6О7896 (Ы) М. Кл, 611 C. 7/02

ГащАа,аткеииый кемитет

Вааатв Маестра СССР ав деяам изабретеиий и открытий (23) Приоритет (43} Опубликовано25.03,76Зюллетень № 1 . (45} Дата опубликования описання29.04.76 (72) Автор.: изобретения

Н. В. Сдатчиков (71) Заявитель. (54) КОММУТАТОР ДЛЯ ЗЛПОМИНАЮШЕГО УСТРОЙСТВА 7

Изобретение относится к автоматике и вычислительной техниие и предназначено для использования в эапоминаюших устройствах, в которых разрядные линии используются одновременно для записи и съема информации.

Известные коммутаторы для запоминающих устройств содержат дифференциал ные трансформаторы, средние точки первичных обмоток которых подключены к координатным шинам выборки слов, а выводы первичных до обмоток соединены через диоды с разрядными шинами записи, и усилители считывания. разяпов с входными трансформаторами, Цель изобретения - повышение помехозашишенности устройства. В предлагаемом И . устройстве выводы входного трансформатора усилителя считывания каждого разряда соединены с одноименными выводами первичных обмоток соответствуюших дифференциальных трансформаторов через дополнитель-20 .ные диоды.

На чертеже показана принципиальная схема предлагаемого устройства.

Коммутатор ля эапоминаюшего устройства содержит дифференциальные трансфор- 25 матары 1, средние точки 2 первичных обмоток которых подключены к координатным тцин м 3 выборки слов, а выводы 4 и 6 первичных обмоток соответственно через диоды 6 и 7 соединены с разрядными шинами 8 и 9 записи и через дополнительные диоды lO и 11 - с выводами 12 и 13 первичной обмотки входного трансформатора 14 усилителя считывания 15 каждого разряда запоминаюшего устройства. Вторичные обмотки каждого диффе,>енциаль!!ого трансформатора 1 подключены к нагрузкам 16, которыми, в частности, являются разрядные линии накопителя запол!инаюшего устройства с элементами хранения информации. Координатные шины Э через токозадаюшие резисторы 17 подключэиы K ключам 18 выборки слов, Разрядные шины 9 и 9 записи соединены соответственно с ключами 19 и

20 разрядных токов записи, Выводы 12 и

13 первичной обмотки входного трансформатора 1 4 ус)!лите lB c !llTb!f!flHHlf 1 5 каждого раэряпл через р ..->!!Г ГОрь! 2 1 !! 22 подключены к шиле нулевого пот!т!вц!аш!, КГпоч!! 1 8 выб !ркФ! Г4!Ов и!ГГЙ!в ся от цсточ

507896 ника .Е, а ключи 19 и 20 разрядных токов записи от источника -Ед.

Устройство работает следующим образом, В режиме записи согласно адресу записы ваемой информации открываются соответствуюший ключ 18 выборки слова н ключи разрядных токов, например 19, В этом случае цепь тока замыкается от источника напряжения +Е через ключ 18, резистор 17, шину 3, среднюю точку 2 и верхнюю половину первичной обмотки трансформатора 1, диод 6, шипу 8, ключ 19 и источник напряжения -Е . На вторичной обмотке трансформатора l наводится э.д.с. и через нагрузку 16 протекает ток, направление которого соответствует, например, записи "I", При записи "0" открывается ключ 20 и ток,; протекающий через нижнюю половину пер- вичной обмотки трансформатора 1, диод 7, шину 9 и ключ 20, наводит на вторичной,® обмотке трансформатора 1 э.д.с. противоположного знака, и соответственно через нагрузку 16 протекает ток в направлении противоположном току"записи "Х ". При этом диодь| 10 и 11 э пер ы. î определяя 25 выбором величины источника напряжения -Е, и на вход усилителя считывания 15 помехи у. режиме записи не поступают.

В режиме считывания информации согласно. адресу отпирается соответствующий Ж, ключ 18 выборки. слова, а ключи 19 и 20 заперты. В этом случае ток от источника

+Е протекает через ключ 18, резистор 17, шину 3 и в средней точке 2 первичной обмотки трансформатора 1 разветвляется,протекая по двум встречно включенным относительно точки 2 пологинам первичной обмотки трансформатора 1, диодам 10 и 11 и резисторам 21 и 22 к шине нулевого потенциала. Считанный сигнал с нагрузки 16 трансформируется в первичную обмотку трансформатора 1 и через открытые диоды 10 и

ll-иа входы 12 и 13 первичной обмотки входного трансформатора 14 усилителя считывания 15. Диоды 6 и 7 в режиме считы. вания заперты.

В результате развязки цепей записи и считывания увеличивается помехозащищенность устройства, так как величина коммутационной помехи на входе усилителя считывания 15 определяется только неиден= тичностью характеристик диодов 10 и 11 и имеет меньший уровень, чем в известном устройстве.

Формула изобретения

Коммутатор для запоминающего устройства, содержащУй дифференциальные трансформаторы, средние точки первичных обмоток которых подключены к координатным шинам выборки слов, а выводы первичных обмоток соединены через диоды с разрядными шинами записи, и усилители считывания разрядов с входными трансформаторами, отличающийся тем,что,сцелью повышения помехоэащищенности устройства, выводы входного Чрансформатора усилителя считывания каждого разряда соединены с одноименными выводами первичных обмоток соответствующих дифференциальных трансформаторов через дополнительные диоды.

507896

Составитель Н. Сдатчиков

Редактор Е. Гончар Техред О. Луговая Корректор Н, Зинзикова.

Заказ 17 05 Гираж 123 Подписное

ЫНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раугнская наб., д, 4/5

Филиал ППП "Патент", r. У>кгород, ул. Гагарин», 10

Коммутатор для запоминающего устройства Коммутатор для запоминающего устройства Коммутатор для запоминающего устройства 

 

Похожие патенты:
Наверх