Коммутатор адресных токов для оперативного запоминающего устройства

 

Сава Советских

Санналистических

Республик

О П И С А Н И Е ()603754

ИЗОБРЕТЕН ИЯ

/ ...

-(51) Л:К„ч. G 11 С 7 02

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 18.06.76 (21) 2373406/! 8-24 с присоединением заявки— (23) Приоритет— (43) Опубликовано 05.04.78. Бюллетень № 13 (45) Дата опубликования описания 10.04.78

Государственный комитет

Совета Мииистрав СССР оо лелам изооретений (53) УДК 681.327.6 (088.8) а открытий (72) Авторы изобретения

Г. А. Гуленков, А. И. Лапшин и В. Д. Мочалов (71) Заявитель (54) КОММУТАТОР АДРЕСНЫХ ТОКОВ

ДЛЯ ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА

Изобретение отнооится к области вычислительной тех ники и может быть использовано, в частности, в блоках управления оператнвных запоминающих уст|ройств (ОЗУ).

Известны коммутаторы адресных цепей накопителя ОЗУ, выполненные IHB трансформаторах KBIK с прямоугольной петлей, TBE и с непрямоугольной петлей гистерезиса (1).

Наи|более близким по технической сущности к изобретению из известных коммутаторов адреоных цепей .на копителя является уст1ройство, содержащее группы магнитных сердечников с управляющими, считывающими и выходными обмотками, элементы ИЛИ, ключи и выходные адресные шины (2).

Недостатком из веспных коммутаторов является их низкая надежность, обусловленная большим числом элементов схемы.

Целью изобретения является повышение надежности коммутатора.

Поставленная цель достигается тем, что в п редложенном коммутаторе мапнитные сердечники каждой группы прошиты дополнительными выходными и считывающими обмотками. Концы выходных обмоток магнитных сердечников каждой группы соединены с соотвелст вующими началами считывающих обмоток магнитных сердечников последующей

ppynllbI, концы выходных обмоток магнитных сердечников последней группы подключены ко входам первого элемента ИЛИ и к началам выходных адресных шин, концы которых соединены со входами .второго элемента ИЛИ и с концами дополнптельныx выходнblx обмоток магнитных сердечников последней группы.

На чертеже представлен коммутатор адpecHbIx токов для ОЗУ.

Он содержит, например, д ве группы магнитных сердечнп ков 1 с управляющими 2, 8, считывающими 4 — 7 и Bblходнымп 8 — 11 обмотками, элементы ИЛИ 12, 18, ключи 14, 15 и выходные адресные шины 16 накопителя 17.

Первая группа сердечников 1 имеет уп15 равляющие 2, считывающие 4, 5 и выходные

8, 9 обмотки, вторая пруппа — управляющие

8, считывающие 6, 7 и выходные 10, 11 обмотки. Концы выходных обмоток 8, 9 сердечников 1 первой группы соединены с началами

20 последующих обмоток 6, 7 второй группы сердечников 1. Концы выходных обмоток 10 подключены ко входам элемента ИЛИ 12 и,началам выходных адресных шин 16 накопителя

17, концы котоpblx соединены со входами элемвнта ИЛИ 18 и с концами выходных обмоток 17 сердечни,ков 1.

Коммутатор адресных токов для ОЗУ работает следующим образом.

В исходном состоянии все сердечники 1

30 находятся в одном из крайних состояний на601754 магничен ности, на п ример — В,. С началом ,работы в управляющие обмотки 2, 8 пер вой и второй групп сер дечнлков 1 подается кодовая комбина ция сигнало в а, а, b, b, которые перема гничивают сердечники l,в состояние + В„ оста вляя в каждой группе неперемагниченными по одному выбранному сердечнику.

Затем на,начало считывающих оомоток 4 подается сигнал одной из кодовых шин с1, с1 и одновременно с этим замыкается ключ

15, T(m, протекая по считывающим обмоткам

4, воз|вращает ранее .перемагниченные в состоя ние +В,, сердечники 1 пер вой группы в исходное состояние — В„и наводя при этом в выходных обмотках 8 этих сердечников

ЭДС, запирающие часть вентилей элемента

ИЛИ 18. В выходной обмотке, выбранного сердечника пер вой пруп пы ЭДС не наводится (так ка к он не перемагничивается), благодаря чему ток чврез эту выходную обмотку поступает по одной из шин на,вход обмоток считывания б сердечников l,второй группы. Протекая по считывающим обмотка м б, QIH та кже воз вращает ранее перемагниченные состояния

+ В„сердечники 1 втор ой группы в исходное состоявшие — В„и наводя в выходных обмотках 10 этих сердечников ЭДС, запирающие оставшуюся часть, вентилей элемента ИЛИ 18.

В выходной обмотке .выбран ного сердечника ЭДС не наводится (так как он не перемагничивается) . Та ким образом, незапертым остается лишь один вентиль элемента ИЛИ

18. В результате ток из выходной обмотки выбра н ного сердечника второй группы поступает в соответствующую ей адресную шину

lб HBIKoiIIHTeJIH 17 и далее через незапертый вентиль элемента ИЛИ 18 на замкнутый ключ

1б. Аналогично производится выборка соответствующей адресной шины lб на копителя

17 при подаче тока .и начало считывающих обмоток б. При этом в,ра боте участвуют обмотки 9, 7, 11, элемент ИЛИ 12 и ключ 14, а ток в адресных шинах lб накопителя 17 течет в противоположном направлении.

Таким образом, наличие нескольких грунп маг нит ных сер деч ни ков с упра вляющими, счи5 тывающими и выходными обмотками элеменТоа ИЛИ, ключей и выходных адресных шин, а также cooTiaeTIcTвующая прошивка магнитных сердечников каждой группы дополнительными, выходными и считывающими обмотками

10 позволяет повысить надежность, коммутатора.

Формула изобретения

Коммутатор адресных токов для олератив15 ного запоминающего устройства, содержащий группы магнитных сердечников с управляющими, считывающими и выходными обмотками, элементы ИЛИ, ключи л выходные адресные шины, отли ч а ющий ся тем, что, с

20 целью повышения, надежности коммутатора, магнитные се1рдечни ки каждой группы прошиты допол нительны м и выходными и считыaBIoщими обмотками; концы, выходных обмоток магнитных сердечников каждой пруллы соеди25 не ны с соответствующими началами считывающих обмоток магнитных сердечников последующей группы; концы выходных обмоток магнитных сердечников последующей группы и;концы выходных обмоток магнитных сердечников послед ней группы подключены ко входам первого элемента ИЛИ и к началам выходных адресных шин, концы, которых соединены со входа|ми второго элемента ИЛИ и с конца ми дополнительных выходных обмоз5 ток магнитных сердечников последненй группы.

Источники информации, принятые во внимание при экспертизе:

40 1. Патент США № 3522593, НКИ кл. 340—

174, 1970.

2. Патент США № 3568168, НКИ,кл. 340—

174, 1971.

601754

Составитель Г. Мамджии

Техред И. Рыбкина

Редактор Л. Утехина

Корректор В. Гутман

Подписное

Тип. Харьк. фнл. пред. сПатентъ.Заказ 115/219 . Изд, № 124 Тираж 734

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Коммутатор адресных токов для оперативного запоминающего устройства Коммутатор адресных токов для оперативного запоминающего устройства Коммутатор адресных токов для оперативного запоминающего устройства 

 

Похожие патенты:
Наверх