Временной селектор для магнитного запоминающего устройства

 

ОЛИСАНИЕ

ИЗОБРЕТЕН И эв

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Респ,/ол»»и (») 5 17050 (61) Дополнительное к авт. саид-ву

{22) Заявлено 01.07.74 (21) 2041209/18-24 (51) М. Кл.а 6!1 С 7/00 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 05.06.76. Бюллетень № 21 (45) Дата опубликования описания 18,07.77

Гасударственный квинтет

Совета Манне»ров СССР

TIo делаы нзвбрвтеннй н отнрытнй (53) УДК 628,327.6 (088.8) (72) Авторы изобретения

Г. Н. Ермилов и В. К. Гумв (71) Заявитель (54) ВРЕМЕННОЙ СЕЛЕКТОР ДЛЯ МАГНИТНОГО ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА

Изобретение относится к вь»числительной техкпсе и устройствам автоматического управления и может быть использовано в запоминающих устройствах (ЗУ), предназначенных цля автоматической дистанционной - перестройки радяопередающих и приел»ных устройств.

Известны устройства дня временной селекции для магнитных ЗУ, содержащие блок стробирования, соединеннь»й с логическим блоком, логические

Длоки, генератор импульсов опроса, выход которо. го соединен с входом формирователя (1), Более совершенным устройством является временной селектор для магнит»»ых ЗУ, в котором для вьщеления выходного сигнала считывания "0" или

"1" на фоне помех используется импульс, снимаемьтй со стробирующего разряда магнитного накопителя, Этот сигнал после обработки логическими устройствами поступает на стробирующие входы усилителей счить»вания {21.

Известнь»й временной селектор содержит блок стробирования, соединеннь»й с логическим блоком, и генератор опроса, выход которого соединен со .входом формирователя.

Недостатком известного временного селектора вляется задержка стробирующего сигнала в логическол» блоке относительно информационных сигналов, причем эта задержка по времени сравнима с длительностью выходных сигналов, поступающих с магнитного ЗУ, что значительно снижает надежность его работы.

Цель изобретения — повышение надежности работы ЗУ.

Эта цель достигается введением во временной селектор блока коррекции, выполненого в виде последовательно соединенных днфференцирующих

RC — цепочки и согласующего усилителя, и элемент

"ИЛИ", один из входов которого соединен с выходом логического блока, а другой — с выходом согласующего усилителя. Вход дифференцирующей

15 цепочки подключен ко входу формирователя.

На чертеже показана блок — схема предлагаемого временного селектора.

Временной селектор содержит блок стробнрования 1, соединенный с лоп»ческнм блоком 2, зле20 мент "ИЛИ" 3, один иэ входов которого соединен с выходол» логического блока, а другой — с выходом согласующегося усйлителя 4, Усилитель 4 и днфференцирующая RC-цепочка 5 образуют блок коррекции. Генератор импульсов опроса 6 последовательно соединен с формирователем 7 опросных

517050 и О/трос"

i." rrcs В. Гордонова

Тепрел М, Левицкая Корректор Н, Ковалева

Рецактор Л. Утехина — — — т" —.

Тираж 756 Подлисное

ЦИИИПИ Государственного комитета Совета Министров СССР ио лелея изобретений и открытий

113035. Москва, Ж-35, Раушская наб,, л. 4/5

Заказ 926/132

Филиал ППП "Патент", r. Ужгород, ул, Проектная, 4 ймпульсов, ко входу, которого подключен вход дифференцирующей ЯС вЂ” цепочки.

Выходные сигналы с блока стробирования 1 поступают на логический блок 2, в котором онн преобразуются в стробирующий сигнал, задержанHbIH относительно выходных апналов, поступающих с информационных разрядов на время срабатывания устройств логического блока 2. Далее этот сигнал поступает на один из входов элемента

"ИЛИ" з, на другой вход которого подается сигнал с выхода усилителя 4, сформированный блоком коррек11ии.

Постоянная задержка, вносимая блоком коррекции и элементом "ИЛИ" 3, равна выдержке, вносимой формирователем 7. В результате на выходе элемента "ИЛИ" 3 вырабатывается суммарный стробирующий импульс, передний фронт которого совпадает с началом переднего фронта выходного импульса считывания, снимаемого ЭУ, и компенсируется эадержк» сигнала в логическом блоке. Зад. ний фронт стробирующего импульса отслеживает за выходным сигналом.

Устранение задержки стробирующего сигнала в логическом блоке повьшиет надежность ЗУ и расширяет область его устойчивой работы.

Формула изобретения б

Временной селектор для магнитного эапомн. нающего устройства, содержащий блок стробирования, соединенный с логическим блоком, генератор импульсов опроса, выход которого соединен со.

1О входом формирователя, отличающийся тем, что, с целью повышения надежности работы устройства, он содержит блок коррекции> выполне щьгй в виде последовательно соединенных дифференцирующей RC — цепочки и согласующего усилителя, и элемент "ИЛИ", один из входов которого соединен с выходом логического блока, а другой — с выходом согласующего усющтеля; вход дифференцирующей цепочки подключен ко входу формирователя, Источники информации, принятые во внимание при экспретизе:

1. Авт. свид. N 275128 6! 1 С 11/00, 1970 r.

2. Авт. свид. Р 384132 кл 6 11 С 11 00, 1973 r,

Временной селектор для магнитного запоминающего устройства Временной селектор для магнитного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх