"матричный накопитель для запоминающего устройств

 

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 04.04.74 (21) 2012534/24 с присоединением заявки М (23) Приоритет

Опубликовано 15.06.76. Бюллетень Ме 22

Дата опубликования описания 08.07.76 (51) М, Кл. - 6 11С 11 :40

Государственный комитет

Совета министров СССР по делам изобретений и открытий (53) УДК 681.327(088.8) (72) Авторы изобретения

А. И. Мальцев, А, П. Нагин и В. В. Поспелов (71) Заявитель

У (54) МАТРИЧНЫЙ НАКОПИТЕЛЬ

ДЛЯ ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к вычислительной технике.

Известны матричные накопители для запоминающего устройства, выполненные на МДП транзисторах с изменяемым пороговым напряжением. В нем ток считывания протекает через один транзистор, что обуславливает большое быстродействие и независимость тока считывания от состояния транзисторов в столбце. Однако при интегральном исполнении нельзя полезно использовать площадь между парами соседних столбцов накопителя.

Наиболее близким техническим решением к изобретению является матрица накопителя запоминающего устройства на МДП-транзисторах (1) с изменяемым порогом включения, в каждом столбце которой транзисторы включены последовательно. В этой известной матрице быстродействие и ток считывания обратно пропорциональны числу транзисторов в столбце. Кроме того, величина тока считывания в ней зависит от порогового напряжения каждого из транзисторов в столбце и поэтому может значительно изменяться в зависимости от записанной информации.

Целью изобретения является увеличение быстродействия и величины тока считывания, обеспечение независимости величины тока считывания от состояния транзисторов в столбце. В описываемом накопителе это достигается тем, что сток и исток каждой пары последовательно соединенных транзисторов в столбце подключены к разрядной шине соответствующей строки, затворы нечетных транзисторов в столбце подключены к первой числовой шине, четных — ко второй числовой шине соответствующего столбца.

На чертеже представлена электрическая схема описываемого накопителя и приняты

10 обозначения: 1 — 16 — МДП-транзисторы с изменяемым пороговым напряжением; 17 — вывод подложки; 18 и 19 — истоки и стоки транзисторов соответственно; 20 и 21 — разрядные шины строк; 22 — 23 — вторые и пер15 вые числовые шины столбцов соответственно.

Информация записывается в матрицу за два цикла: в первом цикле происходит запись состояния «1» во все транзисторы матрицы, а во втором — избирательная запись состояния

20 «О». Запись «1» осуществляется подачей на все числовые шины импульса напряжения определенной полярности, при котором пороговые напряжения всех транзисторов становятся одинаковыми. При этом подложка 17 за25 землена. Избирательная запись «О» осуществляется подачей импульса противоположной полярности на выбранную числовую шину, например первую числовую шину 23 первого столба. При этом вывод подложки 17, невыб30 ранные числовые шины 22, а также разряд517937

23

Составитель В. Надточеева

Техред Е. Подурушина Корректор Т. Добровольская

Редактор Л. Тюрина

Заказ 1556, 8 Изд. М 1430 Тираж 723 Подписное

Ц1!ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 ная шина 20, подключенная к истоку выбранного транзистора (например, транзистора

1), — заземлены. Разрядные шины, подключенные к истокам невыбранных нечетных транзисторов (транзистор 3), находятся под таким потенциалом, что напряжение между затвором и каналом этих транзисторов недостаточно для изменения их порогового напряжения; все разрядные шины, подключенные к стокам нечетных транзисторов (транзисторы 1, 3), отключены от внешних цепей. В результате пороговое напряжение изменяется лишь у выбранного транзистора матрицы (транзистор 1).

Считывание состояния выбранного транзистора осуществляется подачей на соответствующую числовую шину напряжения, при котором транзистор отпирается в состоянии «1» и не отпирается в состоянии «О». При этом в разрядную шину, подключенную к стоку выбранного транзистора, подается напряжение считывания, а величина тока считывания контролируется в разядной шине, подключенной к истоку выбранного транзистора.

В случае, если выбранный транзистор находится в состоянии «1»„в соответствующей разрядной шине протекает ток, в противном случае тока не будет.

Таким образом, в описываемом накопителе ток считывания протекает только через один транзистор столбца, что приводит к повышению быстродействия, увеличению тока

5 считывания и независимости тока считывания от состояния всех остальных транзисторов столбца, т. е. повышению надежности.

10 Фор мул а изобретения

Матричный накопитель для запоминающего устройства, содержащий в каждом столбце последовательно соединенные МДП-тран15 зисторы с изменяемым порогом включения, отлич ающийся тем, что, с целью повышения быстродействия и надежности работы матрицы, в ней сток и исток каждой пары транзисторов в столбце подключены к разряд20 ной шине, затворы нечетных транзисторов в столбце подключены к первой числовой шине, затворы четных транзисторов в столбце подключены ко второй числовой шине.

25 Источник информации, принятый во внимание при экспертизе:

1. Авт. св, № 441591, М. Кл.2 G 11С 11/40, 1972.

матричный накопитель для запоминающего устройств матричный накопитель для запоминающего устройств 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх