Устройство автоматического определения коэффициента ошибок

 

О П И С А Н И Е (li) 554632

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 04.12.74 (21) 2082181/09 с присоединением заявки № (23) Приоритет

Опубликовано 15.04.77. Бюллетень № 14

Дата опубликования описания 11.05.77 (51) М. Кл.- Н 04L 11(08

Государственный комитет

Совета Министров СССР по лолам кзвбретеяий и открытий (53) УДК 621.394.621 (088.8) (72) Авторы изобретения

Ю. Н. Муравицкий и В. М, Ганеев

Специальное конструкторское бюро промышленной автоматики (72) Заявитель (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО ОПРЕДЕЛЕНИЯ

КОЭФФИЦИЕНТА О111ИБОК

Изобретение относится к области электросвязи, а именно к устройствам измерительной аппаратуры в области связи и может быть использовано для оценки качества передачи данных в каналах тональной частоты.

Известно устройство для автоматического определения коэффициента ошибок, содержащее последовательно соединенные фазирующий блок, датчик эталонного сигнала, схему сравнения, на второй вход которой поданы входные сигналы, счетные декады, выходы разрядов которых соединены с индикатором, а выходы пяти старших разрядов каждой счетной декады, кроме первой, подключены через элемент ИЛИ к соответствующей схеме округления, второй вход которой подключен к одному из выходов счетчика времени, к входу которого подключен фазирующий блок, и схемы переноса, к одному из входов каждой из которых подключен выход соответствующей счетной декады (1).

Однако в известном устройстве необходимо вводить специальные схемы переключения входов индикатора при сеансах измерения коэффициента ошибок различной длительности. Кроме того, для увеличения точности измерения коэффициента ошибок на каждый вновь вводимый разряд требуется свой индикатор, что приводит к значительному усложнению схемы и понижению надежности устройства.

Целью изобретения является повышение надежности за счет упрощения устройства.

Для этого в устройство для автоматического определения коэффициента ошибок, содержащее последовательно соединенные фазирующий блок, датчик эталонного сигнала, схему сравнения, на второй вход которой пода10 ны входные сигналы, счетные декады, выходы разрядов которых соединены с индикатором, а выходы пяти старших разрядов каждой счетной декады, кроме первой, подключены через элемент ИЛИ к соответствующей схе15 ме округления, второй вход которой подключен к одному из выходов счетчика времени, к входу которого подключен фазирующий блок, и схемы переноса, к одному из входов каждой из которых подключен выход соот20 ветствующей счетной декады, введены элементы И, дополнительные элементы ИЛИ по числу счетных декад, реверсивный счетчик и распределитель, при этом между выходом схемы сравнения и входом каждой счетной

25 декады включены последовательно соединенные элемент И, к двум другим входам которых и к одному входу элемента И первой счетной декады подключены соответствующие выходы распределителя, и дополнительный

30 элемент ИЛИ, к другим входам которого

554632 подключены выходы соответствующих схем переноса и округления соответственно, а дополнительный выход счетчика времени подключен к одному из входов реверсивного счетчика, другой вход которого соединен с входом первого разряда и с выходом старшего разряда первой счетной декады и с входом распределителя.

На чертеже приведена структурная электрическая схема описываемого устройства.

Устройство содержит последовательно соединенные фазирующий блок 1, датчик 2 эталонного сигнала и схему сравнения 3, второй вход которой и вход фазирующего блока 1 соединены с входом устройства, счетные декады 4, выходы разрядов которых соединены с индикатором (на чертеже не показанным), а выходы пяти старших разрядов каждой счетной декады 4, кроме первой, подключены через элемент ИЛИ 5 к соответствующей схеме округления б, к другим входам которых подключен один из выходов счетчика времени 7, к входу которого подключен фазирующий блок 1. Между выходом схемы сравнения 3 и входом каждой счетной декады 4 включены последовательно соединенные элемент И 8 и дополнительный элемент ИЛИ 9, при этом к двум другим входам элементов И 8, кроме элемента И 8 первой счетной декады 4, и к одному входу элемента И 8 первой счетной декады 4 подключены соответствующие выходы распределителя 10, к другим входам дополнительных элементов ИЛИ 9 подключены выходы соответствующих схем переноса 11 и схем округления 6 соответственно, а дополнительный выход счетчика времени 7 подключен к одному из входов (вычитающему Входу) реверсивного счетчика 12, другой вход (суммирующий) которого соединен с входом первого разряда и выходом старшего разряда первой счетной декады 4 и с входом распределителя 10. Выходы реверсивного счетчика

12 подключены к упомянутому индикатору.

Одни из входов схем переноса 11 соединены с выходами старших разрядов соответствующих счетных декад 4, кроме первой, другие входы — с соответствующими выходами распределителя 10.

Устройство работает следующим образом.

Б начале сеанса измерения коэффициента ошибок все счетные декады 4 и реверсивный счетчик 12 обнуляются, а распределитель 10 устанавливается в такое состояние, что с его первого разрядного инверсного выхода поступает разрешающий сигнал на вход первого элемента И 8.

Сигналы информации из канала связи поступают на вход устройства и далее в фазирующий блок 1, который выделяет из приходящей информации синхросигналы, осуществляющие запуск датчика 2 и счетчика времени 7.

Схема сравнения 3 производит поразрядное сравнение входных сигналов информации с эталонными сигналами, поступающими от

4 датчика 2, и формирует сигналы ошибок, которые поступают в счетные декады 4 через элементы И 8 и ИЛИ 9. Так как в начале измерения разрешающий сигнал с инверсного выхода распределителя 10 поступает только на первый элемент И 8, то счет количества ошибок осуществляет первая счетная декада 4.

Если число ошибок за сеанс измерения превысит десять, то импульсом с выхода первой счетной декады 4 осуществляется запись единицы в первый разряд первой счетной декады 4, распределителя 10 и реверсивного счетчика 12 по суммирующему входу.

После записи единицы в распределитель 10 с его инверсного выхода первого разряда прекращает поступать сигнал разрешения на первый элемент И 8 и начинают поступать сигналы разрешения с прямого выхода первого разряда и с инверсного выхода второго разряда на второй элемент И 8. В это же время сигналом с прямого выхода первого разряда распределителя 10 подготавливается к работе первая схема переноса 11.

Таким образом, если количество ошибок превысило десять, то сигналы ошибок от схемы сравнения 3 поступают на вторую счетную декаду 4 через соответствующие элементы И8и ИЛИ 9.

После каждых последующих десяти сигналов ошибок с выхода второй счетной декады

4 через соответствующие схему переноса 11 и элемент ИЛИ 9 поступают сигналы на вход первой счетной декады 4. Следовательно, в первой счетной декаде 4 всегда формируется старший разряд множителя, его целая часть.

В случае, если число ошибок превысит 100, то вторым импульсом со старшего разряда первой счетной декады 4 вновь запишется единица в ее первый разряд и уже во второй разряд распределителя 10, а также в реверсивный счетчик 12. Запись единицы во втором разряде распределителя 10 приводит к тому, что закрывается второй и открывается следующий элементы И 8 и подготавливается к работе вторая схема переноса 11.

Таким образом, при увеличении числа ошибок на порядок увеличивается число разрядов распределителя 10, устанавливаемых в единичное состояние, а в реверсивном счетчике 12 по суммирующему входу каждый раз добавляется единица.

В случае, если число ошибок превысит 100, вступает в работу третья счетная декада 4.

Счетные декады 4, начиная с второй, формируют дробную часть множителя, выраженную в десятичной форме. Так вторая счетная декада 4 формирует десятичные доли множителя, третья — сотые.

Из счетчика времени 7 на вычитающий вход реверсивного счетчика 12 поступают импульсы каждый раз, когда число проанализированных элементов поступающей информации увеличивается на порядок. Таким образом, в реверсивном счетчике 12 формирует5 ся показатель десятичной степени. Число разрядов реверсивного счетчика 12 зависит от длительности сеанса измерения коэффициента ошибок.

Число счетных декад 4 зависит от длительности сеанса измерения, диапазона измерения множителя коэффициента ошибок и определяет точность его измерения.

Все разряды множителя выводятся с соответствующих счетных декад 4 на соответствующие разряды индикатора, Для округления результатов измерения в устройстве предусмотрены элементы ИЛИ 5 и схемы округления 6, на входы которых поступает сигнал от счетчика времени 7, разрешающий округление результата измерения в конце сеанса.

Округление происходит тогда, когда есть единица в одном из последних пяти разрядов счетной декады 4, начиная с второй. Сигналы с этих разрядов через определенные элементы ИЛИ 5 поступают на другие входы соответствующих схем округления 6.

Таким образом, устройство позволяет измерять коэффициент ошибок с высокой точностью при сеансах связи различной длительности.

Формула изобретения

Устройство для автоматического определения коэффициента ошибок, содер>кащее последовательно соединенные фазирующий блок, датчик эталонного сигнала, схему сравнения, на второй вход которой поданы вход554632 ные сигналы, счетные декады, выходы разрядов которых соединены с индикатором, а выходы пяти старших разрядов каждой счетной декады, кроме первой, подключены через б элемент ИЛИ к соответствующей схеме округления, второй вход которой подключен к одному из выходов счетчика времени, к входу которого подключен фазирующий блок, и схемы переноса, к одному из входов каждой

10 из которых подключен выход соответствующей счетной декады, отличающееся тем, что, с целью повышения надежности за счет упрощения устройства, введены элементы И, дополнительные элементы ИЛИ по числу

15 счетных декад, реверсивный счетчик и распределитель, при этом между выходом схемы сравнения и входом каждой счетной декады включены последовательно соединенные элемент И к двум другим входам которых и к

20 одному входу элемента И первой счетной декады подключены соответствующие выходы распределителя, и дополнительный элемент

ИЛИ, к другим входам которого подключены выходы соответствующих схем переноса и ок2 ругления соответственно, а дополнительный выход счетчика времени подключен к одному из входов реверсивного счетчика, другой вход которого соединен с входом первого разряда и с выходом старшего разряда первой счетной декады и с входом распределителя.

Источники информации, принятые во внимание при экспертизе.

1. Лвторское свидетельство СССР

К 351334, М. кл. Н 04 11/08, 1970 (прото35 тип) ..

554632

Ела

Составитель Г. Теплова

Техред И. Карандашова

Редактор И. Шейкин

Корректор JI, Брахнина

Типография, пр. Сапунова, 2

Заказ 982/9 Изд, г1в 372 Тираж 815 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство автоматического определения коэффициента ошибок Устройство автоматического определения коэффициента ошибок Устройство автоматического определения коэффициента ошибок Устройство автоматического определения коэффициента ошибок 

 

Похожие патенты:
Наверх