Устройство для оценки достоверности приема цофровой информации

 

Союз Советскик

Социалистических

Респу6лик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (11) 559430 (61) Дополнительное к авт. свил-ву (51) М. Кл

Н 04 t ll/08 (22) Заявлено 13.10,75(21) 2180484/09 с присоединением заявки №Государственный намнтет

Саветв Нннястрав СССР аа делам нэааретеннй

Н OTKPbITkk (23) Приоритет (43) Опубликовано 25.05.77.Бюллетень М 19 (4б) Дата опубликования описания 12.07.77 (53) УДК 621 394 14 (088.8) B. И. Алексеев, Л. С. Гельбштейн, Ю. A. Зайцев, Б. М. Коротун", А. Ж, Курмаев и Л. Н. Неугодов (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО lUIH 011ЕНКИ ЛОСТОВЕР11ОСТИ

ПРИЕМА ЦИФРОВОЙ ИНФОРМА11ИИ

Изобретение относится к технике пер дачи цифровой информации и может исполу зоваться в системах передачи и обработ ки цифровых данных для количественной оценки их текущей достоверности. 5

Известно устройство для оценки достоверности приема цифровой икРормации, содержащее частотный детектор, измеритель уровня флуктуаций,. синхронизатор и коммутатор. 10

Отличие предлат аемого устройства для оценки достоверности приема цифровой информации от известного заключается в том, что в него с целью повышения точности оценки достоверности символов цифровой информации при многопозиционном кодировании введены аналого-цифровой преобразователь, формирователь модулей отклонения, дешифратор и датчик достоверности. К сит нальному и хронируюшему входам аналого- 20 цифрового преобразователя подключены соответственно выходы частотного детектора и синхронизатора, выходы аналого-цифрового преобразователя через формировател ь модулей отклонения подключены к входам де- 25 шифратора и измерителя уровня флуктуаций, выход последнего через датчик достоверности подключен к сигнальным входам коммутатора, к управляющим входам которого подключены выходы дешифратора.

На чертеже приведена структурная схема предлагаемого устройства, Устройство для оценки достоверности приема цифровой информации содержит частотный детектор 1, измеритель уровня флуктуаций 2, синхронизатор 3, коммутатор 4, аналого-цифровой преобразователь 5, формирователь модулей отклонения 6, дешифратор 7 и датчик достоверности 8. К сигнальному и хронируюшему входам аналого-цифрового преобразователя 5 соответственно подключены выходы частотного детектора 1 и синхронизатора 3. Выходы аналого-цифрового преобразователя 5 через формирователь модулей отклонения 6 подключены к входам дешифратора 7 и измерителя уровня флуктуаций 2, выход которого через датчик достоверности подключен к сигнальным входам коммутато559430

Составитель А. Кузнецов

Редактор Г. Котельский Техред Лемьянова Корректор A. Власенко

Заказ 1359/1 11 Тираж 815 По дписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушсквя наб., д. 4/5

Филиал ППП "Патент" r. Ужгород, ул. Проектная, 4 ра 4. К управляющим входам коммутатора подключены выходы дешифратора 7.

Устройство работает следующим образом.

Принятый сигнал через частотный детектор 1 поступает на сигнальный вход аналого-цифрового преобразователя 5.

Амплитуды видеоимпульсов с выхода частотного детектора 1 преобразуются с помощью аналого-цифрового преобразователя 5 в цифровую форму. Младшие разряды результата преобразования отдельно го символа, характеризующие величину и знак отклонения его амплитуды от номи— нального уровня позиции, поступают на формирователь модулей отклонения 6. Каждой величине модуля отклонения с помощьв„ дешифраторв 7 ставится в соответствие один из управляющих входов коммутатора4.

Импульс, выработанный дешифрвтором 7, устанавливает коммутатор 4 в положение, при котором оценка достоверности с датчика достоверности 8 поступает на выход устройства.

Набор оценок достоверности, формируемых датчиком достоверности 8, зависит от текущего среднего уровня флуктуаций модулей отклонения. Этв зависимость реализуется посредством измерителя уровня флуктуаций 2, который управляет датчиком достоверности 8. Синхронная работа устройства обеспечивается синхронизатором 3.

Формула изобретения

Устройство для оценки достоверности приема цифровой информации, содержашее частотный детектор, измеритель уровня флуктуаций, синхронизатор и коммутатор, отличающееся тем,что,сцелью повышения точности оценки достоверности символов цифровой информации при многопозиционном кодировании, в него вве дены аналого-цифровой преобразователь, формирователь модулей отклонения, дешифратор и датчик достоверчости, при атом к сигнальному и хронируюшему входам аналого-цифрового преобразователя соответ»

20 ственно подключены выходы частотного детектора и синхроBHÇGTopaю Выходы аналого» цифрового преобразователя через формирователь модулей отклонения подключены к входам дешифрвтора и измерителя уровня

25 флуктуаций, выход последнего через датчик достоверности подключен к сигнальным входам коммутатора, к управляющим входам которого подключены выходы цешифрвтора.

Устройство для оценки достоверности приема цофровой информации Устройство для оценки достоверности приема цофровой информации 

 

Похожие патенты:
Наверх