Устройство для контроля дешифратора

 

Союэ Советских

Социалистических

Республик

Государственный комитет

Совета Мнннстоое СССР ло делам изобретений н открытий (72) Автор изобретения

К. А. Кучукян (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА

Изобретение относится к контролю и диагностике электронно-вычислительных машин, Известно устройство для контроля дешифратора с и входами и 2" выходами, в котором выходы разделены на две группы по четности единиц во входном коде.

Недостатком этого устройства является отсутствие самоконтролируемости устройства, т. е. в процессе функционирования выявляются не все неисправности самого устройства контроля (например неисправности типа

«тождественно нуль» (= — О) на выходах элементов ИЛИ вЂ” HE, И и выходного элемента

ИЛИ). Эти неисправности приводят к маскированию возникающих затем неисправностей дешифратора.

Наиболее близким техническим решением к изобретению является устройство для контроля дешифратора, содержащее два блока свертки по модулю два, входами соединенные с двумя группами выходов дешифратора соответственно.

В таком устройстве отсутствует самоконтролируемость.

В нем необнаруживаемыми являются неисправности схемы сравнения, приводящие к пропаданию сигнала ошибки (например, неисправность самого выхода устройства) .

Цель изобретения — расширение функциональных возможностей устройства.

Это достигается тем, что в предлагаемое устройство введены два элемента HE и элемент И, причем выход первого блока свертки по модулю два непосредственно и выход второго блока свертки по модулю два через первый элемент HE соединены с входами элемента И, выход которого является первым

10 Выходом устройcTВа, Вход контроль!1ого разряда дешпфратора соединен с соответствующими входами блоков свертки по модулю два, управляющий вход дешифратора соединен с входом элемента НЕ, выход которого

16 является вторым выходом устройства.

На чертеже приведена структурная схема трехвходового дешифратора с управлением и устройства для контроля дешифратора, Дешифратор построен на элементах И/И—

20 HE 1, элементах И 2 и 3. На входы 4, 5 и 6 дешифратора подается дешифрируемый код, а на управляющие входы 7, 8 дешифратора— блокирующие сигналы, Выходы дешифратора разделены на две

25 группы по четности входного кода.

Выходы дешифратора, соответствующие четным входным кодам, подключены к входам блока 9 свертки по модулю два, выходы, соответствующие нечетным входным кодам—

30 к блоку 10 свертки по модулю два. Выход

556443

60 блока 9 через элемент НЕ 11 и выход блока

10 непосредственно соединены с входами элемента И 12, выход 13 которого вместе с выходом 14 элемента НЕ 15 образует парный выход устройства.

Вход элемента НЕ 15 подключен к управляющему входу 8 блокирующего сигнала дешифратора. На вход 1б блока 9 свертки по модулю два и на вход 17 блока 10 свертки по модулю два подается бит четности входной информации (дополняющий код входной информации до нечетности).

11ри нормальной работе дешифратора сигнал появляется только на одном из его выходов. При соответствии его одному из четных кодов на соответствующий вход и вход

ib блока 9, а также на вход 17 блока 10 поступает сигнал «1», на остальные входы блоков 9 и 10 — «О». В результате на входах элемента И 12, следовательно, и на выходе

13 элемента И 12 присутствует «1». На выходе 14 элемента НЕ 15 наблюдается «0», так как на входе 8 оказывается «1».

В случае поступления нечетного кода на вход дешифратора на соответствующий вход олока 10 поступает сигнал «1», на остальных входах блоков 9 и 10 находится «О», на выходе 13 элемента И 12 — «1». На выходе 14 элемента НЕ 15 вновь оказывается «0». При наличии «О» на входе 8, т. е, когда блокируются все выходы дешифратора (это производится при ряде режимов ЭВМ) на выходе 14 элемента НЕ 15 оказывается «1». При этом сигнал «1» присутствует на одном лишь входе элемента И 12 (в зависимости от значения бита четности), а на выходе 13 элемента И

12 -- «О».

Таким образом, при нормальном функционировании и отсутствии неисправностей в дешифраторе и в устройстве для контроля на выходах 13, 14 присутствуют «1, О» или «Î, 1».

Рассмотрим работу устройства при наличии неисправностей и поступлении на вход дешифратора неправильной информации, В случае неисправности в дешифраторе, приводящей к отсутствию сигналов на всех

его выходах, на одном из входов элемента И

12, а, следовательно, и на его выходе 13 наблюдается «0». Сигнал «0» присутствует и на выходе 14 (на входе 8 блокировки дешифратора — «1»). При появлении сигналов одновременно на двух выходах дешифратора, принадлежащих одной группе, например нечетной, на выходе блока, а значит и на выходе 13 оказывается «О». На выходе 14 также наблюдается «О».

Аналогично при появлении сигнала на выходе дешифратора, не соответствующего четности входа (что происходит при некоторых неисправностях входных элементов 1), а также при поступлении неправильной информа10

40 ции на вход дешифратора, на выходах 13, 14 присутствуют «О, 0». Значение «О, О» на выходах 13, 14 оказывается и при некоторых неисправностях устройства для контроля, например, при неисправности (=О) на выходах элементов 10, 11 или 12.

Неисправности устройства для контроля типа тождественная единица (= — 1) на выходах элементов 10, 11 или 12 будут выявлены при нулевом значении на входе 8 блокировки дешифратора. В этом случае на выходах

13, 14 присутствуют «1, 1».

Таким образом, при отсутствии неисправностей в дешифраторе и в устройстве для контроля, а также поступлении правильной информации на вход на выходах 13, 14 оказываются разноименные сигналы «1, О» или

«О, 1». При неисправностях в дешифраторе или в устройстве для контроля, а также при поступлении неправильной информации на вход дешифратора на выходах 13, 14 устройства наблюдаются одноименные сигналы

«Î, О» или «1, 1».

Предлагаемое устройство для контроля дешифратора осуществляет полный контроль дешифратора, контроль передачи информации на вход дешифратора и одновременно является самоконтролируемым, т. е. все неисправности самой схемы контроля выявляются в процессе нормального функционирования.

Часть неисправностей схемы контроля выявляется при обычном режиме дешифратора, когда возбужден лишь один из его выходов, для выявления остальных неисправностей использован режим «Блокировка дешифратора», который также является нормальным режимом машины. Самоконтролируемость схемы контроля исключает возможность маскировки ошибок в работе дешифратора из-за невыявленных неисправностей схемы контроля.

Формула изобретения

Устройство для контроля дешифратора, содержащее два блока свертки по модулю два, входами соединенные с двумя группами выходов дешифратора соответственно, отлич а ю щ е е с я тем, что, с целью расширения функциональных возможностей, в устройство введены два элемента НЕ и элемент И, причем выход первого блока свертки по модулю два непосредственно и выход второго блока свертки по модулю два через первый элемент

НЕ соединены с входами элемента И, выход которого является первым выходом устройства, вход контрольного разряда дешифратора соединен с соответствующими входами блоков свертки по модулю два, управляющий вход дешифратора соединен с входом элемента НЕ, выход которого является вторым выходом устройства.

556443

Составитель В. Крылова

Техред Л. Котова

Редактор Т. Рыбалова

Корректор О. Тюрина

Типография, пр. Сапунова, 2

Заказ 1112/15 Изд. № 4)9 Тираж 815 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рауинская наб., д. 4/5

Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх