Элемент не

 

Союз Советскин

Социалистическин

Республик (ll) 566352 (6l) Дополнительное к авт. свид-ву (22) Заявлеио27.12.74 (21) 2089509/21 с присоединением заявки Юв (23) Приоритет (чЗ) Опубликовано25.07.77,Бюллетень №27 (45) Дата опубликования описании 17.08.77 (5l) М. Кл

Н ОЭ К 19/00

Гоаударотннннь и квинтет

Совета Инннотроа СССР

w делам наабротоннй н открытий (53) УДК 621.316.56 (088.8) (72) Авторы изобретения

С, И, Скрипицына и А. В. Закурдаев

Московский ордена Трудового Красного Знамени инженерно-физический институт (71) Заявитель (54) ЭЛЕМЕНТ НЕ

Изобрегени относится к автоматике и вы чиспи тельной технике, Известны элементы НЕ> выполненные на ячейках памяги11), Известен также элемент НЕ, содержащий основной перекпючавзаий микроконтакт мифистор", исходнозамкнугый электрод которого соединен с информационным вхо» дом элемента, исходиоразомкнутый электрод — со входом установки элемента в l0 нуль, а средний электрод - с выходом элемента j2), Однако функциональная надежность известных элементов низкая.

line повышения надежности элемента в 15 предлагаемом элементе НЕ, содержащем основной переключаюший микроконгакт мифис тор", исходнозаыкнугый электрод которого соединен с информационным входом элемента, исходноразомкнугый электрод — 20 со входом установки элемента в нуль, а средний электрод - с выходом элемента, а также дополнительный переключающий микроконгак г мифис гор, исходнозамкнугый электрод дополнительного перекпюча- 25 юшего микроконгакта "мифисгор" соединен с исходнозамкнутым электродом основного переключающего микроконтакта "мифис rop, средний электрод дополнительного переклкьчаюшего микроконгакта "мифис тор подклю чен ко входу считывания, а исходноразомкнугый электрод дополнительного переключающего микроконтакта мифистор" соединен с дополнительным выходом элемента, на котором также реализуется операция отрицания.

Принципиальная схема элемента НЕ показана на чертеже.

Исходнозамкнутый электрод 1 основного переключающего микроконтакта мифистора 2 соединен с информационным входом Э элемента, исходноразомкнутый электрод 4со входом 5 установки элемента в нуль, а средний электрод 6 - с выходом 7 элемента.

Исходнозамкнугый электрод 8 " дополнительного переключающего микроконтакта мифисгора 9 соединен с электродом 1 основного переключающего микроконтакга мифистора 2. Средний электрод 10 дополнительного переключающего микроконгакга "мифи«

566352

Составитель Г. Кутний

Редактор T. Шагова Техред О.Луговая Корректор A. Кравченко

Заказ 2514/40 Тираж 1065 Подписное

UHHHIIH Государственного комитета Совета Министров СССР по делам изобретений н открытий

113035, Москва, Ж-35, Рвушская наб., д 4/5

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4 стора 9 подключен ко входу 11 считывания, а его исходноразомкнутый электрод 12 соединен с выходом 13 эгемента.

Работа элемента HF осушествляется следующим образом.

Информацию считывают двумя импульсамя считывания, подвваемыми1на вход 11

1 элемента. При отсутствии входного сигнала

Х =43 первый импульс считывания цо цепи 10

Зх проводимости, образованной замкнутыми между собой электродами 10, 8, 1, 6 переключаюших микроконтактов мифистоpos" 9 и 2, проходя на выход 7, переключает основной 2 и дополнительный 9 пере15 ключаюшне микроконтакты мифис торы, в результате чего образуются пепи преводимости между входом 11 считывания и до полнительным выходом 13 через замкнутые

Z0 электроды 10, 12 и между входом 5 установки элемента в нуль и выходом 7 элемейта через замкнутые электроды 4, 6.

В следуюший такт работы элемента второй импульс считывания со входа 11 проходит

25 на выход 13 элемента, фиксируя сигнал

= 1, а сигнал установки нуля пере-! ходит со входа 5 на выход 7 элемента. При; этом элемент возвращается в исходное состояние. Второй импульс каждой последующей пачки импульсов считывания проходит

30 на выход 13 элемента, фиксируя сигнал

1 до тех пор, пока на информационВь ( ный вход 3 элемента не поступит сигнал

= 1, который, пройдя.через замкнутые

З5 электроды 1, 6 микроконтвктв 2 на выход

7, переключает его, разорвав цепь проводи мости между входом считывания элемента

11 и его выходом 7. После этого на выход

13 элемента импульсы считывания не про ходят, что соответствует сигналу в, „=О, т. е. f f Элемент воэврашает БЬ! Х Эx ся в исходное состояние сигналом установ ки на нуль со входа 5 на выход 7 через замкнутые электроды 4, 6.

Формула изобретения

Элемент НЕ, содержашнй основной переключающий микроконтакт мифистор, нс- ходнозвмкнутый электрод которого соединен с информационным входом элемента, исходнораэомкнутый электрод - со входом установки элемента в нуль, а средний элек трод - с выходом элемента, а также допол-, нительный переключающий микроконтакт мифистор, о т л и ч а ю ш и и с я тем, что, с целью повышения надежности, исходнозамкнутый электрод дополнительного переключаюшего мнкроконтактв мифнстор соединен с исходнозамкнутым электродом основного переключающего микроконтвкта

"мифистор, средний электрод дополнитель ного переключающего мнкроконтакта

"мнфистор" подключен ко входу считывания элемента, а исходнорвэомкнутый электрод дополнительного переключающего микроконh такта "мифистор соединен с дополнительным выходом элемента, нв KotopoM также реализуется функция отрицания.

Источники информации, принятые so внимание при экспертизе:

1. Авторское свидетельство СССР

М 220620, кл. Н 03 К 19/00, 19.09.71.

2. Авторское свидетельство СССР

% 333699, кл, Н 03 К 17/00, 09.07.64.

Элемент не Элемент не 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх