Постоянное запоминающее устройство

 

пц 572849

Goroa советских I Q т т И Q А Н И

Социалистических

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 !

1 — (6Ф)-М." Кл е б 11 С 17/00 аявлено с присоединением заявки Ме (23) Приоритет

Опубликовано 15.09.?7. Бюллетень Х 34

Дата опубли;.овация описания 1-1.09.77

Государственный комитет

Совета Министров СССР по лелем изобретений и открытий (53) УДК 681.327(088.8) (72) Авторы изобретения

Л. ж, Гаспарян, A. M. Иванов и Л. О, Ваганяи (71) Заявитель

Изобретение относится к области вычислительной техники и предназначено для использования в цифровых вычислительных машинах.

Известные постоянные запоминающие устройства (1, 2 и 32 имеют невысокую плотность записи и недостаточно надежны в работе, что обусловлено их значительной сложностью.

Наиболее близким к предлагаемому является постоянное запоминающее устройство с записью информации геометрическими кодами (4), содержащее дешифратор адреса, выходы которого связаны с группами элементов памяти, подключенных выходами к шифраторам, и регистр числа. Недостатки этого устройства — невысокая плотность записи информации и низкая надежность, причиной которых является большое количество элементов связи в кодовом блоке.

Предлагаемое устройство отличается от известных тем, что оно содержит связанную с дешифратором адреса дополнительную группу запоминающих элементов и подключенный к их выходам дополнительный шифратор, элементы И и ИЛИ и блоки контроля, "ходы каждого из которых подключены к входам соответствующего основного шифратора. Причем первые входы элементов И подключены к выходам дополнительного шифратора, их вторые входы попарно соединены с выходами блоков контроля, а выходы подключены к регистру числа через элементы ИЛИ, вторые входы которых соединены с выходами основных шифраторов. Это позволяет повысить емкость и надежность устройства.

На чертеже представлена блок-схема устройства.

Устройство содержит адресные шины 1, 2 и

3 дешифратора 4 адреса, сосдиненные с одним из запоминающих элементов 5 — 8 дополнительной группы 9, а также с одним из запоминающих элементов 10 — 13 групп 14 и 15 кодового блока 16 с помощью элементов свя15 зи 17. Выходы запоминающих элементов 5 — 8 подключены к входам дополнительного шифратора 18, выходы которого соединены с входами элементов И 19 — 22. Выходы запоминающих элементов 10 — 13 групп 14 и 15 под20 ключены к входам шифраторов 23 и 24, а также к входам блоков контроля 25 и 26, выходы которых подключены к другим входам элементов И 19 — 22. Выходы шифраторов 23, 24 соединены с вход" ìè элементов ИЛИ 27 — 30, 25 к другим входам которых подключены выходы элементов И 19 — 22, а выходы подключены к регистру 31 числа.

В постоянном запоминающем устройстве, где запись информации осуществляется гео30 метрическими кодами, и-разрядная двоичная (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

572849

55 бО кодовая комбинация разбита на т частей с разрядностью и/m. Каждой и/m-разрядной части кодовой комбинации соответствуют и/тразрядные шифраторы 23 и 24 (2"/ входов), к каждому из которых подключена группа 14, 15 2" запоминающих элементов 10 — 13. В шифраторах 23 и 24 записаны все возможные

n/m-разрядные кодовые комбинации. В кодовом блоке 16 каждому шифратору 23, 24 соответствует одна из пг групп 14, 15 запоминающих элементов 10 — 13 по 2 в каждой.

При записи информации в кодовый блок в каждой группе 14, 15 образуется только одна связь 17 с одной из адресных шин 1, 2 или 3, следовательно, только на одном входе шифратора 23 или 24 будет информационный сигнал. Учитывая это обстоятельство, в каждой группе 14, 15 предусмотрен блок контроля 25, 26, на выходах которых появляется сигнал тогда, когда на входах нет ни одного сигнала.

Это означает, что одна из выбранных адресных шин (1, 2, 3) не связана с помощью элементов связи 17 с одним из запоминающих элементов 10 — 13 групп 14 и 15.

В каждой группе 14, 15 записываются n/mразрядные кодовые комбинации, число групп в и-разрядной кодовой комбинации равно т. и/т-Разрядные кодовые комбинации повторяются, если 2"/ "(т. Например, при n=72, m=36, n/m=2 (т. е. имеется 36 двухразрядных шифраторов) кодовые комбинации 00, 01, 10 и 11 записываются в36группах,т. е. 2"/ "=

=4(т=36. В предельном случае эти 2"у"" кодовые комбинации в т группах повторяются одинаково часто, т. е. т/2"/ " раз (в нашем примере 36/4=9 раз, т. е. 25 /о); в остальных случаях какая-то кодовая комбинация повторяется более часто, чем m/2" " раз. Но и в предельном случае (для и/т=2) число элементов связи сокращается на 25О/О, если какую-либо кодовую комбинацию записывать в дополнительную группу, а в остальных не будет элементов связи. Когда кодовые комбинации повторятся с разной частотой (что и встречается на практике), в дополнительной группе записывается та кодовая комбинация, которая повторяется чаще всех (в результате выигрыш при и/т.=2 превышает 25 числа элементов связи).

Постоянное запоминающее устройство работает следующим образом.

На вход дешифратора 4 поступает код адреса, который возбуждает одну из адресных шин (1, 2, 3), например адресную шину 1.

Сигнал с шины 1 через элементы связи 17 поступает на запоминающие элементы 8 и 10 групп 9 и 14 кодового блока 16. На входы шифраторов 18 и 23 поступает сигнал от запоминающих элементов 8 и 10, а на входы шифратора 24 не поступает ни одного сигнала. На выходах шифраторов 18 и 23 появляются соответствующие кодовые комбинации, а на выходах шифратора 24 сигнал отсутствует, но на выходе блока контроля 26 есть сигнал. Он подается на входы элементов И 21 и

22, на другие входы которых поступают сигналы с выходов шифратора 18. Сигналы с выходов шифратора 18 поступают также на входы элементов И 19 и 20, но на другие входы элементов И 19 и 20 не поступает сигнал с выхода блока контроля 25, так как в группе

14 есть элемент связи 17 на адресной шине 1.

Сигналы с выходов шифратора 23 поступают через элементы ИЛИ 27 и 28, а с выходов элементов И 21 и 22 через элементы ИЛИ 29 и

30 на соответствующие входы регистра 31 числа. Информация, записанная в дополнительной группе 9, считывается вместо тех групп 15, где нет элементов связи 17 на адресной шине 1. Аналогично устройство работает при выборке адресных шин 2 и 3.

Предлагаемое постоянное запоминающее устройство по сравнению с известными более надежно в работе, оно позволяет увеличить плотность записи информации, уменьшить время записи и смены информации (так как уменьшается число элементов связи) .

Формула изобретения

Постоянное запоминающее устройство, содержащее дешифратор адреса, выходы которого связаны с группами запоминающих элементов, подключенных выходами к шифраторам, и регистр числа, отличающееся тем, что, с целью повышения емкости и надежности работы устройства, оно содержит связанную с дешифратором адреса дополнительную группу запоминающих элементов и подключенный к их выходам дополнительный шифратор, элементы И и ИЛИ и блоки контроля, входы каждого из которых подключены к входам соответствующего основного шифратора, причем первые входы элементов И подключены к выходам дополнительного шифратора, их вторые входы попарно соединены с выходами блоков контроля, а выходы подключены к регистру числа через элементы ИЛИ, вторые входы которых соединены с выходами основных шифраторов, Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССРНГ 312310, кл. G 11С 17/00, 1969.

2. Авторское свидетельство СССР №371616, кл, G 11С, 17/00, 1970.

3. Патент США № 3653004, кл. 340-173$Р, 1972.

4. Смолов В. Б, и др. Использование системы геометрических кодов в ПЗУ, Известия вузов СССР, «Приборостроение», том 14, № 6, 1971.

572849

Г5

1! s ! 7 !в !

1 1O ! и

t !a (!

ГВ (71 ! !а

1 (ю (! !

Составитель С. Хлебников

Корректор Н. Аук

Техред И. Михайлова

Редактор Т. Юрчикова

Подписное

Типография, пр. Сапунова, 2

Заказ !987/13 Изд. № 748 Тираж 738

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4j5

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх