Цифровой следящий умножитель частоты

 

(((>634277

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К А8ТОРСКОМУ СВИДВТВЛЬСТВУ

Союз Советских

Социалистических

Республик (51) Дополнительное к авт. сеид-ву(22) Заявлено02.03.77 (21) 2458645/18 24 с присоединением заявки № (23) Приоритет— (43) Опубликовано25.11.78.Бюллетень № 43 (45) Дата опубликования описания ЯЗ. И.78

Я (Sl} М. Кл, С 06 Р 7/52

Гооударотвоиный комитет

Совета Министров СССР оо делам изобретений и открытий (Я) УДК 681.327 (088.8) (72) Авторы изобретения

А. В. Крыжановский, Й. Ш. Лившиц и А. А. Рафалович (71) Заявитель

Куйбышевский политехнический институт им. В. В. Куйбышева (54) ЦИФРОВОЙ СЛЕДЯШИЙ. УМНОЖИТЕЛЬ ЧАСТОТЫ Изобретение относится к информационноизмерительной технике и Может применяться, например, при обработке сигналов частотных датчиков и в качестве синхронизирующего устройства в бесфнльтровых анализаторах спектра.

Известны умножители частоты, в которых формирование сигналов кратных частот осуществляется с помощью резонансных фильтров, настроенных на частоты, кратные номинальному значению частоты входного сигнала (1). то

Недостатком таких устройств является нарушение работоспособности при флуктуациях частоты входного сигнала, вследствие чего не обеспечивается слежение. за изменениями частоты входного сигнала. 15

Наиболее близок к предлагаемому изобретению цифровой следящий умножитель . частоты, содержащий формирователь импульсов, вход которого соединен с информационным входом устройства, выход - — с уп- 2в равляющими входами делителя частоты, выход которого подключен к информационному входу счетчика, разрядные выходы которого подключены к информационным входам регистра (2).

Однако наличие двух делителей частоты и блока сравнения усложняет конструкцию устройства и уменьшает. его точность и надежность.

С целью упрощения и повышения точности предлагаемый умножитель частоты содержит кодоуправляемый счетчик, управляющие входы которого соединены с выходами регистра, информационный вход — с выходом генератора эталонной частоты.

На чертеже дана структурная схема предлагаемого умножителя частоты.

Устройство содержит генератор 1 эталонной частоты, выход которого подключен к информационному входу делителя 2 частоты,. выходом соединенного с информационным входом счетчика 3. Выход генератора эталонной частоты соединен также с информационным входом кодоуправляемого счетчика 4, управляющие входы которого соединены с выходами регистра 5, входами подключенного к разрядным выходам счетчика

3. Информационный вход устройства соединен со входом формирователя б импульсов, 634277

Форл4ули изобретения

Составитель А. Крыжановский

Редактор Л. Гребенникова Техред О. Луговая Корректор С. Шекмар

Заказ 6763/47 Тираж 784 Подписное ь1НИИПИ Государственного комитета Совета Министров а. ССР по — делам изобретений и открытий

t 13035, Москва, Ж-35, Рауигска я наб., д. 4/5

Филиал ПГ1П Патент», г. Ужгород, ул. Проектная, 4 выход которого соединен с управляющими входами делителя 2 часвоты, счетчика 3 и регистра 5.

Устройство. работает следующим образом.

Импульсы частоты f, формируемые генератором 1, поступают на информационный вход счетчика 4 и через делитель 2 часто.,ты — на инфОрмационный вход счетчика 3.

Через промежуток времени, равный периоду входного сигнала Т„,,в счетчике 3 сформируется код числа и Х-, где и — коэффициент деления делителя 2..

По окончаниИ первого периода входного сигнала на управляющий вход регистра 5 с формирователя 6 поступает импул ьс разрешения на запись и результат N из счет чика 3 переписывается в регистр Ь. Этим же сигналом счетчик 3 и делитель 2 приводятся в исходное нулевое состояние. В течение второго периода входного сигнала счетчик 3 работает аналогично, а код числа N, записанный в регистре 5, задает коэффициент пересчета кодоуправляемого.счетчика 4. Поскольку на вход счетчика 4 поступают импульсы частоты 4, то частота, выходных импульсов устройства равна м..-. = птх

В последующие периоды устройство работает аналогично, причем в регистр 5 в конце каждого периода входного сигнала переписывается число из счетчика 3, пропорциональное длительности предыдущего периода.

Цифровой следящий умножитель частоты, содержащий формирователь импульсов, вход которого. соединен с информационным вхо10 дом устройства, выход — с управляющими входами делителя. частоты, счетчика и регистра, генератор эталонной частоты,.выход

- которого подключен к информационному вхо.ду делителя частоты, выход которого подключен к информационному входу счетчика, разрядные выходы которого подключены к информационным входам регистра, отличаюи4ийся тем, что, с целью упрощения и повышения точности умножителя, он содержит кодоуправляемый счетчик, управляющие входы которого соединены с выходами регистра, информационный вход — с выходом генератора эталонной частоты.

Источники информации, принятые во внимание при экспертизе:

1. Бруевич A. H. Умножителн частоты

М., <тСоветское радио», l971, с. 14.

2. Авторское свидетельство СССР № 498624, кл. G 06 G 7/16, 1974,

Цифровой следящий умножитель частоты Цифровой следящий умножитель частоты 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх