Частотно-импульсное множительноделительное устройство

 

Оп ИСАНИЕ

ИЗОБРЕТЕИ ИЯ

К АВТОР СКОМУ СВИДВТИДЬСТВУ

Союз Советских

Социалистических

Республик (!1) 602945 (61) Дополнительное к авт. санд-ву(22) Заявлено 08.12.75 (21) 2 19802 3/18-2 4 с присоединением заявки №(23) Приоритет— (43) Опубяиковано15.04.78.Бюллетень Ж 14 (45) Дата опубликования описания 2,4. Эъ, т8. (5!) М. Кл.

Съ 06 F 7/52

Гоотдорственнмй квинтет

Соеота Инннотроо СССР ко делом нзооретеннй н открытей (53) УДК 681.325 (088 8) В. H. Родионов, М. А. Федоров, А. П. Андреев, В. И. Лопухов и В. Г. Герасимов (Т2) Авторы изобретения (71) Заявитель Куйбышевский ордена Трудового Красного Знамени авиационный институт им. акад. С. П. Королева (54) ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНОДЕЛИТЕЛ bHOE УСТРОЙСТВО

Изобретение относится к области вычислительной техн ки н может быть использовано

s специализированных вычислительных устройствах дискретного действия и измерительных приборах.

Известно частотно-импульсное множитель- 5 но-делительное устройство, включающее трн основных узла: логическое триггерное кольцо, вычитающий блок, реверсивный регистр н формирователь импульсов }1}. Логическое триггерное кольцо, состоящее нз двух трнггерных ячеек, днфференцнр ющей цепи и двух потенциальноимпульсных схем совпадения, может самостоятельно выполнять множнтельно-дел нтельные операции.

Недостаткамн такого устройства являются ограниченный частотный лиапазон, низкая точ- l5 ность н надежность работы.

Известно также множнтельно-делнтельное устройство, содержащее первый триггер, едн ннчный вход которого соединен с первым входом устройства, первый н второй элементы

И вЂ” НЕ, первые входы которых соединены со ™ вторым входом устройства, второй триггер, единичный выход которого соедин н с первым входом третьего элемента И вЂ” -HE, второй вход которого соединен с третьим входом устройства, а выход является выходом устройства }2}. 2ь

Недостатком такого устройства является его сложность.

Целью изобретення является упрощенне устройства, Это достигается тем, что в предлагаемое устройство введен четвертый элемент И вЂ” НЕ, причем выход первого элемента И вЂ” НЕ соединен с единичным входом второго триггера н первым входом четвертого элемента И вЂ” НЕ, второй вход которого еоедннен с елнннчным выходом второго триггера, а выход — с нулевым входом первого триггера, елнничный выход которого соединен со вторым входом первого элемента И вЂ” НЕ, а нулевой выход -- со вторым входом второго элемента И- — HE, пых< д которого соелннен с нулевым входом второго триггера.

На фнг. 1 представлена принцнпнальная схема предлагаемого устройства; на фиг. 2 — временные диаграммы, пояснякццне его работу.

Устройство солержит первый триггер i еднннчный вхол которого является первым входом устройства ) (вход сомножителя -- частота Fi), а единичный выход соединен с одним из входов первого элемента И вЂ” НЕ 2, второй вход которого соединен со вторым Hxol()M устройства F2, а выход — с единичным входом нт >рольф Триггера 3 н (етве1ттым элементом И - -1! Е

602945

4, второй вход которого соединен с единичным выходом второго триггера 3, выход соединен с нулевым входом первого триггера 1. Нулевой выход первого триггера 1 соединен с одним из входов второго элемента И вЂ” НЕ 5, второй вход которого является вторым входом устройства (вход делителя — частота F ), а выход соединен с нулевым входом второго триггера 3, единичный выход которого соединен с выходом третьего элемента И вЂ” НЕ 6, второй вход которого является третьим входом устройства (вход сомножителя — частота F ), а выход — выходом всего устройства.

Устройство работает следующим образом.

На первый вход устройства поступают импульсы частоты Fi, на второй -- импульсы частоты Г., на третий вход — импульсы частоты F .

Каждый входной импульс частоты Fi устанавливает первый триггер 1 в единичное состояние, при котором с его единичного выхода на вход первого элемента И вЂ” НЕ 2 поступает разрешающий потенциал. Поэтому первый после прихода разрешающего потенциала с первого триггера 1 импульс частоты F проходит через второй элемент И вЂ” НЕ 2 и устанавливает второй триггер 3 в единичное состояние. При этом на третий элемент И вЂ” НЕ 6 поступает разрешающий потенциал и открывает его, импульсы частоты F; начинают проходить на выход устройства. Задним фронтом первого имидж.ibca частоты Г первый триггер 1 через четвертый элемент И вЂ” НЕ 4 устанавливается в нулевое состояние. При этом на второй элемент И- — НЕ

5 с нулевого выхода первого триггера 1 подается разрешающий потенциал, который открывает его; с единичного выхода на второй элемент И вЂ” НЕ 2 в это время подается запрещающий потенциал, закрывающий его. В результате этого второй импульс частоты F> проходит через открытый второй элемент И вЂ” НЕ 5 и устанавливает первый триггер 3 в нулевое состояние, при этом на третий элемент И вЂ” HE

6 поступает запрещающий потенциал и закрывает его после чего импульсы частоты F не проходят на выход устройства. Таким образом третий элемент И вЂ” НЕ 6 открывается только на время периода частоты F > после прихода каждого импульса частоты F>.

В течение этого периода на выход устройства приходят импульсы частоты Г,, число которых равно n=F>/F . Пачки этих импульсов следуют с частотой Fi. Поэтому количество импульсов в единицу времени, или средняя частота импульсов в единицу времени, или средняя частота импульсов на выходе устройства равна

F,=n.F,— — . (l) г

Из соотношения (1) следует, что предлагаемое устройство реализует множительно-делительную операцию над частотно-импульсными сигналами Fi, Гг, Fq. Условием нормальной работы устройства является выполнение соотноо щения

Гз Ma Mi (2)

Предлагаемое устройство реализовано на восьми элементах И вЂ” НЕ двухвходовых, в то время как для реализации известного устройства, даже без дешифратора, на интегральных

1s клапанах необходимо, по крайней мере, десять двухвходовых и один трехвходовой клапан

И вЂ” НЕ, Это исходит из того, что простейший триггер с раздельными входами (RS-триггер) состоит из двух клапанов И вЂ” НЕ, а простей20 ший триггер со счетным входом (D — счетный триггер) из пяти двухвходовых и одного трехвходового кл а п а н а.

Формула изобретения

Частотно-импульсное множительно-делительное устройство, содержащее первый триггер, единичный вход которого соединен с первым входом устройства, первый и второй элементы И вЂ” НЕ, первые входы которых соединены со вторым входом устройства, второй триггер, единичный выход которого соединен с первым входом третьего элемента И вЂ” НЕ, второй вход которого соединен с третьим входом устройства, а выход является выходом устройства, отличающееся тем, что, с целью упрощения устройства, в него введен четвертый элемент

И вЂ” НЕ, причем выход первого элемента И вЂ” НЕ соединен с единичным входом второго триггера и первым входом четвертого элемента

И вЂ” НЕ, второй вход которого соединен с единичным выходом второго триггера, а выход— с нулевым входом первого триггера, единичный

40 выход которого соединен со вторым входом первого элемента И вЂ” НЕ, а нулевой выход— со вторым входом второго элемента И вЂ” HE, выход которого соединен с нулевым входом второго триггера.

4s Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР № 217047, кл. G 01 G 23/10, 1968.

2. Авторское свидетельство СССР № 237464, кл. G 06 G 7/16, 1969.

602945

Фаз. t

Фиг.t

Составитель А. Уткин

Техред О. Луговая Корректор П. Макаревич

Тираж 826 Подписное

Редактор М. Трофимова

Заказ 1851/45

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб. д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная. 4

Частотно-импульсное множительноделительное устройство Частотно-импульсное множительноделительное устройство Частотно-импульсное множительноделительное устройство 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх