Частотно-импульсное множительное устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сеюз Советскнк

Сапрваатвстммесимк

Респубики

< >63Т813 (61) Дополнительное к авт. сви11-ву(22) Заявлено 210277 (21) 24545?1/18-24 с присоединением заявки %в (23) Приоритет (4З) Опубликовано 151278.Боллетень ЭЬ4б (45) Дата опубликования описания 15.1278 (51) М. Кл.

G Об Р 7/52

Государственный «омитет

Совета Министров СССР по делам изобретений и открытий (53) УД1(б81. 327 (088.8) : 1 (72) Автор изобретения!

В.Э.Штейнберг (71) Заявитель (54 ) ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНОЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может найти применение в специализированных вычислителях, в автоматических системах управления, в информационно-измерительной, технике, автоматике и т.д.

Известно устройство, содержащее счетчик, делитель схемы совпадения, схему ИЛИ и дополнительную схему

ИЛИ (1) . Известное устройство реализует коэффициенты умножения вида

К> 2" /2" И, где и - код числа, установленного на входе устройства. Это устройство имеет ограниченный диа-i пазон значений реализуемых коэфФициентов умножения, а именно, минимальный коэффициент умножения равен 2 . Наиболее близким к изобретению техническим решением является частотно-импульсное множительное устройство, содержащее счетчик, выходы которого подключены к первым входам элементов И группы, вторые входы которых подключены к соответствунхаим управляющим кодовым шинам, выходи элементов И подключены ко входу первого элемента ИЛИ, выход которого подключен к первому входу суьааатора, второй вход которого подключен к информационному входу устройства, управляющий вход сумматора соединен с первой управляющей шиной, выход сумматора подключен к выходу устройства 2,Оно имеет также ограниченный диапазон коэффициента умножения.

Н лью изобретения является расширение диапазона коэффициента умножения.

В предложенном устройстве это достигается тем, что оно содержит первый и второй элементы И, второй элемент ИЛИ, элемент НЕ, причем вторая управляющая шина соединена со входом элемента НЕ н первым входом первого элемента И, второй вход которого соединен с информационным входом устройства, выход первого элемента и соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый вход которого соединен с выходом элемента НЕ, второй вход — с выходом сумматора.

На чертеже приведена блок-схема предложенного устройства.

Оно содержит сумматор 1, счетчик 2, элементы И 3, первый элемент ИЛИ 4, элементы И 5 и б, элемент НЕ 7 и второй элемент ИЛИ 8, а также входную шину 9, первую управляющую шину 10, б3781 вторую управляющую шину 11, управляющие кодовые шины 12 и выходную шину 13, устройство может работать в одном из трех режимов (в режиме умножения с коэффициентами}: » »

К et+N2 "(байк 42)

}(g/1 я(я (1 аК 11

2 9

В режиме умножения сКу 2"!Я"-rn устройство работает следующим обра-. зом. На шину 11 подается единичный

10 сИгнал, устанавливающий сумматор 1 в режим суммирования, на шину 10 пода ется нулевой сигнал, отпирающий через элемент НЕ 7 элемент И б, а на шину 9 подается входная импульсная последо15 вательность.

Число импульсов, поступающее на шину 13 устройства, равно

) SI,Iх.= "вх. @э. .

Л где М 0 - число импульсов, поступившее на второй счетный вход импульсного сумматора 1 с выхода элемента ИЛИ 4,. р но @о "-@ ы . —, тогда M рав- 25 шx, " п SbI М.

Мьщх, @эх,

Al (513lx, .ещх, » = +вхr откуда s x л(них.=: (, = (вх. »

- 1П

2п т.е. коэффицие — ò умножения в первом режиме равен »

К

Al

2 и изменяется в пределах от 1 (при

N =О) до Ф 2 (при гП 2" -1).

В режиме умножения с К» = 1+ а2"" т.е. с заданным двоичной дробью с дробной частью Al, представленной с я числом разрядов после запятой, устройство работает следующим образом. На шину 10 подается единичный сигнал, отпирающий элемент И 5 и блокирующий через элемент НЕ 7 элемент И б. На шине 11 сохраняется единичный сигнал, устанавливающий сумматор 1 в режим суммирования. На входную шину 9 подается входная последовательность, а на выходную шину 13 устройства проходит число импульсов, равное

}Tl

@ьь,=них. u х — » = И вх,(1+тп2 Z" + п(Явах М х ), Д

3 4 т.е. коэффициент умножения К (2"фу 2" и изменяется от 1 (приап = О) до 2 (при N 2" -1).

В режиме умножения с коэффициентом

2" равном К

2" +rn устройство

Работает следующим образом. На шину 11 подается нулевой сигнал, устанавливающий сумматор 1 в режим вычитания.

На шину 10 подается нулевой сигнал, блокирующий элемент И б. На входную шину 9 подается входная последовательность импульсов, а на выходную шину 13 устройства поступает число импульсов, равное (вых. (зх. ) (о.с. где Мо - число импульсов, поступающее на второй счетный вход импульсного сумматора 1 с выхода схемы ИЛИ

4 и равное

YB î.а.= 1 Вд, — г П откуда п1

) (эых.= вх,— Малых. » п

1 Ьшх.,д,=А(вх (++K») 2" mm т.е, коэффициент умножения устройства у» равен}(„,ы „ и изменяется в пре2++tH . делах от /2 (при »1 = 2" -1) до 1 (при и)= 0) °

Нредложенное устройство по сравнению с известным имеет более широкие функциональные возможности, что расширяет область его применения и класс решаелых задач.

Формула изобретения

Частотно-импульсное множительное устройство, содержащее счетчик, выходы которого подключены к первым входам элементов И группы, вторые входы которых подключены к соответствующим управляющим кодовым шинам, выходы элементов И подключены ко входу первого элемента ИЛИ, выход которого подключен к первому входу сумматора, второй вход которого подключен к информационному входу устройства, управляющий вход сумматора соединен с первой управляющей шиной, выход сумматора подключен к выходу устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения диапазона коэффициента умножения устройства, оно содержит первый и второй элементы И, второй элемент ИЛИ, элемент HE причем вторая управляющая шина соединена со входом

637813

Составитель В.Штейнберг тех е 3. Фанта коооекто Н.Иельннченко очна "

Заказ 7107/39 Тираж 784 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035 Иоскна Н-35 Ра3шскан наб .4 5

Филиал ППП Патент, г.ужгород, ул.Проектная, 4 элемента НЕ и первым входом первого элемента И, второй вход которого соединен с информационным входом устройства, выход первого элемента И соединен с первым входом второго элемента

ИЛИ, второй вход которого соединен с выходом второго элемента И, первый вход которого соединен с выходом элемента ЧЕ, второй вход — с выходом сумматора.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР в 418857, кл. Й 06 Р 7/39, 1972.

2. Заявка Р 2144396/18-24, 5 кл. 06 7/52, 18.01.77, по которой принято решение о выдаче авторского свидетельства.

Частотно-импульсное множительное устройство Частотно-импульсное множительное устройство Частотно-импульсное множительное устройство 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх