Постоянное запоминающее устройство

 

Союз Соввтскм

Социалистически@ т есаублмк

ОП ИСАНИЕ

ИЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДИТВЛЬСТВУ (" 639019 (6l) Дополнительное н авт. саид-ву % 49476 (22) Заявлено 29.12.76 (21) 2435329/18-24 г (51} М. Кл.

G 11 С 17/00 с присоединеииеи заявки М—

Гевуааретвеювй ммнк

Ввзвтв Нкнастреа ВЮ в аеяак мэабретаанй я еткривй (23) Приоритет(43) Опубликовано 25.12.78бю eTewb ¹ 47 (45) Дата опубликования описания 28.12.78 (53) УДК 628.327..6 (088.8) (72) Автор изобретения

Д. A. Страбыкин

Ленинградский ордена Ленина электротехнический институт им. В. И.. Ульянова (Ленина) (7l) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮ1ЦЕЕ УСТРОЙСТВО

Изобретение относится к вычислитель. ной технике к разделу запоминающих устройств.

Запоминающие устройства в настоящее время используются не только для хране. ния и логической обрабожи информации, но и суммирования чисел.

По основному авт.св. ¹ 494768 известью постоянное запоминающее устройство (ПЗУ), содержащее блоки памяти, выходы которых соединены с входами вы- ходного регистра, два адресных входас выходами двух адресно-числовых регистров, остальные адресные входы — с выходами регистра адреса, а выходы двух разрядов регистра адреса — с управляюшими входами адресно-числовых регистров

Недостатком известного устройства является невозможность выполнения в нем операции суммирования.

Целью изобретения является расширение функциональных возможностей за счет выполнения операции суммирования.

Это достигается тем, что выходы выходного регистра подключены к соответствуюшим входам элемента ИЛИ, первого адресно-числового регистра и входам второго адресно-числового регистра, кроме первого.

На чертеже изображена структурная схема ПЗУ.

ПЗУ содержит первый адресно числовой регистр 1, второй адресно-числовой регистр 2, регистр 3 адреса, блоки памяти 4, выходной регистр 5, элемент

ИЛИ 6.

Устройство работает в трех режимах: считывание числа, выполнение логической операции, выполнение операции суммирования.

Считывание числа из ПЗУ: — адрес числа подается на регистр 3 адреса и с помошью управляюших входов выходы адресно-числовых регистров 1,2 принимают значения соответствуюших разрядов регистра 3 адреса (О" нли

1 ), остальная часть адреса поступает

6З9019 непосредственно с регистра адреса на адресные входы блоков памяти 4;

- производится считывание числа в

; выходной регистр 5.

Выполнение логической операции;

- на регистр адреса подается код логической операции, представляющий собой адрес соответствующей таблицы, при этом два первых разряда адреса не используются; на адресно-числовых регистрах to устанавливаются числа, над которыми необходимо выполнить логическую операцию е

-производится считывание результата на выходной регистр. 15

Выполнение операции суммирования:

- на адресно-числовых регистрах находятся числа, подлежащие суммированию, на регистре адреса устанавливается адрес таблицы логической операции сумма по 20 модулю два, при этом два первых разряда адреса не используются;

- производится считывание частичной суммы 5 на выходной регистр. (В разрядных сечениях устройства над одноимен- з ными разрядами чисел Х и У выполняется логическая операция: Я -- Х О+ У);

- на регистре адреса устанавливается адрес таблицы логической операции А 4 Э, где А содержимое первого, а В - со- 3О держимое второго адресно-числового регистра, McTH e c pvfMB Q c выходного регистра передается на адресно-числовой регистр (1);

- производится считывание слова пере- 3 носов Р на выходной регистр (в разрядных сечениях устройства над одноименцыми разрядами. чисел выполняется ло гичоская операция: Р - S4Y, но

5 Й Y=(Xev)4V=(x4 Х х4%)4(=ХЙ (, то есть Р = Х 4 У); при этом, если на выходе схемы HJIH устанавливается сигнал "1" (слово переносов не равно нулю), то слово переносов с выходного регистра передается на второй адресно-числовой регистр (со сдвигом на один разряд влево) и снова выполняется пункт 1, если на выходе элемента ИЛИ сигнал О (слово переносов равно нулю), то находящаяся на первом адресно-числовом регистре частичная сумма является результатом суммирования.

Таким образом, в предлагаемом ПЗУ, наряду с хранением и логической обработкой информации, возможно выполнение операции суммирования чисел.

ПЗУ может быть включено в состав информационно-логической или управляющей системы в качестве специализированного блока, предназначенного для хранения информации, выполнения логических операций, выполнения операций суммирования.

Формула изобретения

Постоянное запоминающее устройство по авт.св. N 494768, о т л и ч а ющ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет выполнения операции суммирования, выходы регистра подключены к соответствующим входам элемента ИЛИ, первого адресно-числового регистра, входам второго адресно-числового регистра, кроме первого.

I-IHHHIIH Заказ 7290/40

Тираж 67 5 Подписное

Филиал ППП Патент, г. Ужгород, ул. Проектная,4

Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх