Устройство задержки наносекундных импульсов

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСНОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистииеских

Республик! -678658!!

) f ( (5l)M. Кл. (61) Дополнительное к авт. свид-ву (22) Заявлено 05.01.78 (21) 2563779/18-21 с присоединением заявки ¹ (23) Приоритет

Опубликовано 05.08.79. т!иоллетень № 29

Дата опубликования описания 08Я8.79

Н 03 К 5/13

) ве1!ааретвенный квинтет

СССР пэ деми нзебретеннн н етнрнтнй (5З) ЩК 621.318, ° 5 (088.8) (72) Авторы изобретения

А. А. Вездверный и Е П. Калмычков (7!) Заявитель (54) УСТРОЙСТВО ЗАДЕРЖКИ НАНОСЕКУНДНЫХ ИМПУЛЬСОВ

Изобретение относится к радиоизмерительной технике.

Задержка наносекундных импульсов важна нри конструировании различных цифровых устройств; в частности нового класса приборов - высокоскоростных (20 мГп) анализаторов логических состояний цифровых устройств, применякяцихся при конструировании, производстве и ремонте логических печатных плат, калькуляторов, линии ЭВМ и больших вычис лительных машин.

Известно устройство временной задержKH и формирования синхронизирующего им пульса, содержащее интегратор, ограничитель, дифференциальный усилитель и ис15 точник опорного сигнала (11.

Так как в данном устройстве синхронизируюший импульс задерживается интегрирующей цепочкой, величина задержки

20 зависит от амплитуды входного импульса, вследствие чего данное устройство не может быть использовано в многосерийных приборах для получения необходимых задержек.

Известны устройства задержки, содержащие P S -триггер, формирователь запуска, дифференциальный каскад на двух т1-р-д-транзисторах, цепь смещения, источник напряжения, отсекаюший диод, интегрирующую RC-цепочку, нагрузочный резистор f2).

Однако данное устройство обладает ограниченным диапазоном регулировки задержки выходного импульса, так как:

- увеличение конденсатора и интегрирующей RC -цепочки ведет к увеличению начальной задержки выходного импульса, а также к увеличению габаритов конденсатора;

- увеличение резистора интегрирующей

RC-цепочки приводит к уменьшению рабочего тока транзисторов дифференциального каскада, ухудшая фронт выходного импульса, а также уменьшает стабильность задержки вследствие сильного влияния тока отпираюшегося транзистора на разряд конденсатора.

6786

Бель изобретения - расширение диапазона регулировки временной задержки выходного импульс&о

Достигается эта цель тем, что в уст- ройстве задержхи, содержащем Я 9 -триггер, к одному из входов которого подключен формирователь его запуска, дифференциальный каскад. на двух П-р-П-транзисторах, база одного из которых через цепь смещения напряжения подключена к 10 инверсному выходу РЯ -триггера, коллектор - к источнику положительного наприженил, эмиттер - через соединенные по-. следоотсекающий диод и интегрирукяцую

RC-цепочку - к источнику отрицательно- 15 го напряжения, база другого транзистора подключена к источнику опорного напряжепия, а коллектор - ко второму входу RS -триггера и через нагрузочный резистор - к источнику положительного напряжения в цепь эмиттера второго й-р- h- гранэистора введен третий p- -р« транзистор, база которого приключена ковходу интегрирующей цепочки, эмиттер— к эмнттеру второго транзистора, а кол-

25 лектор - к источнику отрицательного напряжения.

На чертеже представлена принципиальная схема устройства.

Устройство содержит формирователь запуска R5-триггера 1, R5 -триггер, 2, цепь смещения напряжения 3, иогочник напряжения смещения 4, дифференциальный каскад 5, включающий транзисторы

6 и 7, отсекающий диод 8, р- И-р-тран35 эистор 9, конденсатор 10 и резисторы

11 интегрирующей RC-цепочхи, нагрузочный резистор 12.

В рабочем состоянии на инверсном вы40 ходе (Q) Я . -триггера напряжение логической 1 . Конденсатор 10 заряжен, и по цепи обратной связи с дифференциального каскада 5 на один из входов RS триггера подается напряжение логической

"1 . С приходом на устройство положительного перепада R9-триггера переворачивается (QO) транзистор 6 закрывается, и конденсатор 10 начинает разряжаться через резисторы 11 и источник питания 12 до момента отпирания транзистора 7, ток которого протекает через транзистор 9, в то время как по резисторам 11 течет базовый ток транзистора 9.

58

По цепи обратной связи ЯВ -триггер 2 возвращается в исходное состояние, открывается транзистор 6, конденсатор 10 заряжается, запирая транзистор 7, на коллекторе которого заканчивается формирование задержанного импульса.

Предложенная схема временной задержки имеет значительно больший диапазон регулировхи задержки выходного импуль« са по сравнению с известным устройством задержки ввиду того, что ток транзистора 7 протекает через транзистор 9, в то время как по резисторам 11 течет лишь базовый ток этого транэи1 тора, что позволяет повысить номинал резисторов

11, а следовательно расширить диапазон регулировки задержки выходного импульса в / раз (P - коэффициент усиления по тоху).

Формула изобретения

Устройство задержки наносекундных импульсов, содержащее R5 -триггер, к одному иэ входов которого подключен формирователь его запуска, дифференциальный каскад на двух р-р-д-транзисторах, база одного из которых через цепь смещения напряжения подключена к инверсному выходу RB триггера, коллектор — к источнику положительного напряжения, эмиттерчерез соединенные последовательно отсекаюший диод и интегрирующую RC-цепочку - к источнику отрицательного напряжения, база другого транзистора подключена к источнику опорного напряжения, а коллектор - ко второму входу К3 -триггера и через нагрузочный резистор - к источнику положительного напряжения, отличающееся тем,что,с целью расширения диапазона регулировки временной задержки, в цепь эмиттера второго р -р- rl-транзистора введен третий р-п-р-транзистор, база которого подключена ко входу интегрирующей Rt:цепочки, эмиттер - к эмиттеру второго транзистора, а коллектор - к источнику отрицательного напряжения.

Источники информации, принятые во внимание при экспертизе

1. Патент США Ии 3832572, кл. 307-106, 1974.

2. Описание прибора 1600А фирмы

Неоне И-Рас%аМ.

678658

+Х — дв

Заказ 4581/48 Тираж 1060 Подписное

БНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб„д, 4/5

Филиал ППП «Патент«r. Ужгород, ул. Проектная«4

Составитель И. Радько

Редактор В. Федотов Техред g мужик Корректор М. Селехман

Устройство задержки наносекундных импульсов Устройство задержки наносекундных импульсов Устройство задержки наносекундных импульсов 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх