Система выравнивания сигналов

 

.1

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ т

< >699327

:.-Ф

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. саид-ву (22) Заявлено 201077 (21) 2536871/18-10 (51)М. Кл. с присоединением заявки NP

6 01 0 5/247

Государственный ком нтет

СССР ао делам нзобретеннй н открытнй (23) Приоритет (53) УДК 53.087,9 (088.8) Опубликовано 2511.79.Бюллетень М 43

Дата опубликования описания 2811.79 (72) Авторы изобретения

В .А. Скрипка и Л. Е. Софинский (71) Заявители (54) СИСТЕМА BHPABHHBAHH2 СИГНАЛОВ

Изобретение относится к устройствам для выравнивания сигналов, появляющихся в нескольких информационных потоках, и может быть использовано в качестве буфера при считывании параллельно поступающей информации, записанной с высокой плотностью на магнитных носителях.

Известно считывающее корректирующее устройство для цифровой информации с сокращенным временем считывания информации (1).

Недостаток такого устройства заключается в том, что считанный бит информации должен ожидать остальные биты данного сообщения, поступающие на вход устройства с некоторым смещением во времени, что снижает плотность записи параллельной информации на магнитный носитель.

Наиболее близкой к изобретению по технической сущности является система выравнивания сигналов, содержащая последовательно подключенные входной регистр, сдвигающий буфер, содержащий Й измерительных каналов и передающий буфер, а также блок контроля четности, тактирующее устройство, выходы которого соединены с синхронизирующими и считывающими входами соответствующих элементов, и блок контроля каналов, входы которого под5 ключены к первому и второму сигнальным выходам сдвигающего буфера, а его выход подключен к управляющему входу этого буфера (2).

Недостатками этой системы являют1О ся:

1) Цепи контроля обнаруживают только серии пропущенных битов, ложные биты и единичные сбои при таком контроле не обнаруживаются. Это объясняется тем, что при заполнении информацией одного из каналов проверяются остальные каналы и, если обнаруживается канал, в котором нет ни одного бита информации, тогда формируется сигнал ошибки в данном канале.

В том случае, когда в канале по. явился ложный бит или вместо двух битов имеется один, сигнал ошибки не формируется, так как такое состояние цепями контроля не различается. Поэтому такие сообщения не корректируются и ошибочный бит некоторое время присутствует в измерительном канале.

699327

2) При обнаружении ошибки в кана-. ле и нарушении четности rooáøåíèÿ в соответствующий разряд поцается бит символа 1 . Такое решение верно при условии, что бит информации пропущен, при возникновении ложного бита ошибка устранена не будет и на выход поступит ложное сообщение.

Целью изобретения является повышение надежности получения достоверной информации. .10

Это достигается тем, что в предлагаемую систему введены блок контроля кадрового интервала, блок идентификации сообщений и кадров и регистр коррекции, причем выходы регистра коррекции являются выходами системы, его информационные вхоцы подключены к соответствующим входам и выхоцам блока контроля четности и передающего буфера, управляющий выход регистра коррекции соединен с вторым .управляющим входом передающего буфера, первый управляющий вход которого подключен к первому управляющему выходу блока идентификации сообщений и кадров, а один из информационных входов соеди- 2 нен с вторым управляющим входом блока контроля каналов, управляющим входом блока контроля кадрового интервала и вторым управляющим выходом блока идентификации сообщений и кадров, первый 30 и второй входы которого подключены к единичным первому и второму выходам сдвигаюшего буфера, его выходы соединены с входами считывания этого буфера, третий сигнальный выход сдвига- 35 ющего буфера подключен к входам блока контроля кадрового интервала, первый, второй и третий управляющие выходы этого блока подключены к соответствующим управляющим входам блока иденти- хй фикации сообщений и кадров, а второй и третий управляющие выходы, кроме того, соединены с четвертым и пятым управляющими входами регистра коррекции, один из информационных входов регистра коррекции, а также его первый, второй и третий управляющие входы подключены соответственно к первому управляющему входу блока контроля каналов, к выходу блока контроля каналов и к третьему управляющему выходу блока идентификации сообщений и кадров; блок контроля кадрового интервала содержит Й ячеек контроля, каждая из которых содержит схему равенства, схему контроля сдвига вправо и схему контроля сдвига влево, выходы которых являются первым, вторым и третьим управляющими выходами блока, входы этих схем — его входами, a gg выходы схем контроля сдвига, кроме того, — и его управляющим входом; блок идентификации сообщений и кадров содержит схему идентификации сообщений, схему формирования призна- 65 ка сообщения, схему формирования сигналов считывания, схему. идентификациикадрового интервала, схему разрешения выдачи сообщений, схему контроля сдвига и схему управления коррекцией кадрового интервала, при этом входы схемы идентификации сообщений являются первым входом блока, а ее выход соединен с первыми входами схем формирования признака сообщения и сигналов считывания, вторые входы которых являются входами тактовых сигналов, выходы схемы формирования сигналов считывания являются выходами блока, а ее входы управления подключены к выходам схемы управления коррекцией кадрового интервала, входы которой являются вторым и третьим управляющими входами блока, первый управляющий вход блока и его второй вход являются входами схемы идентификации кадрового интервала, первый, второй и третий выходы которого соединены с входами схемы разрешения выдачи сообщений, четвертый вход этой схемы соединен с выходом схемы контроля сдвига, а ее первый выход является третьим управляющим выходом блока, при этом второй ее выход соединен с входами управления схем идентификации сообщений, управления коррекцией кадрового интервала и схемы идентификации кадрового интервала, четвертый вь|ход которой соединен с одним входом схемы контроля сдвига, причем другой вход этой схемы является входом для тактовых сигналов, кроме того, четвертый выход является вторым управляющим выходом блока, а пятый выход подключен к выходу запрета схемы формирования признаков сообщений, выход которой является первым управляющим выходом блока идентификации сообщений и кадров; регистратор коррекции содержит N ячеек коррекции и схему управления считыванием, которая содержит элемент

ИЛИ, ячейку признака сообщения, триггер, элемент dET и вентиль, вход которого является входом для тактовых сигналов, а выход соединен с входами считывания ячеек коррекции и ячей ки признака сообщения, вход которой является одним из информационных входов регистра, а выход — его управляющим выходом, информационные входы, а также управляющие первый, второй, четвертый и пятый входы регистра являются аналогичными входами ячеек коррекции, а их выходы — выходами регистра, при этом информационный служебный вход регистра, кроме того, является третьим управляющим входом ячеек коррекции и входом схемы управления считыванием, первый вход элемента ИЛИ которой является третьим управляющим входом регистра, другие входы элемента ИЛИ подключены к уиран699327 ляющим выходам ячеек коррекции, выход соединен с входом триггера, а выход триггера подключен к входу запрета элемента ЛЕТ, вход которого подключен к первому управляющему входу регистра, а выход соединен с управляющим входом вентиля; ячейка коррекции содержит ячейку бита информации, три элемента ИЛИ, .триггер ошибки, схему формирования сигнала коррекции, два вентиля и инвертор, при этом информационный вход ячейки коррекции через первый элемент

ИЛИ соединен с входом ячейки бита информации, который через второй вход этого элемента ИЛИ подключен к выходу инвертора, а ее выход соединен с входами вентилей, выход первого из них является выходом ячейки коррекции, а выход второго вентиля соединен с входом инвертора, при этом считывающий вход ячейки бита информации под- о ключен к выходу второго элемента ИЛИ, один вход которого является входом

Считывания ячейки коррекции, а другой и вторые входы вентилей соединены с выходом схемы формирования сигнала 25 коррекции, первый и второй входы которой являются первым управляющим входом и входом ячейки коррекции, а третий подключен к выходу триггера ошибки, который является также управля- ЗО ющим выходом ячейки коррекции, третий управляющий вход которой является одним входом триггера ошибки, другой

его вход соединен с выходом третьего элемента ИЛИ, входы которого являют- 35 ся вторым, четвертым и пятым управляющими входами ячейки коррекции; блок контроля каналов содержит N ячеек контроля, каждая из которых содержит схему разрешения контроля, схе- о му проверки каналов и схему iформирования сигнала ошибки, выходы которой являются первым и вторым выходами блока, его управляющие первый и второй входы — ее первым и вторым входами, а <> третий вход соединен с выходами схемы проверки каналов, первые входы которой являются первыми сигнальными входами блока, а вторые соединены с управляющими выходами остальных ячеек контроля, при этом управляющий выход ячейки контроля является выходом схемы разрешения контроля, входы которой являются вторыми сигнальными входами блока контроля каналов.

cia фиг. 1 — 8 изображена предлагае-55 мая система, содержащая входной регистр 1, сдвигающий буфер 2, измерительные каналы 3, передающий буфер 4, блок контроля четности 5, тактирующее устройство 6, блок 7 контроля каналов, 60 блок 8 контроля кадрового интервала, блок 9 идентификации сообщений и кад.— ров, регистр коррекции 10, ячейки перезаписи 11, ячейки 12 признака бита информации, ячейки 13 бита информации,65 элемент ИЛИ 14, триггеры 15, вентили

16, элемент ИЛИ 17, вентили 18, ячейки 19 контроля каналов, схему 20 разрешения контроля, схему 21 проверки канала, элементы И 22 и ИЛИ 23, схему 24 формирования сигнала ошибки, ячейки 25 контроля кадрового интервала, схему равенства 26, схему 27 контроля сдвига вправо, схему 28 контроля сдвига влево, элементы И 29, инверторы 30, схему 31 идентификации сообщений, элемент И 32, вентиль 33, схему 34 формирования признака сообщения, схему 35 формирования сигналов считывания, элементы ИЛИ 36, вентили 37, схему 38 идентификации кадрового интервала 38, логические схемы 39 и 40 соответственно обнаружения признака кадра и равенства, схе- му 41 разрешения выдачи сообщений, триггер 42, схему задержки 43, элементы ИЛИ 44, схему 45 контроля сдвиra, схему 46 управления коррекцией кадрового интервала, схему 47 управления считыванием, ячейки коррекции

48, элемент ИЛИ 49, триггер 50, элемент НЕТ 51, вентиль 52, элементы

ИЛИ 53, триггер ошибки 54, схему 55 формирования сигнала коррекции, вентили 56, инвертор 57, входы и выходы схем 58-86.

Работа отдельных схем и всей системы происходит следующим образом.

Сдвигающий буфер 2 содержит N иДентичных измерительных каналов 3, в каждом из которых биты информации и их признаки продвигаются к выходу автоматически и независимо от движения аналогичной информации в других измерительных каналах.

Принцип работы сдвигающего буфера 2 рассмотрим на примете измерительного канала 3-х (фиг.2), где х = 1, 2 ... N . Информационные входы и выходы 60 и 61, нулевые выходы 63 ячеек 12 являются первыми сигнальными выходами, а выход 62 — управляющим выходом канала, единичные выходы 64 ячеек 12 являются вторыми сигнальными выходами измерительного канала, а выход 68 — его первым единичным выходом, единичные выходы 70 ячеек 13 являются третьими сигнальными выходами измерительного канала, а выход 69 — его вторым единичным выходом, вход 67 является считывающим входом, а выход 65 — управляющим входом измерительного канала.

Кроме того, на фиг. 2 показан вход сброса"к и вход "С", на который в прототипе поступают тактовые сигналы. Эти связи показаны для наглядности при рассмотрении принципа ра6оты прототипа и предложенной системы. При этом видно, что для продвижения информации между последователь699327 но соединенными парами ячеек 1? и )3 тактовые сигналы не требуются.

На входь: поступают сигналы сброса и через элемент ИЛИ 14 они обнуляют триггеры 15.

Бит информации, символ 0 или 1, поступает на вход 61 триггера 15 ячейки 13. При этом символ

" 0 никаких изменений не производит, а символ 1 перебрасывает три"гер 15, и на его единственном выхо-.

)О де 70 формируется сигнал (потенциал) .

Одновременно бит признака информации, символ 1, поступает на. вход 60 триггера 15 ячейки 12, который перебрасывается. При этом сигнал с нуленого выхоца 63 снимается и формируется на его единичном 64 выходе. Этот сигнал поступает на один вход ячейки перезаписи 11, и, если при этом следующая пара ячеек 12 и 13 свободна, то с нулевого выхода 63 ячейки

12 этой пары на второй вход ячейки 11 также поступает сигнал. В этом случае на. выходе ячейки 11 формируется сигнал пер записи, который поступает на входы вентилей 16, при этом бит 25 информации и его признак переписываются в следующую пару ячеек 12 и 13.

Одновременно сигнал с выхода ячейки

11 через элемент ИЛИ 14 поступает на входы триггеров 15 ячеек 12 и 13 дан- ЗО ной пары и обнуляет их. При этом снимается сигнал с выхода 70 ячейки 13, если он был, а также с выхода 64 ячейки 12 и формируется на ее выходе 63, что свидетельствует о готовности дан- 35 ной пары ячеек 12 и 13 к приему очередной информации.

Выходная пара ячеек 12 и 13 в каждом измерительном канале 3 своей ячейки перезаписи не имеет, поэтому инфор-О мация из таких ячеек передается на выход буфера 2 считывающими сигналами поступающими на вход 67.

В том случае, когда в канале 3 обнаружена серия пропущенных битов информации, на вход 65 поступает сигнал ошибки, который через элемент

ИЛИ 17 поступает на вход ячейки 12 выходной пары, обеспечивая переброс триггера в этой ячейке и формирование сигнала на единичном выходе 68 данно- 5О го канала 3.

Функциональные связи, поясняющие принцип работы передающего буфера 4 показаны на фиг. 3, где ячейки перезаписи 11 собраны по схеме И на три входа ячейки 12 идентичны ячейкам признака бита информации. Также показаны информационные входы и выходы

6l 74, 75 и 60, при этом для удобства пояснения принципа работы системы 6(} вход 74 назван информационным служебным входом, а выход 75 — информационным служебным выходом, так как на вход

74 поступают и на выход 75 выдаются признаки кадров, в остальном этот ка- g5 нал (вентиль ) 8 и последовательно соединенные ячейки 13) аналогичен остальным каналам буфера 4. Кроме того, имеются нулевые 63 и единичные 64 выходы ячеек 12, синхронизирующий вход

TH и управляющий вход 77.

Биты информации, соответствующие одному сообщению, поступают на первые входы 61 вентилей 18, на. вторые входы этих вентилей 18 и вход 77 ячейки 12 подается признак сообщения. При этом биты информации записываются в ячейках 13, а бит признака сообщения в ячейке 12. Признак начала кадра поступает на вход 74 и запоминается в ячейке 13.

При поступлении признака сообщения в ячейку 12 с ее нулевого выхода 63 снимается сигнал и формируется на ее единичном выходе 64. Этот сигнал поступает на вход ячейки 11.

Если следующий регистр свободен, то с его нулевого выхода 63 на другой вход ячейки 11 также поступает сигнал. Поэтому в момент поступления на третий вход ячейки 11 тактового (синхронизирующего) сигнала на ее выходе Формируется сигнал перезаписи, который переписывает сообщение и его признак из ячеек 13 и 12 данного регистра в аналогичные ячейки следующего регистра. При этом ячейки 12 и 13 данного регистра возвращаюся в исходное состояние, при котором на выходе 63 ячейки 12 формируется сигнал готовности регистра к приему следующего сообщения. олок 7 контроля каналов содержит)} аналогичных ячеек контроля. Функциональные связи, поясняющие принцип работы блока, показаны на фиг. 4, где изображены ячейки 19-1, 19-х...19-N контроля каналов, третий управляющий вход и выход 78, второй 74 и нервый 75 управляющие входы, первый 65 и второй 66 выходы ячеек 19 и блока 7.

Кроме того, на фиг. 4 показаны сдвигающий буфер 2 и измерительные каналы

3-1, 3-х... 3-(Ч.

Допустим, что канал 3-х заполнен битами информации до заданного уровня, - тогда на вторых сигнальных выходах . 64-х имеются сигналы, которые поступают на входы схемы 20. Этот сигнал поступает на третьи управляющие входы 78-х ячеек 19-1 и 19- N, которые проверяют состояние измерительных каналов 3-1 и З-N.

Предположим, что канал 3-1 заполнен информацией, а на выходе 78- 1 формируется сигнал, поступающий ча вход 78-1 ячейки 19-х. Этот сигнал через элемент ИЛИ 23 подается на вход элемента И 22, разрешая проверку измерительного канала 3-х. Если при этом на остальные входы элемента И ?3 поступают сигналы с первого сигнально699327

10 го выхода 63 канала 3-х, что является признаком отсутствия битов информации в этом канале, то на выходе элемента И 22 формируется сигнал, который поступает на третий вход схемы 24 формирования сигнала ошибки.

rIa первый выход 65 ячейки 19-х в этом случае поступает сигнал ошибки, который поступает на управляющий вход 65 †х канала 3-х. Кроме того, сигнал . ошибки заполняется в схеме 24 ячейки 19-х.

При поступлении на первый управляющий вход 75 признака текущего кадра, сигнализирующего о начале анализа и коррекции сообщений данного кадра, сигнал ошибки выдается на выход бб-х ячейки 19-х, При поступлении на второй управляющий вход 74 блока 7 признака начала следующего кадра. сигнал ошибки снимается с выхода 65-х. Сигнал ошибки для ,следующего кадра, при необходимости, формируется заново, так как анализ состояний измерительных каналов 3 осуществляется непрерывно.

Ьлок 8 контроля кадрового интерва- 2 ла содержит Й ячеек контроля кадровых интервалов в каждом измерительном канале. Принцип работы блока 8 рассмотрим на примере одной ячейки контроля, функциональные связи кото- 30 рой приведены на фиг. 5, где изображены ячейки 25 — х контроля кадрового интервала в канале З-х, первый 71, второй 72, третий 73 управляющие выходы, управляющий вход 74 и входы 70. 35

В табл. 1 Фиг. 8 показан примерный код 110011 кадрового интервала, который следует в каждом измерительном канале 3 одновременно. Такой код достаточен для реализации сдвига 40 вправо и влево на два такта .(два бита информации в канале). При сдвиге вправо выполняется операция перемещения бита информации вправо в данном канале. При сдвиге вле- 45 во выполняется операция сдвига вправо бита информации во всех каналах 3, кроме данного.

В табл. 2 фиг. 8 приведены три примера, поясняющие принцип анализа кадрового интервала. Символом Х обозначены неизвестные символы, поступающие в кадровый интервал из предшествующего или последующего сообщений.

Пример 1. Допустим, что код кадрового интервала соответствует за- 55 данному, тогда на входы 70-. 1, 70-2 и

70-5, 70-6 поступают сигналы, а на входы 70-3 и 70-4 они не поступают.

В этом случае на выходе 7- 1 формируется сигнал равенства, так как sxoды 70 — 3 и 70-4 соединены с входами элемента И 29 через инвертор 30.

Пример 2. Предположим, что в канале 3- х появился ложный бит инфор. мации при передаче сообщений данно- 65

ro кадра. Он смещает кадровый интервал влево. Поэтому на входе 70-3 появляется сигнал,- а на входе 70-5 его нет. В этом случае на управляющем выходе 72 формируется сигнал сдвига вправо. Иа выходе 71 схемы 26 сигнала в этом случае не будет.

Пример 3. Допустим, что в канале 3-х потерян бит информации, когда кадровый интервал смещается вправо. Иа выходе 71 схемы 26 сигнала в этом случае не будет. При этом на выходе 70-2 сигнала нет, а на выходе 70-4 он есть. Поэтому на выходе 73 формируется сигнал сдвига влево .

Следует заметить, что схемы 27 и 28 .разрешаются только в моменты, когда на входах элементов И 29 этих схем имеется сигнал признака кадра, поступающий на управляющий вход 74-ячеек 25 блока 8.

Функциональные связи, поясняющие принцип работы блока 9 идентификации сообщений и кадров, приведены на фиг.

6, где показаны первые 66-1... 68-й и вторые 69-1... 69-Aì входы блока, первые 71-1... /1 N, вторые 72-1...

72-й и третьи 73 — 1... 73-N управляющие входы, синхронизирующий вход ТИ, на который подаются тактовые сигналы, первый 77, второй 74 и третий 79 управляющие выходы, выходы 67-1, 67-2...

67- и блока, на которые поступают сигналы считывания.

Схема 31 анализирует сигналы, поступающие на ее входы 68 †1... 68-М, и при обнаружении сигналов на всех входах на выходе элемента И 32 формируется сигнал, который через вентиль

33, если он открыт, поcòóïàåò на вход схемы 34, а также через элементы ИЛИ

36 на первые вхощы вентилей 37. Поэтому при подаче на вторые входы этих элементов тактового сигнала на выходах 67 — 1, 67 — 2... 67-N блока формируются сигналы считывания, а на выходе 77 — сигнал признака сообщения.

Схема 38 анализирует сигналы, поступающие на ее входы 69-1,. 69- N и 71-1, 71-N, и при обнаружении заданного числа, например м из N сигналов на входах 69-1... 69 — N на выходе 80 схемы 39 формируется сигнал предполагаемого начала кадрового интервала. Этот сигнал через третий выход 80 схемы 38 поступает на входы схемы 43 и триггера 42, который перебрасывается, при этом снимается сигнал с выхода 82 схемы 41, и вйдача сообщений запрещается, так как закрывается Вентиль 33 схемы 31. Одновременно снимается сигнал запрета с управляющего входа схемы 46, а также сигнал с управляющего входа схемы 38.

Если это был ложный признак кадрового .интервала, то задержанный сигнал с выхода схемы 43 через первый элемент

699327

ИЛИ 44 поступает на другой вход триггера 42, который возвращается в исходное состояние, и на выходе 82 формируется сигнал.

Н том случае, когда логическая схема равенства 40 обнаруживает li 5 сигналов из, поступающих на ее входы 71-1... 71 — N, то формируется сигнал, подтверждающий наличие кадрового интервала в сдвигающем буфере 2 (фиг. 1, 2, 5). Этот сигнал с выхода 86 поступает на вход схемы;

39 и через второй выход схемы 38 на вход схемы 43, которая сбрасывает задержанный сигнал. Схема 39 в этом случае Формирует сигнал признака кад- 15 ра, который через четвертый выход схемы 38 поступает на второй управляющий выход 74 блока 9 (фиг. 1), а также на вход схемы 45, разрешая контроль сдви"a.

Одновременно сигнал формируется и на выходе 85 схемы 39, который через пятый выход схемы 38 поступает на вход схемы 34, запрещая формирование признаков сообщения.

Если при этом на все входы 71 — 1...

71- N схемы равенства 40 поступают сигналы равенства (фиг. 5), то на ее выходе 84 формируется сигнал, который через первый выход схемы 38 поступает на первый вход второго элемента ИЛИ 44. Н том случае, когда обнаружено смещение кадрового интервала в какомлибо из каналов 3 (на фиг. 1, 2, 5) за счет появления ложного бита или 35 в результате пропуска действительных битов информации, тогда на выходе 81 схемы 40 сигнал не формируется. Однако в этом случае поступает сигнал на один из входов 72-1...72 †схемы 46,,4()

При этом на соответствующем ее выходе формируется сигнал.

Допустим, что сигнал поступает на выход 72-1 схемы 46. Этот сигнал через элемент ИЛИ 36 схемы 35 подает- 45 ся на вход вентиля 37. Поэтому очередной тактовый сигнал, поступающий на вторые входы вентилей 37, сформирует на выходе 67-1 блока 9 считывающий сигнал. При этом выполняется опе- 0 рация сдвига вправо на один бит информации.в канале 3-1 (фиг. 1, 2, 5).

Одновременно тактовый сигнал поступает на вход схемы 45, которая контролирует такты сдвига.

При Формировании сигнала на выходе 73-1 схемы 46 он через элементы

ИЛИ 36-поступает на входы всех вентилей 37, кроме данного. Поэтому очередной тактовый сигнал поступает через открытые вентили 37 на выходы

67-2... 67-N блока 9. При этом выполняется операция сдвига влево битов информации во всех каналах 3-2,.

З-N кроме данного 3-1 (фиг. 1, 2, 5), 65

После обработки заданного количества тактов сдвига на выходе схемы 45 формируется сигнал, поступающий на второй вход второго элемента ИЛИ 44.

С выхода второго элемента ИЛИ 44 сигнал поступает на третий управляющий выход 79 блока, а также через первый элемент HPH 44 — на вход триггера 42 и возвращает его в исходное состояние, При этом а выходе 82 схемы 41 формируется сигнал, который поступает на входы управления схем 46 и 38, схема 46 запрещается, а с выхода 74 схемы 38 снимается сигнал признака кадра ° Кроме того, сигнал с выхода

82 подается на управляющий вход вентиля 33 и открывает его. Поэтому схема 31 по результатам анализа сигналов, поступающих на входы 68-1., °

68-N, одновременно открывает все вентили 37, и тактовые сигналы подаются на выходы 67-1, 67-2... 67-N, обеспечивая считывание полных слов кадрового интервала из каналов 3 сдвигающего буфера 2 (фиг. 1). днако при этом схема 34 остается закрытой сигналом, поступающим с выхода 85 схемы 38, поэтому на выходе 77 признаки таких сообщений не Формируются, а зто означает, что они в передающий буфер 4 не передаются (фиг. 3). Сигнал на выходе 85 схемы 39 снимается после того, когда на ее входы 69-1. ..,, 69-Н перестанут поступать слова, соответствующие коду кадрового интервала.

После этого блок 9 обеспечивает формирование и передачу полных сообщений нового кадра.

Функциональные связи, поясняющие принцип работы регистра коррекции 10, приведены на фиг. 7, где показаны управляющие входы первый 76, второй

66-1 ... 66-х ... 66-й, третий 79, четвертый и пятый 72-1 ... 72 х...

72-М и 73-1... 73-х ... 73-Ч соответственно, информационные входы 60, 61-1 75... 61-N вход считывания ТИ, а также управляющий выход 63 и выходы 61-1.. ° 61-х ... 61 N ..

Биты информации текущего сообщения поступают на входы 61 регистра

10. При этом бит информации через первый элемент ИЛИ 53 поступает на вход ячейки 13 и запоминается в ней. ит признака сообщения подается на вход 60 ячейки 12 и запоминается в ней, при этом снимается сигнал с выхода 63 и формируется на единичном выходе 64 схемы 47, с выхода которой он поступает на входы схем 55 ячеек

48, Тактовые сигналы через вентиль 52, если он открыт, подаются на считывающие входы ячеек 48 и через вторые элементы ИЛИ 53 на входы считывания ячеек 13. При этом биты информации, хранящиеся в них, через первый вентиль 56 поступают на выход 61-1

699327 бО

61-x ..... .61-М регистра 10. Одновременно тактовый сигнал поступает на вход считывания ячейки 12, которая перебрасывается, и сигнал с единичного выхода 64 снимается и формируется на нулевом выходе, с которого 5 подается на управляющий выход 63.

Поэтому очередное сообщение из передающего буфера 4 (фиг, 1) передается в регистр 10.

Так продолжается до тех пор, пока не будет обнаружена ошибка четности в текущем сообщении, Сигнал ошибки четности поступает на вход 76 регистра коррекции 10, с входа 76 он поступает через элемент 51 на управляюший вход вентиля 52 и закрывает его.

Считывание сообщений на выход 61 регистра 10 прекращается, и сообщение, требующее коррекции, задерживается в регистре 10. Кроме того, сигнал с входа 76 регистра 10 постугает через первый управляющий выход ячеек 48 на

- входы схем 55, частично разрешая их.

Предположим, что на вход 66-1 или

72-1, или 73-1 поступает сигнал. Этот сигнал через третий элемент ИЛИ 53 подается на вход триггера 54 и перебрасывает его, при этом на его выходе 84 формируется сигнал ошибки, поступающий на вход схемы 55. Так как в этом случае на все три входа схемы 30

55 ячейки 48-1 поступают сигналы, то на ее выходе формируется сигнал коррекции, который поступает на входы вентилей 56, закрывая первый и открывая второй, а через второй элемент

ИЛИ 53 этот сигнал поступает на вход считывания ячейки 13. При этом бит информации с выхода ячейки 13 через второй вентиль 56, инвертор 57 и пер. вый элемент ИЛИ 53 подается на вход ячейки 13, в которой и запоминается, но уже инвертированный бит информации.

Кроме этого, сигнал сшчбки с выхода 84 триггера 54 через вход 84.— 1 схемы 47 посту ает на вход элемента

ИЛИ 49 и с его выхода — на вход триггера 50, который перебрасывается, и на его выходе формируется сигнал, поступающий на вход элемента ЛЕТ 51.

При этом запрещается подача сигнала ошибки четностч с входа 76 элемента

51 на управляющий вход вентиля 52, и вентиль 52 открывается. Поэтому тактовые сигналы через вентиль 52 по- 55 ступают на входы считывания ячеек 48, и откорректированное сообщение выдается на выход 61"1 — 61-х — 61- N регистра 10. Регис=р 10 освобождается ст данного сообщения, сигнал с единичного 64 выхода схемы 47 снимается и формируется на нулевом выходс 63 При этом на вход регистра 10 поступает очередное сообщение. Если в этом сообщении возникает ошибка 65 четности, то коррекция его выполняется аналогично.

Так продолжается до тех пор, пока на вход 75 регистра 10 поступит сигнал признака кадра. Этот сигнал поступает на информационный вход 61-х ячейки 48-х, а также на третьи управляющие входы 83 ячеек 48 и вход сброса 83 схемы 47. При этом сигнал поступает на входы триггеров 50 и 54 схемы 47 и ячеек 48 и возвращает их в исходное состояние, при котором сигналы с выходов триггеров 50 и 54 снимаются.

В том случае, когда на входы 66, 72, 73 сигналы не поступают,а на вход

76 поступает сигнал ошибки четности, закрываюший вентиль 52, этот вентиль открывается также сигналом, который приходит на третий управляющий вход

79 регистра 10. Этот сигнал через элемент ИЛИ 49 поступает на вход триггера 50 и перебрасывает его, при этом вентиль 52 открывается.

Рассмотрим принцип работы системМ выравнивания сигналов (фиг, 1).

Смещенные во времени нулевые ("0 ") и единичные (1 ) биты информации поступают на входы входного регистра 1. Из нулевого бита информации формируется признак бита информации, который поступает на информационный вход 60 соответствующего измерительного канала 3. Из единичного бита информации формируются бит информации (символ 1 ) и его признак, которые поступают на информационные. входы

61 и 60 соответствующего измерительного канала 3.

В измерительных каналах 3-1

3-х ... 3-N сдвигаюшего буфера 2 бит информации и его признак автономно (независимо от других каналов) продвигаются к выходу, где останавливаются и ожидают формирования голных сообщений. При этом сигналы с единичных первого 68 и второго 69 выходов каждого измерительного канала 3 подаются на первый и второй входы блока 9 идентификации сообщений и кад-. ров.

Блок 7 контроля каналов по сигналам, поступающим на первый 63 и второй 64 сигнальные выходы сдвигаюшего буфера 2, осуществляет непрерывный контроль за состоянием измерительных каналов 3. В случае обнаружения в канале серии пропущенных битов блок 7 формирует сигнал ошибки, который с его первого выхода 65 поступает в соответствующий измерительный канал 3 для обеспечения его работоспособности. Кроме того, сигнал ошибки запоминается в блоке 7.

Блок 8 контроля кадрового интервала по сигналам, поступающим на третий сигнальный выход 70 сдвигаюшего буфера 2, определяет время, 15

16

699327 когда в буфере 2 находится кадровый (разделительный) интервал. Сигналы о наличии или отсутствии кадрового интервала непрерывно поступают с первого управляющего выхода блока 8 на соответствующий вход блока 9.

Блок 9 идентификации сообщений и кадров по сигналам, поcòóïàþùèì на его первый вход 68, определяет наличие на выходе сдвигающего буфера 2 полного сообщения и формирует в этом случае сигналы считывания, поступающие с его выхода на входы 67 всех измерительных каналов 3. Поэтому полные сообщения поступают на информационные входы 61 передающего буфера 4. Оцновременно на первый управляющий вход буфера 4 с выхода 77 блока 9 поступает признак сообщения.

Тактовые сигналы, поступающие с выхода тактирующего устройства б, обеспечивают продвижение таких .сообщений и их признаков на выход передающего буфера 4. Если корректирующий регистр 10 свободен, то на второй управляющий вход 63 передающего буфера 4 поступает сигнал, поэтому сообщение из буфера 4 поступает на информационные входы 60„ 61 и 75 регистра 10, а также на входы блока 5 контроля четности. Признак текущего кадра следует в составе первого сообщения этого кадра, кроме того, поступает с информационного служебного выхода 75 и на первый управляющий вход блока 7, на втором выходе 66 которого формируется сигнал ошибки в соответствующем измерительном кана— ле 3, если оп был при передаче сообщений данного кадра. Этот сигнал подается на второй управляющий вход регистра 10, Если на первый управляющий вход

76,регистра 10 не поступает сигнал ошибки четности, то сигналы считывания с выхода тактирующего устройства б считывают сообщение из регистра 10 на выход 61 системы. При этом на его выходе 63 формируется сигнал готовности регистра 10 к приему очередного сообщения. Этот сигнал поступает на второй управляющий вход буфера 4, При этом очередной тактовый сигнал, поступающий с выхода тактирующегo устройства б на вход буфера 4, переписывает из буфера 4 в регистр 10 очередное сообщение, а блок 5 осуществляет контроль четности этого сообщения и формирует на ьыходе 76 соответствующий сигнал.

Допустим, что на вход 76 регистра 10 подается сигнал ошибки четности, тогда регистр 10 с учетом ошиб- ки в измерительном канале, которая подается на его вход 66, осуществляет коррекцию бита информации в соответствующем разряде данного сообщения. После этого откорректированное сообщение поступает на выход 61 системы.

В том случае, когда на второй управляющий вход 66 регистра 10 сигнал ошибки в канале не подается, а на первый управляющий вход 76 поступает сигнал ошибки четности, выдача сообщений на выход 61 системы приостанавливается и сообщение, требующее коррекции, остается в регистре 10.

При этом вход 63 передающего буфера

4 сигнал не подается и текущие сообщения данного кадра накапливаются в буфере 4.

Блок 9 идентификации сообщений и кадров по сигналам, поступающим с вторых единичных выходов 69 измерительных каналов 3, а также с выхода 71 блока 8, определяет момент, когда кадровый интервал поступает на выход сдвигающего буфера 2. При этом передача сообщений из буфера 2 в буфер 4 приостанавливается и на втором управляющем выходе 74 блока 9 формируется сигнал признака очередного кадра, который подается на второй управляощий вход блока 7 и снимает сигнал ошибки с его первого выхода 65, если он был, а также признак кадра поступает на информационный служебный вход передающего буфера, где он запоминается до поступления на его вход первого сообщения этого кадра. С этим сообщением признак,,кадра продвигается на выход передающего буфера 4.

Кроме того, с выхода 74 блока 9 признак кадра поступает на управляющий вход блока 8, разрешая формированне на втором 72 и третьем 73 управляющих выходах сигнала ошибки кадрового интервала, т.е. наличие ложных или единичных пропущенных битов информации в сообщениях данного кадра, которые приводят к смещению кадрового интервала в соответствующих измерительных каналах 3 (табл. 1 и 2), Эти сигналы с выходов 72 и 73 блока

8 поступают на регистр 10, который с учетом ошибки четности корректирует

45 му коду с выхода 74 блока 9 снимается сигнал признака кадра, и выходы 72 и

73 блока 8 закрываюся,а блок 9 опретекущие сообщения данного кадра, после чего такие сообщения поступают на выход 61 системы.

Одновременно эти сигналы подаются на второй 72 и третий 73 управляющие входы блока 9, который осуществляет коррекцию кадрового интервала путем

Формирования считывающих сигналов на соответствующих выходах 67-х (х—

1, 2....М). При этом кадровые интервалы в соответствующих измерительных

60 каналах 3-х смещаются вправо или влево . После коррекции кадрового интервала или их равенства заданно17

699327

Формула изобретения

1. Система вь1равнивак:,я сигналов, содержащая пос:.-,: доват-.-:;ь."-.:о подключен50

60 деляет полные сообщения и считывают их на выход 61 сдвигающего буфера 2.

Однако в течение коррекции кадрового интервала и считывания слов кадрового интервала на выходе 77 блока 9 признаки сообщений не формируются. Поэтому такие слова в передающий буфер 4 не поступают.

После окончания коррекции кадрового,интервала на третьем управляющем выходе 79 блока 9 формируется сигнал, поступающий на третий управляющий вход регистра 10 ° Этот сигнал разрешает выдачу сообщений на выход

61 системы даже в том случае, когда нет сигналов ошибки ни в каналах, ни в кадровом интервале и сообщение не может быть откорректировано, хотя на вход 76 поступает сигнал ошибки четности. Такая выдача сообщений будет продолжаться д поступления на вход 75 регистра 10 признака следующего кадра.

В случае переполнения какого-либо из измерительных каналов 3 на выходе 62 этого канала формируется сигнал. Этот сигнал можно использовать для управления скоростью считывания информации с магнитного носителя и подачи сообщений на вход регистра 1.

Таким образом, предложенная система обеспечивает коррекцию не только серий пропущенных битов информации, но также и коррекцию сообщений при возникновении в измерительных каналах единичных пропусков или ложных битов. Кроме того, она обеспечивает периодический контроль (по окончанию кадра сообщений) измерительных каналов и их освобождение от ошибочных битов информации,. появляющихся в таких каналах. Э о повышает надежность получения достоверной информации, н:ые входной регис — р. сдвигающий буфер, содержащий М "-;змерительных каналов и передающий буфер, а также блок контроля четности, тактирующее устройство, выходы которого соединень: с синхронизируюшим;. и считывающими входами соотве-.с..;вую=:!;z элементов, и блок контроля :":.;.плов, входы которого подключе †:è к и=-рвому и вто рому сигнальным выходам сцвигающего буфера, а его выход подключен к управляющему входу этого буфера, о т л и ч а ю fö а я с я т=";.-у чтор с целью п овь ле:-сия надежности получения достоверной информации, в нее введены блок контроля ка,; —:,ровсго интервала, блок идентификации сообщений и кадров и регистр коррекции, причем выходы регис сра коррекции являются

40 выходами системл, его информацион1 ные входы подключены к соответствующим входам и входам блока контроля четности и передающего буфера, управляющий выход регистра коррекции соединен с вторым управляющим входом передающего буфера, первый управляющий вход которого подключен к первому управлявшему выходу блока идентификации сообщений и кадров, а один из информационных входов соединен с вторым управляющим входом блока контроля каналов, входом блока контроля кадрового интервала и вторым управляющим выходом блока идентификации сообщений и кадров, первый и второй входы которого подключены к единичным первому и второму выходам сдвигающего буфера, его выходы соединены с входами считывания этого буфера, третий сигнальный выход сдвигающего буфера подключен к входам блока контроля кадрового интервала, первый, второй и третий управляющией выходы этого блока подключены к соответствующим управляющим входам блока идентификации сОобщений и кадров, а второй и третий управляющие выходы, кроме того, соединены с четвертым и пятым управляющими входами регистра коррекции, один из информационных входов регистра коррекции, а также его первый, второй и третий управляющие входы подключены соответственно к первому управляющему входу блока контроля каналов, к выходу блока контроля четности, к второму выходу блока контроля каналов и к третьему управляющему выходу блока идентификации сообщений и кадров.

2. Система по п. 1, о т л и ч а— ю zq а я с я тем, что блок контроля кадрового интервала имеет N ячеек контроля, каждая из которых содержит схем; равенства, схему контроля сдвига вправо и схему контроля сдвига влево, выходы которых являются первым, вторым и третьим управляющими выходами блока, входы этих схем— его входами, а входы схем контроля сдвига, кроме того, — и его управляющим входом

3. Система по п. 1, о т л и ч а ю ш а я с я тем, что блок идентификации сообщений и кадров содержит схему идентификации сообщений, схему формирования признака сообщений, схему форьлрования сигналов считывания, схему идентификации кадрового интервала, схему разрешения выдачи сообщений, схему контроля сдвига и схему управления коррекцией кадрового интервала, при этом входы схемы идентификации сообщений являются первым входом блока, а ее выход соединен с первыми входами схем формирования признака сообщений и сигналов считыва699327

20 ния, вторые входы которых являются входами тактовых си HBJIoB выходы схемы формирования сигналов считывания являются выходами блока, а ее входы управления подключены к выходам схемы управления коррекцией кацрового интервала(входы которой яв-ляются вторым и третьим управляющими входами блока, первый управляющий вход блока и его второй вход являют-. ся входами схемы идентификации кадрового интервала, первый, второй и тре1О тий выходы которой соединены с аналагичными входами схемы разрешения выдачи сообщений, четвертый вход этой схемы соединен с выходам схемы контроля сдвига, а ее первый выход является третьим управляющим выходам блока, при этом второй ее выход соединен с входами управления схем идентификации сообщений, управления коррекцией кадрового интервала и схемы идентифи- 20 кации кадрового интервала, четвертый выход которой соединен с одним входом схемы контроля сдвига, причем другой вход этой схемы является входом,цля тактовых сигналов, кроме roго, четвертый выход является вторым управляющим выходом блока, а пятый выход поцключен к входу запрета схемы формирования признаков сообщений, выход которой является первым управляющим выходом блока идентификации сообщений и кадров.

4. Система по и. 1, а т л и ч а ю щ а я с я тем, чта регистр коррекции содержит и ячеек коррекции и схему управления счить.ванием, которая

ИЛИ, ячейку ка сообщения, триггер(- элемент (1БТ и вентиль(вход котаQQr.Q является Входом для тактовых сигналов, а выход соединен с входаыл считывания ячеек коррекции и ячейки признака сообщения, вход которой является одним из информационных входов регистра, а выход - его управлжощим входом, информационные входы, а также управляющие первый, второй„четвертый и пятый входы регистра являются аналогичными входами ячеек коррекции, а их выходы — выходами регистра, при

50 этом информационнь:й служебный вход регистра, кроме того, является третьим управляющим входом ячеек коррекции и входом схемь1 управления считыванием, первый вхац элемента ИЛИ ксторой является третьим управляющим входом регистра, другие входы элемента ИЛИ подключены к управляющим выходам ячеек коррекции, выход соединен с входом триггера, а выход три"гера подключен к входу запрета эле.- 6О мента (1ЕТ(вход которого подключен к первому управляющему входу регистра, а выход соединен с управляющим входом вентиля, 5. Система по п. 4, о т л и ч а ю щ а я с я тем, что ячейка коррекции содержит ячейку бита информации, три элемента ИЛИ, триггер ошибки, схему формирования сигнала коррекции, два вентиля и инвертор, при этом информационный вход ячейки коррекции через первый элемент ИЛИ соединен с входом ячейки бита информации, который через второй вход этого элемента

ИЛИ подключен к выходу инвертора, а ее выход соединен с входами вентилей, выход первого из них является выходом ячейки коррекции, а выход второгo вентиля соединен с входом инвертора, при этом считывающий вход ячейки бита информации подключен к выходу второго элемента ИЛИ, один вход которого является входом считывания ячейки коррекции, а другой и вторые входы вентилей соединены с выходом схемы формирования сигнала коррекции, первый и второй входы которой являются первым управляющим входом и входом ячейки коррекции, а третий подключен к выходу триггера ошибки, который является также управляющим выходом ячейки коррекции, третий управляющий вход которой является одним входом триггера сшибки, другой его вход соединен с выходом третьего элемента

ИЛИ, входы которого являются вторым, четвертым и пятым управляющими входами ячейки коррекции.

6. Система по и. 1, о т л и ч а ю щ а я с я тем, что блок контроля каналов содержит М ячеек контроля, каждая из которых содержит схему разрешения контроля, схему проверки каналов и схему формирования сигнала ошибки, выходы которой являются первым и вторым выходами блока, его управляющие первый и второй входы— ее первым и вторым входаъж, а третий вход соединен с выходами схемы проверки каналов, первые входы которой являются первыми сигнальными вхоцами блока, а вторые соединены с управляющими выходами остальных ячеек контроля, при этом управляющий выход ячеек контроля является выходом схемы разрешения контроля, входы которой являются вторыми сигнальными входами блока контроля каналов.

Источники информации, принятые во внимание при экспертизе

1. Патент США Р 3164774, кл. 328-61 1968.

2, Патент СШЛ (((3509531, кл. 340-146. 1, 1970 (прототип).

699327 яв

7аЬ ица 2 0 «авала А н .Е1ГИИПИ Закаэ 7429 43

Тираж 844 Подги"ное

Филиал ППП ПатОн= . т . 7)ГОГОВ. уг, ра"."."::ар, 4

L с;,внв вр

".о -"кФ- не Л " рl

t онрьаяацнаu ur ирна али

Кадровый

uuu eptar !

Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов Система выравнивания сигналов 

 

Похожие патенты:

Изобретение относится к измерительной технике, в частности к радиотелеметрическим устройствам, может быть использовано для непрерывного и одновременного контроля большого числа различных параметров

Изобретение относится к измерительной технике и может быть использовано для непрерывного и одновременного контроля большого числа различных параметров при исследовании машин в полевых условиях

Изобретение относится к измерительной технике, в частности к радиотелеметрическим устройствам, и может быть использовано для непрерывного контроля большого числа ра'зличных параметров
Наверх