Устройство для моделирования сетевых графиков

 

сс:, ОП И

ИЗОБРЕТЕИИЯ

Союз Советских

Социапистических

Республик

"7О8367

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (51)М. Кл.2

G 06 G 7/48 (22) Заявлено 150877(21) 2516245/18-24 с присоединением заявки Нов (23) Приоритет

Опубликовано0501.80 Бюллетень М 1

Дата опубликования описания 08. 01. 80

Государственный комитет

ССС P по делам изобретений н открытий (53) УДК 681. 333 (088. 8) (72) Автор изобретения

О.Н. Голованова (71) Заявитель

Институт электродинамики Академии Наук УССР (54), УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ

СЕТЕВЫХ ГРАФИКОВ

Изобретение относится к области вычислительной техники, в частности, к электронным моделирующим устройствам, и может быть использовано при построении цифровых специализированных машин для решения задач исследования операций.

Известно устройство для моделирования путей в графе, содержащее триггеры, формирователь временного интер10 вала, задатчики адресов и элементы

И (1) °

Недостатком известного устройства является большой расход оборудования.

Наиболее близким по технической 15 сущности к предложенному изобретению является устройство для моделирования сетевых графиков, содержащее блок моделей ребер по числу работ исследуемого графика, каждая из ко- 20 торых выполнена в виде первого и второго задатчиков адресов, выход второго задатчика адреса подключен к первому входу первого элемента И, в д которого соединен с первым 25 входом элемента ИЛИ, второй вход которого подключен к выходу элемента НЕ, вход которого соединен с выходом второго задатчика адреса, первого триггера, первый выход которого подключен ко второму входу первого элемента И, второй выход первого триггера соединен с первым входом второго элемента И, выход которого подключен к первому входу формирователя временных интервалов, выход которого соединен с первыми входами первого и второго триггеров, блок формирования топологии, выполненный в виде первого элемента ИЛИ, входы которого соединены с выходами вторых триггеров всех модулей ребер, выход первого элемента ИЛИ через элемент

НЕ подключен к первому входу первого элемента И, выход которого соединен со вторыми входами формирователей временных интервалов всех моделей ребер, выход первого элемента ИЛИ подключен к первому входу второго элемента И, выход которого соединен с первым входсы второго элемента ИЛИ, выход которого подключен ко входам первого и второго задатчиков адресов всех моделей ребер, третьего элемента И, входы которого соединены с выходами элементов ИЛИ всех моделей ребер, выход третьего элемента И подключен к первому входу третьего элемента ИЛИ, выход которого соединен со вторыми входами вторых элемен708367 тов И всех моделей ребер, генератор импульсов, первый и второй выходы которого подключены соответственно ко вторым входам первoro и второго элементов И блока формировани-я топологии, блок управления, первый 5 выход которого соединен со вторым входом второго элемента ИЛИ блока формирования топологии, второй выход блока управления подключен ко второму входу третьего элемента ИЛИ блока формирования топологии, выход которого соединен со входом блока управления (2) .

Недостатком известного устройства являются узкие функциональные возможности.

Цель изобретения — расширение класса решаемых задач за счет обеспечения ассоциативного поиска и сокращение оборудования. 20

Поставленная цель достигается . тем, что во все модели ребер введены первый и второй блоки сравнения, третий и четв ертый триггеры, третий и четвертый элементы И, а в блок формирования топологии дополнительно введен четвертый элемент ИЛИ, причем входы четвертого элемента ,ИЛИ блока формирования топологий соединены с выходами третьих элементов

И всех моделей ребер, выход четвер- 30 того элемента ИЛИ блока формирования топологии подключеи к первым входам первых и вторых блоков сравнения всех моделей ребер, выход первого блока сравнения каждой модели З5 ребер соединен со входом третьего триггера, первый выход которого подключен к третьему входу элемента ИЛИ, второй выход третьего триггера соединен с третьим входом первого эле- 40 мента И и с первым входом третьего элемента И, второй вход которогQ соединен со вторым входом первого блока сравнения и подключен к выходу второго задатчика адреса, третий вход третьего элемента И соединен с выходом второго триггера, второй вход которого подключен к выходу четвертого элемента И, первый вход которого соединен со вторым выходом третьего триггера, выход первого

50 задатчика адреса подключен ко второму входу второго блока сравнения, выход которого соединен со входом четвертого триггера, выход которого подключен к третьему входу второго 55 элемента И, и четвертые входы вто рых элементов И всех моделей ребер соединены с третьим выходом блока управления, четвертый выход котороГО пОдключен кО BTopblM входам чет вертых элементов И всех моделей.

На фиг. 1 изображена функциональная схема предложенного устройства; на фиг ° 2, 3, 4, 5 показаны фрагменты моделируемых графов. Устройство содержит блок 1 моделей ветвей, блок

2 формирования топологии, блок 3 управления, генератор импульсов 4 .

Каждая модель ветви содержит эадатчики 5, 6 адресов начального и конечного узлов соответственно, выполненные в виде кольцевых сдвиговых регистров (далее называемые ЗАНУ и

ЗАКУ), формирователь 7 временных интервалов, триггеры 8-11, блоки сравнения 12, 13, элементы И 14-17, инвертор 18 элемент ИЛИ 19. Блок формирования топологии содержит элементы И 20-22, инвертор 23, элементы ИЛИ 24-27. На фиг. 2а, За, 4а и

5 кружками обозначены узлы графа, стрелками — ветви графа. Номера узлов проставлены над их изображениями. На фиг. 2б, Зб, 4б показано содержимое з ада тчик ов адресов начальных и конечных узлов (ЗАНУ или ЗАКУ) в начале цикла. B этих задатчиках отмечен разряд, отведенный для запис логической функции узла (ЛФУ) . Не оконченные в рассматриваемый момент времени входящие ветви обозначены на фиг. 2а, За, 4а пунктиром.

Работу устройства рассмотрим на примерах.

1, Пусть в графе моделируется кратчайший путь, т.е.. все узлы типа

ИЛИ. Пусть узлу 41 (фиг. 2а) инцидентны 6 ветвей . 3 входящих (a, Ь, с) и 3 выходящих (х, у, z). В ЗАКУ моделей ветвей а,b,ñ и в ЗАНУ моделей ветвей х, у, г записан двоичный код числа 41. Содержимое этих задатчиков при условии, что задатчики семиразрядные, приведено на фиг, 2б. В седьмом разряде, предназначенном для записи ЛФУ, записан нуль.

Работу устройства рассмотрим с момента окончания одной из ветвей, входящих в узел 41 (например, ветви a.) .

В момент окончания формирования временного интервала триггер 8 модели ветви а, устанавливается в единицу, и через элемент ИЛИ 24 и инвертор 23 на первый вход элемента

И 21 блока формирования топологии подается запрещающий сигнал. Поэтому импульсы серии А перестают поступать на формирователи временных интервалов всех моделей ветвей. Сигнал с выхода элемента ИЛИ 24 разрешает поступление импульсов серии Б на выход элемента И 22 и через элемент ИЛИ 26 — на входы всех задатчиков 5, 6. До начала каждого цикла формирования топологии триггеры 10, 11 всех моделей ветвей устанавливаются в единичное состояние (установочные входы на фиг. 1 не показаны)

На задатчики начинают поступать импульсы серии Б, сдвигающие вправо содержимое задатчиков. После первого импульса серии Б на выходе ЗАКУ

708367 моделей ветвей Q., 4., с (ЗАНУ моделей ветвей xi yr z ) появляется единичный сигнал. Поскольку на двух входах элемента И 16 модели ветви О. присутствуют разрешающие сигналы, этот единичный сигнал через третий вход элемента И 16 поступит на его вход и на выход элемента ИЛИ 25 блока формирования топологии, откуда он поступает на первые входы блоков сравнения всех моделей. ветвей. Поскольку в этот момент единичный.сигнал присутствует на выходах

ЗАНУ моделей ветвей х,; у, z то на выходе блока сравнения 12 упомянутых моделей ветвей будут нулевые сигналы и триггеры 10 тех же моделей останутся в единичном состоянии. Триггеры 10 моделей ветвей, на выходе

ЗАНУ которых в этот момент будет нулевой сигнал, сустанавливаются на этом такте в.нулевое состбяние (так как на выходах соответствующих блоков сравнения 12 присутствуют единичные сигналы). Аналогично этому, остаются в единичном состоянии триггеры 11 моделей ветвей а, Ь, с (так как на выходах соответствующих блоков сравнения 13 будут нулевые сигналы) °

Триггеры 11 моделей ветвей, на выходах ЗАКУ которых в этом такте присутствуют нулевые сигналы, устанавливаются в нулевое состояние. На (следующем такте на выходе элемента

И 16 модели ветви Q присутствует нулевой сигнал. (так как во втором разряде ЗАКУ модели ветви Q стоит нуль). Поскольку ветвь Q — единственная из ветвей, окончившаяся в предыдущем периоде поступления импульсов серии A (т.е. в рассматриваемом цикле формирования топологии находится в единичном состоянии единственный триггер 8, принадлежащий мо-. дели ветви а), то на выходах всех элементов И 16, а, следовательно, на выходе элемента ИЛИ 25, тоже бужет нулевой сигнал. В этом такте на выходах блоков сравнения 13 (12) моделей ветвей а, Ь, с (х, у, z) тоже будут нулевые сигналы, и триггеры 11 (10) упомянутых моделей ветвей остаются в единичном состоянии °

После этого такта в единичном.состоянии остаются триггеры 10 (11) тех моделей ветвей, в задатчиках

5(6) которых в первом и втором разрядах справа записана комбинация 01 °

В нулевом состоянии находятся триггеры 10 (11) тех моделей ветвей, в задатчиках 5 (,6) которых в первом и втором разрядах справа записана любая комбинация, отличная от 01 (т.е °

00,11,10). Формирование топологии происходит аналогичным образом в течение последующих четырех тактов.

После шестого такта рассматриваемого цикла формирования топологии в единичном состоянии останутся триггеры .

11 моделей ветвей а в, с и триггеры 10. моделей ветвей х y . Далее, на седьмом такте, производится формирование логической функции узла.

В последнем такте каждого цикла формирования топологии остаются в единичном состоянии триггеры 11 моделей ветвей, входящих в моделируемый

Узел. Триггеры 11 всех остальных моделей в етв ей находятся в нулевом с ос то янин . В рас сматрив аемом примере в седьмом такте в единичном состоянии находятся триггеры моделей ветвей a, h с. остальные триг-. геры 11 находятся в нулевом состоянии, их нулевые выходы через элементы

ИЛИ 19 соответствующих моделей ветвей обеспечивают наличие единичных сигналов на соответствующих входах элемента И 20 блока формирования топологии. Нулевые сигналы с выходов () ЗАКУ мо елей ветвей о, Ь, с в седь. мом так э через инверторы 18 и элементы ИЛИ 1 9 также обеспечивают единичные сигналы на соответствующих входах элемента И 20. Таким образом, в

g5 седьмом такте рассматриваемого цикла формирования топологии на всех входах элемента И 20 блока формирования топологии присутствуют единичные сигналы, вследствие чего на выходе элемента И 20 также присутствует единичный сигнал. Этот сигнал через элемент ИЛИ 27 Поступает на первые вход элементов И 14 всех моделей ветв й. Синхронно с последним импульсом сдвига в каждом цикле (т.е. в данном случае синхронно с седьмым импульсом сдвига) блок 3 управления .выдает разрешающий сигнал на вторые

:входы элементов И 14 всех моделей ветвей. Поскольку триггеры 10 мо40 делей ветвей х, у, z остались в единичнсм состоянии, а триггеры- 9 тех же моделей ветвей находятся в нулевом состоянии (ветви х, у, z не окон ены), то на всех входах эле45 ментов И 1 4 моделей в етв ей х, у, г присутствуЫт единичные сигналы.Следовательно, на выходах упомянутых элементов появляются единичные сигналы, которые поступают на формирователи временных интервалов в моделей ветви х, у, z разрешая этим формирователям отсчет импульсов серии A.

Через время = пф и, где пфв,— время подготовки формирователя к отсчету импульсов серии A блок 3 управления выдает единичный сигнал на первые входы элементов И 15 всех моделей ветвей, Так как триггеры 11 моделей ветвей с, Ь, с находятся в единичном состоянии, единичные сиг» о налы появляются на выходах упомянутых элементов, Сигнал с выхода элемента И 15 модели ветви Q устанавливает триггер 8 модели а в нулевое состояние. Состояния триггеров 8 мо65 делей ветвей Ь и с не изменяются (так

708367 как эти триггеры находятся в нулевом состоянии) . Поскольку все триггеры 8 находятся в нулевом состоянии, на выходе элемента ИЛИ 24 появляется нулевой сигнал, который через инвертор

23 и элементы И 21, 22 запрещает пос- 5 тупление импульсов серии Б и разрешает поступление импульсов серии A на модели ветвей. Отсчет импульсов серии

А производится всеми формирователями, на которые было подано разре- 10 шение, в том числе формирователями моделей ветвей х, у, z.

Рассмотрим цикла формирования топологии в том случае, когда непосредственно перед его началом одновре- 5 менно окончились две ветви, входящие в разные узлы (ветви m, d, входящие в узлы ?1 и 49 соответственно, фиг, 3) .

В течение рассматриваемого цикла формирования топологии находятся 2О в единичном состоянии триггеры 8 моделей m, 1 . Поскольку в первом и втором разрядах справа в ЗАКУ моделей ветвей m u d записана одинаковая комбинация 01 (см. фиг. Зб), 25 то первые два такта цикла происходят, как описано выше. На третьем такте цикла формирования топологии на выходе элемента И 16 моделей ветви m присутствует единичный сигнал Щ (так как триггеры 8 и 11 модели ветви находятся в единичном состоянии, и в третьем справа разряде ЗАКУ модели ветви m записана единица) .

Следовательно, единичный сигнал присутствует также на выходе элемента

ИЛИ 25 блока формирования топологии.

На выходе ЗАКУ модели ветви d в этот момент присутствует нулевой сигнал. Поэтому на выходе блока сравнения 13 модели ветви d появляется 4О единичный сигнал (no первому входу этого элемента от элемента ИЛИ 25 поступает единичный сигнал, по второму входу от ЗАКУ вЂ” нулевой сигнал).

Единичный сигнал с выхода блока 13 45 модели ветви устанавливает в нуль триггер 11 той же модели. Поэтому в течение остальных тактов рассматриваемого цикла на одном иэ входов, а следовательно,. на выходе элемента Я)

И 16 модели ветви d присутствует нулевой сигнал. Таким образом, далее в этом цикле производится проверка совпадения адресов с конечным адресом ветви m (т.е. с 21) .

Цикл продолжается и оканчивается, как описано выше, выдачей разрешения на формирователи моделей r, р, После окончания цикла триггер 8 модели ветви d выходным сигналом элемента И 15 той же модели ветви d не устанавливается в нулевое состояние, так как на одном из входов элемента И 15 той же модели, а, следовательно, и на выходе присутствует нулевой сигнал, обусловленный нулевым состоянием триггера 11 той же модели. Поэтому единичный сигнал с выхода; элемента ИЛИ 24 через янвертор 23 по-прежнему запрещает поступление импульсов серии A и разрешает поступление импульсов серии

Б на модели ветвей. Таким образом, организуется следующий цикл формирования топологии. В этом цикле выбранным адресом, т.е. адресом, с которым производится сравнение, является конечный адрес ветви d (т.е.

49) . Поскольку триггер 8 модели вет ви m находится в нулевом состоянии, на выходе элемента И 16 той же модели в течение этого цикла присутствует нулевой сигнал. В конце уцикла поступают разрешающие сигналы на формирователи моделей ветвей f, g.

Аналогично производится выбор одного из адресов в каждом цикле, если одновреммно окончилось большее число ветвей.

2. Работа устройства в режиме моделирования длиннейшего пути (т.е., когда в узлах выполняется функция коньюнкции) .иллюстрируется фиг. 4а, 4б. Пусть моделируется узел 37 (фиг.

4а), и к началу рассматриваемого цикла формирования топологии окончилась одна ветвь — a. Первые шесть тактов цикла формирования топологии происходит совершенно так же, как описано выше. На седьмом такте цикла формирование топологии на выходах всех элементов ИЛИ 19, кроме элемента ИЛИ 19 модели ветви b, присутствуют единичные сигналы. Действительно, после шестого такта формирования топологии все триггеры 11, кроме триггеров -11 моделей ветвей й, Ь, находятся в нулевом состоянии и единичные сигналы с их нулевых выходов поступают на входы соответствующих элементов ИЛИ 19. На выходе элемента И 17 модели ветви а присутствует единичный сигнал, так как триггеры

9 и 11 модели ветви а находятся в единичном состоянии, а в седьмом разряде ЗАКУ моделей ветвей а, Ь записана единица. Последнее обуславливает также наличие нулевых сигналов на выходах инвесторов 18 моделей ветвей

Q, 11. Таким образом, на выходе элемента ИЛИ 19 присутствует единичный сигнал, обусловленный единичным сигналом с выхода элемента И 17 той же модели. На выходе элемента И 17 модели ветви в имеется нулевой сигнал, так как триггер 9 модели ветви Ь находится в нулевом состоянии (ветвь не окончена) . Поскольку на остальных входах элемента ИЛИ 19 модели ветви.Ь также имеются нулевые сигналы, на выходе упомянутого элемента также присутствует нулевой сигнал, Таким образом, в этом такте на выходе элемента И 20 блока формирования топологии, а,следовательно, и

708367

10 на с оотв етств ующих входах элементов

И 14 всех моделей ветвей присутствуют нулевые сигналы, вследствие чего ча формирователи моделей ветвей с, d . не поступает разрешение на счет импульсов серии А ° Как описано ранее, выходной сигнал элемента И 15 уста навливает в нуль триггер 8 модели ветви а. Поступление импульсов серии Б прекращается, начинается поступление импульсов серии A. Когда формирователь 7 модели ветви в закончит свою работу, в следующем цикле формирования топологии будет снова проверяться адрес 37. Первые шесть тактов цикла происходит так описано выше. В седьмом такте на выходе элемента И 17 модели ветви Ь присутствует единичный сигнал, так как триггер 9 этой модели ветви установился в единичное состояние. Таким образом, в этом такте единичные сигналы присутствуют на всех входах элемента

И 20, а значит и на его выходе.

Следовательно, в этом такте на всех входах элементов И 14 моделей ветвей с имеются разрешающие сигналы и на формирователи упомянутых моделей ветвей поступают сигналы, разре- шающие счет импульсов серии A. Таким образом, произошло формирование функции конъюнкции в узле 37 (т.е. разрешение на формирование ветвей с и

d выдано только. после того, так окончились ветви а и Ь).

3. Предложенное устройстэо может также моделировать пути в сложном графе, то есть в графе, часть узлов которого выпблняет функцию дизъюнкции, а другая часть — функцию конъюнкции. Фрагмент сложного графа показан на фиг. 5. Узлы 15 и 47 — узлы типа И, то есть ветвь е (f) начинается только тогда, когда окончи- лись ветви а и 13 (с и Й), узел 26 узел типа ИЛИ (т.е. ветвь 0 начинается, когда окончилась ветвь е или f) °

Пусть все задатчики адресов-семиразрядные. Тогда в седьмом разряде ЗАКУ (ЗАНУ) моделей ветвей е, t (g) записывается нуль, а в седьмом разряде

ЗАКУ (ЗАНУ) моделей ветвей а, Ь, с, d (е,f ) записывается единица, При моделировании узлов 15 и 47 устройство функционирует, как описано в примере 2, а при моделировании узла 26 — как описано в примере 1.

4. Возможность выполнения устройством ассоциативного поиска рассмотрим на примере поиска по упорядоченной совокупности признаков.

В этом случае формирователи выполняют роль ячеек памяти данных, а ЗАКУ— роль ячеек памяти ассоциативных признаков. A именно, каждый разряд ЗАКУ соответствует определенному признаку. Единица в i-м разряде ЗАКУ и -й модели ветви означает, что

65 информация, хранящаяся в формирователе 7 этой модели ветви, обладает

i-м признаком. Например, если в ЗАКУ

) -й модели ветви записан код 00--0101, это означает, что содержимое формирователя обладает первым и третьим признаками.

При установке всех триггеров 8 и 9 в единицу, устройство может производить ассоциативный поиск по различным совокупностям признаков.

Если, например, подавать разрешаю- ° щие сигналы из блока управления на . элементы И 14 синхронно первым и вторым импульсами серии Б в каждом цикле формирования топологии, то в первую очередь выбираются формиро.ватели, информация в которых обладает первым и вторым признаками (т ° е. формирователи тех моделей ветвей, в ЗАКУ которых записан код 11), далее формирователи моделей ветвей,,в ЗАКУ которых записаны коды 01, 10,00..(Под выбором формирователя понимается подача на его вход разрешающего сигнала с выхода соответствующего элемента И 14) . Подобным образом можно организовать ассоциативный поиск информации по другим совокупностям признаков.

Предложенное устройство благодаря наличию новых элементов и связей между ними позволяет решать задачу ассоциативного поиска на исследуемом

I„ сетевом графике.

Формула изобретения

Устройство для моделирования сетевых графиков, содержащее блок моделей ребер по числу работ исследуемого график а, к ажда я иэ к оторых выполнена в виде первого и второго задатчиков адресов, выход второго. задатчика адреса подключен к первому вход первого элемента И, выхбд которого соединен с первым входом элемента ИЛИ, второй вход которого подключен к выходу элемента НЕ, вход которого соединен с выходом второго задатчика адреса„первого триггера, первый. выход которого подключен ко второму входу первого. элемента И, второй выход первого: триггера соединен с первым входом второго элемента И, выход которого подключен к первому входу формирователя временных интервалов, выход которого соединен с первыми входами первого и второго триггеров, блок формирования топологии, выполненйый в виде первого элемента ИЛИ, входы которого соединены с выходами вторых триггеров всех моделей ребер, выход первого элемента ИЛИ через элемент

HE подключен к первому входу первого элемента И, выход которого соеди708367

12 нен со вторыми входами формирователей временных интервалов всех моделей ребер, выход первого элемента ИЛИ подключен к первому входу второго элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого подключен ко входам первого и второго задатчиков адресов всех моделей ребер, третьего элемента И, входы которого соединены с выходами элементов ИЛИ всех моделей ребер, выход третьего элемента И подключен к .первому входу третьегo элемента ИЛИ, выход которого соединен со вторыми входами вторых элементов. И всех моделей ребер, генератор импульсов, первый и второй выходы которого подключены соответственно ко вторым входам первого и второго элементов И блока формирования топологии, блок управления, первый выход которого соединен со вто- Щ рыМ входом второго элемента ИЛИ бло ка формирования топологии, второй выход блока управления подключен ко второму входу третьего элемента ИЛИ блока формирования топологии, выход g$ которого соединен со входом блока управления, о т л и ч а ю щ е е с я тем, что, с целью расширения класса решаемых задач за счет ассоциативного Поиска и сокращения оборудования, ЗО во все модели ребер введены первый и второй блоки сравнения, третий и четвертый триггеры, третий и четвертый элементы И, а в блок формирования топологии дополнительно введен четвертый элемент ИЛИ, причем входы чет- вертого элемента ИЛИ блока формирования топологии соединены с выходами третьих элементов И всех моделей ребер, выход четвертого элемента ИЛИ блока формирования топологии подключен к первым входам .первых и вторых блоков сравнения всех моделей ребер, выход первого блока сравнения каждой модели ребра соединен со входом третьего триггера, первый выход которого подключен к третьему входу элемента ИЛИ, второй выход третьего триггера соединен с третьим входом первого элемента И и с первьм входом третьего элемента И, второй вход которого соединен со вторым входом перв or о блока срав нения и подключен к выходу второго эадатчика адреса, третий вход третьего элемента И соединен с выходом второго триггера, второй вход которого подключен к выходу четвертого элемента И, первый вход которого соединен со вторым выходом третьего триггера, выход первого задатчика адреса подключен ко второму входу второго блока сравнения, выход которого соединен со входом четвертого триггера, выход которого подключен к третьему входу второго элемента И, четвертые входы вторых элементов И всех моделей ребер соединены с третьим выходом блока управления, четвертый выход которого подключен ко вторым входам четвертых элементов И всех моделей ребер.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР по заявке Р 2199427, 06.07,77 °

2. авторское свидетельство СССР

9 442222000022, кл. G 06 G 7/48, 30.03.74 (прототип) .

708367

tope c узпс2 д

Риг, г

ЗЮмч/Зюнч) иодооед

Иг1 В и г.m n(г,р, g) г

Юся г ъ

О 1 О д

Adprr ySna

Эдку(ЗАну) нодепей

Ре lей w, d(/ó) гкюи зг

1 дре - у ф п,о д

Ае. 1

Ядоее уело дPar 4

Составитель A. Колчин

Техред М.Келемеш Корректор И. Михеева

Редактор Д. Зубов

Филиал ППП Патент, г. Ужгород, ул . Проектная, 4

34ну(з.е кч) йадедей допздей о, I(c d/ Ърод

< 4 а г

Заказ 8490/45 Тираж 751 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/S

Я4ку (ЗА нУ) неделей оопп 34 d <. + Ã (X,у, 2)

ЙЙЙ i

Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков Устройство для моделирования сетевых графиков 

 

Похожие патенты:

Изобретение относится к автоматике и может быть использовано для ранговой идентификации входных сигналов

Изобретение относится к аналоговой вычислительной технике и может быть использовано для моделирования опытных и промышленных установок при производстве лимонной кислоты

Изобретение относится к области электротехники и может быть использовано для аналогового физико-математического моделирования линейных, нелинейных и нелинейно-параметрических электрических машин

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения аналоговых вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к области автоматики и аналоговой вычислительной техники и может быть использовано, например, для построения функциональных узлов аналоговых вычислительных машин, средств регулирования и управления

Изобретение относится к области вычислительной техники и может быть использовано в аналоговых вычислительных устройствах

Изобретение относится к области вычислительной техники и может найти применение при проектировании сложных систем

Изобретение относится к области вычислительной техники и может найти применение в сложных системах при выборе оптимальных решений из ряда возможных вариантов
Наверх