Счетно-импульсный преобразователь

 

Ъ

В. П. Бессмельцев, В. Н. Бурнашов В. В. Воробьев и В. С. Соболев (72) Авторы изобретения

Институт автоматики и электрометрии СО АН СССР (73) Заявитель (84) СЧЕТНО-ИМПУЛЬСНЫЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к области автоматики и вычислительной техники и может. быть использовано в цифровых приборах с частотными датчиками, например в двухчастотных лазерных интерферометрах измерителях параметров движения.

Известен счетно-импульсный преобразователь, содержйций делители частоты, накапливающие сумматор, и блок задания множителя, блок индикации и блок. управ-!

36 л ения.

Однако этот преобразователь невоз- можно использовать в приборах с двухчастотными датчиками, например в двухчастотных лазерных измерителях нара15 метров движения, из-аа недопустимости одновременной подачи импульсов на оба входа сумматора, так как это устройство использует сумматор для умножения разности чисел импульсов, поступивших на два входа этого преобразователя, на мно- житель К, соответствующий коэффипиенту перевода указанной разности в измеряемую величину.

Цель изобретения — расширение класса решаемых задач вчасти возможности использования с двухчастотными датчиками в преобразователь.

Это достигается тем, что в счетноимпульсный преобразователь введены генератор, блок корректировки результата, схема вычитания, блок корректировки множителя, схема умножения, причем выходы делителей частоты, входы которых подключены к информационной шине и шине опорных сигналов соответственно, соединены со входами схемы вычитания, а выход первого делителя частоты и один из выходов схемы вычитания соединены со входами блока корректировки результата, Выход второго делителя частоты соединен со входом блока управления, один из выходов которого подключен к соответствукхпему входу блока корректировки результата, связанного соответствующим входом с выходом генератора, а выходами - cb входами первого накапливающего сумматора, другие входы которого соединены с выхо каплив,аюш его суммато входами к выходам и блока задания множит схемы умножения, вых ключены к соответств капливаюшего суммато ровки множители, ис вых иия. Выходы первого нак тора подключены ко вхо связанного другим вхо шйм выходом блока упр

Структурная схема ражена на чертеже.

Устройство содерж ной частоты 1 и дели ной частоты 2, выход — йьт с соответствутощим вычитания 3, а выход равляюшим входом на тора 4. Выход делител вычитания 3, дающий падентти выходных имп

1 и 2, соединены с со входами блока коррек

5, другие" входы кото блоком управления 6 ходы блока корректиро

"" " со единеттьт со входами сумматора 8. Вторая матора 8 соединена с ливаюшего сумматора входов - с выходами

Уйравляюший вход сумм с блоком управления ции 10. Первая групп ножения О соединена ших разрядов суммато па входов — с блоком жителя 11. Влох зад

" выходы которого соед второго сумматора 4 набора ключей, не иэм ee,èçìåðeHèÿ.

Преобразователь р образом.

Последовательност ной и информационной на входы делителей ч .ветственно, с выхода ваять ности имйульсо ветствуюшие входы с тот 3. Делители 1, 2

3 служат для расшир диапазона преобразов нии (уменьшении) на единицу текущего значения разности количеств тптпульсов, поступающих с выходов делителей частот бж =Ьк(ЫФ Sñ().ькж дкж

3 714393 4 дами второго на-, информационного 2 и опорного 1 сигнара, подключенного лов, с выхода схемы вычитания на уттсхемьт вычитания равляющий вход которого сумматора 4 тходами . поступает импульс команды и сумматор еля, с выходами оды которого подР под- 5 прибавляет к своему содержимому (вычиутошим Вьтходамна- тает из своего содержимого) значение

Р пр множителя К, заведенного на его входы т

Ра и блока корректиодомблокауправле- блоком задания множителя 12. С опреапливаюшего сумма- деленной периодичностьто или однократно

10 блок управления 6 пропускает на соотдам блока индикации дом с соответствую- ветствуюший вход блока корректировки ре- авления. зультата 5 импульс с выхода делителя 1 устройства изоб- частоты опорного сигнала„который устанавливает триггер блока корректировки ит делитель опор- 15 результата в единичное состояние, раэретель информацион Ф >Р цио шаюшее прохождение импульсов генераы которых соедине- тора 7 на счетчик уточнения, содержаи входами схемы шийся в блоке корректировки результата последней †. с Уп- 5. В нулевое состояние этот триггер ускапливаюшего сумма" 20 танавливает ближайший по времени имя и выход" схемы пульс, поступающий с выхода делителя м информацию о сов- . частоты информационного сигнала 2 не . ульсов делителей совпадаЬщий с импульсом запустившим ответствующими тригт.ер. После каждой установки в едитттровки результата 25 ничное состояние триггера блока коррекРого соединейы с тировки результата 5 с блока управления и генератором 7, Вы 6 на сумматор 8 подается команда "Привки результата 5 бавить к своему содержимому содержимое йакапливаюшего сумматора 4 со знаком, определяемым группа входов сум- .30 старшим разрядом сумматора 4". С привыходами накап- ходом импульса, устанавливаюшего в ну4, а третья rp левое состояние триггер блока корректисхемы Умножения 8 ровки результата 5, с блока управления атора 8 соединен дается команда "Вычесть иэ содержимого

6 и блоком индика- 35 сумматора 8 код блока корректировки реа входов схемы Ум- зультата 5" (т. е. содержимое счетчис выходами стар- ка уточнения). Частота генератора 7 ра 4 вторая т Руп- выбрана по отношению к частоте опорнокорректировки мно-. го сигнала такой, что отпадает необходиания множителя 12, 4О мость в умножении содержимого счетчииненьт со входами ка блока корректировки результата на, выполнен в виде - множитель К, устанавливаемый в блоке еняемого в процес задания- множителя 12. При каждом измерении схема умножения 9 производит абоT< следУющим 45 умножение содержимого сумматора 4 на относительное отклонение множителя К

И ймпулт сов о@Э- . от значения последнего, определяемого частот поступают блоком задания множителя 12, и вводит астоттт 1 и 2 оооТ полученную величину в сумматор 8. Блок делителей последо- 50 индикации 1О служит для индикации чисв поступают на соот-. ла, установившегося на выходах суммахамьт вычитания час тора 8 по окончании каждого измерения. и схема вычитания . Окончательный результат измерения ения частотного, (содержимое сумматора 8) может быть ателя. При увеличе-. 5 представлен формулой 55

-5 714393 б где И,) — содержимое втоРого сум- ты входы которых подключены к )п1ирмаматора 4, ционной шине и шине опорных сигналов с. +) — содержимое счетчика блока соответственно, соединены со входами. корректировки резулвтата 5, схемы вычитания, а выход первого делиф H)- относительное отклонение: 5 теля частоты и один из выходов схемы

К .1.. множителя К от значения по - . вычитания соединены со входами блока следнего заданного набором корректировки результата, выход второго ключей в блоке задания мно- делителя частоты соединен со входом жителя 12; .. блока управления, один из выходов котоД ()-определяется в блоке коррек- 10 рого подключен к соответствующему Вхотировки множителя 11. Сумма- ду блока корректировки результата, свя:тор 8 может быть использован и для ус- занного соответствующим входом с выреднения результатов ряда измерений. ходом генератора,: а выходами — со входами первого накапливаюш о сумматора, !

5 другие входы которого соединены с выФ о р м у л а и з о б р е т е н и я, ходами второго накайливающего сумматора, подключенного входами к выходам

Счетно-импульсный преобразоватепь, схемы вычитания и блока задания множисодержащий делители частоты, блок уп-: . теля, с выходами схемы умножения, вхоравления, блок задания множителя, на-4Г20 ды которой подключены к соответствуюкапливаюшие сумматоры, блок индикации, щим выходам накапливающего сумматора отличающийся тем, что, с . и блока корректировки множителя, и с целью расширения класса решаемых за выходом блока управления, выходы первотъ дач, в него введены генератор, блок кор- . накапливающегосуммажраподключены ко ректировки результата, схема вычитаниЯ, .25 входам блока индикации, связанного друблок корректировки множителя, схема ум- гим входам с соответствую1цим выходом. ножения, причем выходы делителейчасто- " блока -управления. !

89/46 одписнос

Филиал ППП Пате т", r. Ужгород, уд. Проектная,. 4

Счетно-импульсный преобразователь Счетно-импульсный преобразователь Счетно-импульсный преобразователь 

 

Похожие патенты:

Изобретение относится к построению сетей связи для передачи информации по вычислительным сетям

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики

Изобретение относится к устройствам автоматики и вычислительной техники, и может быть использовано, например, в преобразователях “перемещение-код” приводов контрольно-измерительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к технологиям автоматизированной последовательности выполняемых действий

Изобретение относится к способу сообщения и согласования между клиентом с ограниченными ресурсами и сервером в услуге передачи мультимедийного потока, связанному с доставкой пакетов данных
Наверх