Оперативное запоминающее устройство типа 2/5д/2

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз СоветскихСоциалистических

Республик н 746722 (6I ) jlîïîëHèòåëüíîå к авт. свил-ву— (22) Заявлено 07.04.78(2I ) 260 140 1/18-24 (5! )М. Кл.

Cj l1 С 11/063

I с присоелинением заявки.% (23) Приоритет

Государственный комитет ио делом изобретений и открытий

Опубликовано 07.07.80, .Бюллетень J% 25

Дата опубликования описання10. 07. 80 (53) УДК 681. 327.. 66(088.8) B. П. Салакатов, H. М, Шаруненко, В. М. Лутошкин . и Ю. Г. Андреев (72) Авторы изобретения (7! ) Заявитель (54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

ТИПА 2, 5 Д/2Ъ1/

Изобретение относится к вычислительной технике, в частности, к запоминающим устройствам (ЗУ) электронных вычислитепьных машин (ЭВМ).

Известно оперативное запоминающее устройство типа 2,5l1/2Þ, содержащее накопитель, соответствующие входы которого подключены к выходам адресных и разрядных коммутаторов тока jlj к

Недостатки известного устройства l0 большое потребление по питанию и малое быстродействие.

Наиболее близким техническим peiueнием к данному изобретению является зат5 поминаюшее устройство типа 2Д/2 содержащее накопитель, коммутаторы адресных токов, выходы которых соединены с соответствующими входами накопителя, - выходы которого соединены с соответству20 юшими входами коммутаторов разрядных токов, выход каждого из которых соеди- нен со входом усилителя считывания и генератора тока записи P2) 2

Недостатками известного устройства является то, что при увеличении его емкости резко увеличивается количество электронного оборудования как в адресном, так и в разрядном устройствах. В разрядном устройстве на каждые две разрядные линии свой усилитель считывания и два генератора тока. Считанные сигналы единицы двухполярные, что существенно затрудняет дискриминацию сигналов, устройство работает беэ разрушения информации при считывании информации.

Р

Целью настоящего изобретения является расширение функциональных возможностей за счет считывания информации без ее разрушения.

Указанная цель достигается тем, что устройство содержит генераторы тока смешения по количеству разрядов накопителя, при этом вход каждого генератора тока смещения соединен с выходом соответствующего коммутатора разрядного тока.

3 74672

На фиг. 1 представлена блок-схема предложенного устройства; на фиг. 2 —, временная диаграмма работы 03У.

Устройство состоит иэ коммутаторов

1,2 адресных токов, коммутаторов 3 разрядных токов, накопителя 4, усилителей

5 считывания, генераторов 6 тока записи, генераторов тока см щения.

Устройство работает следуюшим образом. Накопитель 4 построен по системе 1О

2,М с двумя проводами и состоит из

K Tl разрядных линий и ъ адресных линий.

C помошью адресных коммугаторов 1,2 ,выбирается требуемая адресная шина наксьпителя, по которой протекает ток записи

1" «J, а по выбранной разрядной шине в каждом разряде протекает ток Д

При записи О" по выбранной адресной шине течет ток Зд, определяемый генератором коммутатора 1 адресных то- м ков. а по выбранной разрядной шине течет ток 3 р, определяемый генератором коммутатора 3 разрядных токов 3. При чтении без разрушения информации выбирается та разрядная шина, по которой, 25 протекает ток от генератора 7 тока смешения 9, „. Bo всех других шинах данйого разряда ток не протекает. Экспериментально проверено, что при токе в 2050 мА коэффициент передачи сигнала бли- 5о зок к "1" . Для обеспечения,максималь- . ного сигнала при считывании без разрушения ток 3 направлен в сторону, .протиpg воположнУю адРесномУ токУ 3о, . ПРи этом адресный ток Зс„4 проходит аналогич- з5 но току Зс и обеспечивает считывание сигнала с накопителя 4 без разрушения информации во всех разрядах.

Считанный сигнал с накопителя 4 за счет внутреннего сопротивления генерато- 4о ра 7 тока смешения поступает на вход усилителя 5 считывания.

Выделение считанного сигнала облегча-, ; ется тем, что он, имеет одну полярность.

Это даег возможйость свести практически 45 к нулю нестабильность и разбросы параметров в схеме вьщеления и усиления сигнала.

На фиг. 2а показана диаграмма разряд50 ного тока; на фиг. 2б - дйагра«мма адресного тока; на фиг. 2в - импульс на генераторе 7; на фиг. 2г - выход усилителя

5 считывания. При считывании без раэру55 шения ток Зр4 начинается в момент t 4 и заканчивается в момент t 4 . Адресный ток считывания - от t до 1З и имеет малую длительность.

2 4 На генераторе 7 сигнал находится на пьедестале от разрядного тока. Усилитель

5 считывания выделяет и усиливает сигнал до уровня логического сигнала. Считывание беэ разрушения может происходить многократно. В моменты t до „ производится запись единиц и в моменты времени с44 до 1 - запись нулей. Поскольку в ЗУ чаше бывает чтение, то при использовании данного ЗУ получаетcs сушественный выигрыш в среднем цикле работы запоминаюшего устройства. Данное: запоминающее устройство в отличие от запоминаюших устройств с разрушением информации имеет значительно меньшее потребление по. мошности, т. к. при чтении разрядные токи очень малы, что обеспечи.вается генератором 7 тока смешения.

Описанное запоминаюшее устройство типа 2, bQ в отличие от запаминаюших устройство без разрушения информации типа 2Д обладает тем достоинством, что при построении ЗУ большой емкости имеет сушественно меньшее количество электронного оборудования.

Возможность использования ЗУ типа

2, 5 Д для считывания информации без ее разрушения достигается тем; что в коммутаторе разрядных токов съем сигнала только с одной из шин обеспечивается протеканйем по этой шине разрядного тока Лр.. Другие же шийы заперты и сигнал с них не поступает на усилитель 5 считывания. Ток 3 „ выбирается полярности обратной считывающему адресному току, что позволяет получать сигнал считывания в выбранной шине, как в ОЗУ системы 2Q. Параллельный сьем сигнала с совмещенной разрядной шины существенно облегчает выделение сигнала, т.к. сигнал считывания одной полярности. В известном устройстве сигнал двухполярный.

Таким образом, по сравнению с известным устройством при построении ЗУ большой одинаковой емкости в предлагаемоМ ЗУ сушественно сокрашается объем адресного оборудования, т. к. применяется система 2,5Q, а в разрядной части каждого разряда имеются два дешифратора, два ключа тока и два генератора 6 и 7, организующие ток в одну сторону, и усилитель 5 считывания, на который поступает сигнал только той разрядной шины, по которой в данный момент протекает ток 7 генератора. Сьем сигнала в

ЗУ происходит параллельно,.что позволяет

Формула изобретения

Источники информации, принятые во внимание при экспертизе

1. Патент США — 3587068, кл. 340-174, 1971.

2. Патент США Ne 3924248, кл. 340-170, 1976 (прототип).

Оперативное запоминающее устройство

15 типа 2, 5Д/2W, содержащее накопитель, коммутаторы адресных токов, выходы которых соединены с соответствующими входами накопителя, выходы которого соеди20

- 5 746722 существенно увеличить отношение сигнал- иены с соответствующими входами коммупомеха. таторов разрядных токов, выход каждого

Предлагаемое оперативное запоминающее иэ которых соединен со входом усилителя устройство без аэ ше ия р р ру ения информации считывания и генератора тока записи,, типа 2 5Д/2 И

Д и позволяет создать экономи- о т л и ч а ю щ е е с я тем, что, с це чные запоминающие устройства большой ем- лью расширения функциональных воэможкости для электронных вычислительных ма- ностей устройства эа счет считывания иншин, а применение двухпроводной системы формации беэ ее разрушения, оно содержит позвсц1яет существенно снизить стоимость генераторы тока смещения по количеству таких запоминающих устройств за счет 1О pàçpÿëîâ накопителя, при этом вход кажавтоматиэации прошивки накопителя .. на опителя .4. дого генератора тока смещения соединен с выходом соответствующего коммутатора разрядного тока.

746722

Составитель В. Вакар

Редактор И. Ковальчук Техред А. Шепанскан Корректор Ю. Макаренко

Заказ 4112/22 - Тираж 662 Подписное

0НИИПИ Государственного комитета СССР по делам изобретений и открытий

113033, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r, Ужгород, ул. Проектная, 4

Оперативное запоминающее устройство типа 2/5д/2 Оперативное запоминающее устройство типа 2/5д/2 Оперативное запоминающее устройство типа 2/5д/2 Оперативное запоминающее устройство типа 2/5д/2 

 

Наверх