Полупостоянное запоминающее устройство

 

Э - Ю .. ff,г : . ьkp lac 1 44сг ."..-.,(;).у„ библиотека VGA, Союз Советскнх

Соцмалмстическкк

Респубики

ОП

Ис iii746733

И ЗОВРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (63) Дополнительное к авт. сеид-ву(22) Заивлено21,04.78 (21)2606722/18-24 (5I)M. Кл.

Я 11 С 17/00 с присоединением заявки МГааударставнный камитвт

СССР (23)ПриоритетОпубликовано 07.07.80. Бюллетень 34 25

Лата опубликования описания 10,07 80 . (53) УДК 681.327..6(088.8) ио данам изобретений и открытий (72) Авторы изобретения

В. И. Монахов, A. И. Савельев и В. И. Косов

I (71) Заявитель (54) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислитепьной технике и предназначено для использования в электронных цифровых вычислительных машинах для хранения, записи и считывания сменной информации с электрической перезаписью.

Известны полупостоянные запоминакь щие устройства (ППЗУ) с электрической; сменной информации (lj

Однако они не позволяют сократить время записи с сохранением надежности го устройства эа счет сокрашения количества импульсов линейной записи, т.е. в известных ППЗУ введена запись "rgatchet но не предусмотрено сокращение копичест-l5 ва импульсов в пачке положительных и отрицательных токов линейной записи, что значительно снижает быстродействие ППЗУ.

Наиболее близким по технической сущности является ППЗУ где также, как и в предлагаемом устройстве, используется запись «ratchet аналогичные блоки, т.е. накопитель, формирователи пачек линейных токов Х и У, формирователи раз2 рядных токов, блок управления (синхронизации) и блок компенсатора $2)

Однако в данном ППЗУ не предусмо рено уменьшение времени записи и повышение быстродействия за счет сокрашения числа положительных и отрицательных то ков линейной записи, т.е. сокращение числа импульсов в пачке импульсов тока линейной записи.

Целью изобретения является повышение быстродействия полупостоянного эапомина— ющего устройства с электрической сменой информации на многоотверсных ферритовых элементах, Поставленная цель достигается тем, что полупостоянное запоминающее устройство содер кит два интегрирующих блока, ключ и блок местного управления, один иэ выходов которого соединен с первым входом блока местного управления, первый и второй выходы которого соединены соответственно с входами первого и второго источников импульсного питания, .первый выход блока управления подсоединен к

3 74 входам формирователей разрядных токов и к входу ключа, выход которого поДключен к одним из входов интегрирующих блоков, второй выход блока управления подключен к вторбму входу первого интегрирующего блока, соединенного со вторым входом блока местного управления, третий выход блока управления соединен со вторым входбм второго йнтегрирующего блока, выход которого. подключен к третьему входу бло- ка местного управления, а четвертйй вы» ход блока управления подключен к четвертому входу блока местного управления, к вторым входам формирователей отрицательных линейных токов записи и считывания.

На фиг. 1 представлена блок-схема полупостоянного запоминающего устройства; на фиг. 2 - временная диаграмма рабо ты ЗУ.

Устройство содержит блок 1 управления, соединенный с кодовыми шинами 2 записи и с кодовыми шинами 3 считывания один из выходов блока 1 управления соединен с формирователями 4 разрядных токов, подсоединенных по выходам к разрядйым шинам 5 накопителя, и ко входу ключа 6. Этот же выход блока 1 управления подключен ко входу блока 7 местного управц ения.

Второй выход блока 1 управления соединен со входами формирователей 8 и 9 линейньЬс положительных токов записи и со входом интегрирующего блока 10, второй вход которого соединен со входом второго интегрирующего блока 1 l и выходом ключа 6, а выход интегрирующего блока 10 подключен ко входу блока 7 местного управления, подсоединенного к источнику 1 2 положительно о импульсного питания. Выход источника 12 положительного импульсного питания подключен ко входам формирователей линейных положительных токов зайиси 8 и 9 и ко входу одного из формирователей 13 линейных отрйцательных токов записи и считывания.

6733 . 4

15

Третий выход блока 1 управления соединен со входами формирователей 13 и

14 линейных отрицательных токов записи и считывания, со вторым входом интегрирующего устройства 11, подсоеди"ненного к блоку 7 местного управления, выход которого подключен к источнику 15 отрицательного иммульсного питания, выход которого соединен со входами одного из формирователей линейных положитепь ных токов записи 8 и входами формирователя 14 линейного отрицательного тока записи и считывания.

В режиме записи с кодовой шины 2 записи поступает сигнал "а" Запись" (зп) на блок управления (фиг. 2). Блок управления вырабатывает на первом выходе управляющий сигнал "б", который запускает формирователи разрядных токов и блок местного управления, с выхода которого подается управляющий сигнал иа источник положительного импульсного питания и на источник отрицательного импульсного питания. Затем с некоторой задержкой относительно управляющего сигнала с первого выхода вырабатывается первый управляющий импульс на втором выходе блока управления в, с помощью которого запускаются формироватепи линейных положительных токов записи. Этот же импульс подается на интегрирующий блок 9. С выхода интегрирующего. блока 9 подается соответствующий потенциал "д" на блок м стного управления. Далее вырабатывается управляющий импульс на третьем выходе

"г, который запускает формирователи линейных отрицательных токов записи и считывания и поступает на вход второго интегрирующего блока 10. С выхода интегрирующего блока управляющий потенциал ж поступает на блок местиого управления

Далее поочередно вырабатываются управляющие сигналы на втором и третьем выходах блока управления для организации

"rcrtchet " записи. При этом на интегрирующих блоках увеличиваются управляющие потенциалы. За счет этого уменьшается напряжение с источника положительногО импульсного питания "е и с источника отрицательного импульсного питания з", что вызывает уменьшение линейных токов записи. Эти токи в конце цикла записи. равны по амплитуде номинальным и". Но, так как в начале цикла записи линейные токи были значительно больше номинальных, появилась возможность сократить цикл записи, не ухудшая надежность записи по сравнению с записью большим количеством импульсов при «ratchet" записи номинальными токами.

В конце цикла записи, т.е. по окончании управляющего сигнала на первом выходе блока управления срабатывает ключ, с помощью которого интегрирующие блоки устанавливаются в исходное состояние к (фиг. 2). е

Работа в режиме считывания предложенного устройства не отличается от,иэве стных устройств. Считывание происходит одиночным линейным импульсом той же

Полупостоянное запоминающее устройство, содержащее накопитель, подключенный к выходам формирователей разрядных Sp токов и формирователей отрицательных и положитenbmbm линейных токов записи и считывания, входы которых соединены с соответствующими выходами блока управления, входы блока управления подключены.к кодовым шинам записи и считывания, и источники импульсного питания, связанные с формирователями отрицательных

Источники информации, принятые во внимание при экспертизе

1. Шигин А Г. и Дерюгин А А. цифровые вычнслительйые машины. М., Энергия», 1975, с. 221.

2. ППЗУ "Бортовая память на элементе микробиакс со считыванием без разрушения информации. МРП СССР, перевод

М 2433 (прототип).

5 746733 6 полярности, что и последний импульс ли- и положительных линейных токов записи и нейного тока записи в пачка импульсов считывания, о т л и ч а ю щ е е с я ."ratchet" записи, При ээом с четверто- тем, что, с целью повышения быстродейго выхода блока управления по импульсу ствия устройства при записи информации, "считывание" (сч), поступившему с. кодо- 5 оно содержит два интегрирующих блока, вой шины 3, подается управляющий сигнал ключ и блок местного управления, один из на запуск формирователей линейных отри- выходов которого соединен с первым вхо цательных токов записи и считывания и ðîì блока местного управления, первый и на блок местного управления . второй выходы которого соединены ссютТаким образом, в предложенном уст- и .ветственно с входами первого и второго ройстве за счет введения двух интегриру- источников импульсного питания; первый ющих блоков, блока местного управления выход блока управления подсоединен к и ключа появляется возможность увеличе- входам формирователей разрядных токов ния амплитуд токов линейной записи с по- и к входу ключа, выход которого подклю- степенным снижением их амплитуд до но д чен к одним из входов интегрирующих бломинальных, что дает возможность сокра- ков, второй выход блока управления подтить количество импульсов линейных то- ключен к второму входу первого интегриков в пачке импульсов га1сЬе1 эапи- рующего блока, соедийенного со вторым си, а, следовательно, и уменьшить время входом блока местного управления, трезаписи, что увеличивает быстродействие щ тий вход блока управления соединен со устройства при записи, не ухудшая его - ", вторым входом второго интегрирующего надежности за счет исключения недозапи- блока, выход которого подключен к третьему входу блока местного управления, а четвертый выход блока управления под2s; соединен к четвертому входу блока местФ о р м у л а и з о б р е т е н и я ного управления, к вторым входам формирователей отрицательных линейных токов записи и считывания..

Составитель В. Гордонова

Редактор М. Недолуженко Техред J1, Теслюк Корректор М, Шароши

Заказ 41 12/22 Тираж 662 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открьггий

113035, Москва, -35 Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх