Формирователь квазитроичного кода

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ()748836 (61) Дополнительное к авт. свид-ву(22) Заявлено 05. 01. 78 (21) 2563733/18-21 с присоединением заявки М (23) Приоритет

Опубликовано 150780. Бюллетень М 26 (5! ) М. Кл.

Н 03 К 5/13

Государственный комитет

СССР но делам изобретений и открытий (53) УДК 621 ° 382 (088.8) Дата опубликования описания 70780 (72) Авторы изобретения

E. Б. Алексеев и А. В. Курилов (71) Заявитель (54) ФОРИИРОВАТЕЛЬ КВАЗИТРОИЧНОГО КОДА

Изобретение относится к импульсной технике и может нанти применение в линейных трактах высокоскоростных систем связи с ИКМ, в устройствах автоматики и вычислительной техники.

Известны устройства подобного типа, содержащие триггеры и диоды с накоплением заряда (.1).

Недостаток этих устройств состоит в их сложности.

Наиболее близким техническим ре- шением к изобретению является формирователь кваэитроичного кода, выпол ненный на счетном триггере и диодах с накоплением заряда(2).

Наряду с многими положительными .достоинствами (возможность формирования квазитроичного кода, простота, широкополосность и т.д.) известный формирователь имеет ограниченный диапазон частот устойчивой работы, связанный с тем, что между входом и выходом счетного триггера включено дополнительное логическое устройство. 25

Наличие задержек в параллельно включенных логических схемах (счетного триггера и схемы ИЛИ) между входом и выходом формирователя обуславливает возникновение "гонок", что приводит 3 к его неустойчивой работе на высоких частотах. . Целью изобретения является упрощение формирователя и расширение рабочей полосы частот.

Цель достигается тем, что в формирователе квазитроичного кода, содержащем счетный триггер, два диода с накоплением заряда и резисторы, причем вход счетного триггера подключен к. входной шине, анод первого диода с накоплением заряда через первый резистор соединен с одним из выходов счетного триггера, а катод связан с выходной шиной, анод первого диода с накоплением заряда через второй резистор подсоединен к общей шине и одновременно связан с анодом второго диода с накоплением заряда, катод которого подключен через третий резистор к другому выходу счетного тригге- . ра.

Принципиальная схема предлагаемого формирователя приведена на фиг.1.

Катод диода 1 с накоплением заряда: подключен к выходу формирователя, а анод связан с анодом диода 2 с накоплением заряда, через резистор 3 подключен к одному из выходов счетного

748836

Формула изобретения триггера 4, а через резистор 5 — к общей шине. Катод диода 2 с накоплением заряда через резистор 6 подсоединен к другому выходу счетного триггера, вход которого связан с входом фор-. мирователя.

Временная диаграмма работы формирователя приведена на фиг. 2.

При действии на входе счетного триггера последовательности импульсов, на его прямом и инверсном выходах фор- () мируются перепады в противофазе.

В исходном состоянии, (непосредственно перед формированием положительного перепада на инверсном выходе и отрицательного на прямом) через диоды 1 и 2 протекают прямые токи, накапливая в их базах заряды. В -момент формирования на инверсном выходе положительного перепада, а на прямом выходе отрицательного в базе диода 2 происходит рассасывание неосновных 20 носителей, а в цепи диода 1 по-прежнему протекает прямой ток, но меньшей величины (практически это достигается тем, что величина сопротивления резистора 3 выбирается, например, в два раза больше величины сопротивления резистора 6). При этом положительный перепад поступает через малые сопротивления диодов 1 и 2 на выход формирователя — формируется .фронт импульса положительной полярности. По окончании длительности фазы высокой обратной проводимости диод 2 резко закрывается, при этом формируется спад импульса положительной полярности на выходе формирователя.

В момент формирования на.инверсном выходе отрицательного перепада, а на прямом выходе положительного ... лиод 2 открывается, а в базе диода 1 начинается рассааывание накопленного 4О заряда. При этом отрицательный перепад через малые сопротивления диодов проходит на выход формирователя— формируется фронт отрицательного импульса.По окончании фазы высокой об- 45 ратной проводимости диод 1 резко закрывается, при этом на выходе формирователя формируется спад импульса отрицательной полярности.

Таким образом, происходит преобразование бинарного кода импульсов, действующих на выходе формирователя, в квазитроичный код точно так же, как и в известном устройстве. Но благодаря тому, что исключена логическая схема ИЛИ,включенная параллельно счетному триггеру, формирователь упрощается и становятся невозможны "гонки," приводящие к его неустойчивой работе на высоких частотах, Кроме того, использование для переключения диодов с накоплением заряда парафазных сигналов с прямого и инверсного выходов счетного триггера приводит к улучшению их формирующих свойств, т.е. к уменьшению фронтов импульсов на выходе формирователя.

Формирователь кваэитроичного кода, содержащий счетный триггер, два диода с накоплением заряда и резисторы, причем вход счетного триггера подключен к входной шине, анод первого диода с накоплением заряда через первый ре-, зистор соединен с одним из выходов счетного триггера, а катод связан с выходной шиной, о т л и ч а ю щ и йс я тем, что, с целью упрощения фор-. мирователя и расширения рабочей полосы частот, анод первого диода с накоплением заряда через второй резистор подсоединен к общей шине и одновременно связан с анодом второго диода с накоплением заряда, катод которого: через третий резистбр подклю-. чен к другому выходу счетного триггера.

Источники информации, принятые во внимание при экспертизе

1. Патент Японии 9 47-48185, кл. 98 (5), опубл. 1972.

2. Авторское свидетельство

Р 481994, кл. Н 03 К 5/13, 1974.

ЦНИИПИ Заказ 4262/49

Тираж 995 Подписное

Филиал ППП Патент, г.ужгород,ул,Проектная, 4

Формирователь квазитроичного кода Формирователь квазитроичного кода 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх