Шифратор

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к ввт. свид-ву Р 590825 (22) Заявлено 31. 07. 78 (21) 2653086/18-24 (51)М

Союз Советских

СОЦИаПИСтИЧЕСИИз

Республик с присоединением заявки Мо (23) Приоритет

G 11 С 11/06

Государственный комитет

СССР но делам изобретений н открытий

Опубликовано 300780. Бкзллетень Но 28

Дата опубликования описания 30. 07. 80 (53) УДИ681. .327.66 (088.8) (72) Авторы изобретения

Р. H. Иялкк, В. И. Рыжов и A. В. Жеребцов (71) Заявитель (54) ШИФРАТОР

Изобретение относится к запоминающим устройствам и может быть использовано в автоматизированных системах управления, контроля и обработки ин- формации.

По основному авт. св. 9 590825 известен шифратор, содержащий ячейки памяти, выходы которых подключены к первому входу соответствующих элементов считывания, вторые входы которых подключены к шине разрешения считывания, формирователк сигналов сброса, выходы которых подключены к входам соответствующих ячеек памяти, дешифратор, формирователи входных сигналов, входы которых подключены к выходам соответствующих элементов считывания, а выходы — к входам дешифратора к входам соответствующих формирователей сигналов сброса, и элементы ИЛИ,первые входы которых соединены с выходами соответствующих ячеек памяти, кроме первой, второй вход первого элемента ИЛИ соединен 2с с выходом первой ячейки памяти и с третьим входом последующего элемента считывания, а выходы всех элементов

ИЛИ соединены с вторыми входами последующих элементов ИЛИ к с третьими входами последующих элементов считывания 11j .

При использовании этого шифратора в устройствах автоматизкрованных систем управления, контроля и обработки информации не достоверно контролируется информация, поступающая на вход шифратора в процессе работы в связи с тем, что при несоответствки прошлой информации эталонным данным невозможно принять решение о том, вызвано ли ненормальное состояние сигналов на выходе шифратора неисправностью шифратора или неверно сформированной информацией, поступающей на входы шифратора.

Указанные обстоятельства снижают надежность шифратора.

Цель изобретения — повышение надежности шифратора.

Поставленная цель достигается тем, что шифратор содержкт триггер, элементы НЕ, две групы элементов И и дополнительные элементы ИЛИ, причем в .-. ды триггера подключены к одним из ьходов шифратора,а выход триггера соединен с первыми входами элементов И первой группы и входом одного кз элементов НЕ,выход которого подключен к

752470 первым входам элементов И второй группы,вторые входы которых соединены с другими входами шифратора и входами других элементов НЕ, вы ходы которых подключены ко вторым входам элементов И второй группы, выходы элементов И подключены к входам дополнительных элементов

ИЛИ, выходы которых соединены со входами ячеек памяти.

На чертеже изображена блок-схема шифратора. 1О

Шифратор содержит триггер 1, элементы 2-4 И первой группы, элементы

5-8 НЕ элементы 9-11 И второй rpynf пы, дополнительные элементы 12-14

ИЛИ, ячейки 15-17 памяти, элементы 18- 15

20 считывания, шину 21 разрешения считывания, формирователи 22-24 входных сигналов, дешифратор 25, формирователи 26-28 сигналов сброса, элементы 29, 30 ИЛИ. Вы- 20 ход и входы шифратора, шина .21 подключаются к ЭВМ 31. Входы триггера 1 подключены к одним из вхо дов шифратора, а выход триггера 1 соединен с первыми входами элементов д

2-4 И и входом элемента 8 НЕ, выход которого подключен к первым входам элементов 9-11 И, вторые входы которых соединены с другими входами шифратора и входами элементов 5-7 НЕ, выходы которых подключены ко вторым входам элементов 9-11 И . Выходы элементов 2-4 и 9-11 И подключены ко входам элементов 12-14 ИЛИ, выходы которых соединены со входами ячеек

15-17 памяти.

Ячейки 15-17 памяти подключены выходами к первым входам элементов 18-20 считывания, вторые входы которых подключены к шине 21 разрешения считывания. Выходы элементов считывания под- 40 ключены к входам формирователей 22-24 входных сигналов, выходы которых подключены ко входам дешифратора 25 и входам формирователей 26-28 сигналоь сброса. Выходы формирователей ?6-28 сигналов сброса соответственно подключены ко вторым входам ячеек 15-17 памяти.

Ячейки 16, 17 памяти подключены выходами к первым входам соответствующих элементов 29, 30 ИЛИ. Выход элемента 29 ИЛИ подключен ко второму входу последующего элемента 30 ИЛИ и третьему входу соответствующего элемента считывания. Первый вход элемента 29 ИЛИ соединен с выходом ячейки памяти 15. Второй вход элемента 29.

ИЛИ соединен с выходом ячейки 16 памяти. Первый вход элемента 30 ИЛИ сосоединен с выходом ячейки 17 памяти.

Входами шифратора являются вторые входы элементов 9-11 И, на которые поступают входные сигналы.

Шифратор работает следующим образом. 65

Контролируемые сигналы, появляющиеся на входах шифратора, проходя через элементы 9-11 И и элементы 1214 ИЛИ поступают на входы ячеек 15-17 памяти. ЭВМ 31 производит считывание из ячеек 15-17 памяти и с выхода.дешифратора 25. Коды контролируемых сигналов поступают на вход ЭВМ 31.

В ЭВМ 31 производится сравнение поступивших кодов контролируемых сигналов с эталонными кодами.

Для повышения достоверности работы шифратора. производится периодическое инвертирование логического состояния контролируемых сигналов, осуществляемое ЭВМ 31 воздействием на триггер 1. Сигнал с выхода триггера 1 производит логическую инверсию входных сигналов. Это изменение отслеживается дешифратором 25 и с его выхода снимаются инверсные коды, характеризующие изменение состояния входных сигналов.

Прямые и инверсные коды поступают на вход ЭВМ 31, где производится сравнение их с эталонными кодами.

При неисправном состоянии шифратора на соответствующих его выходах будет отсутствовать инвертирование логического состояния или для общих логических состояний входного сигнала, или хотя бы для одного из логических состояний входного сигнала, что обеспечивает принятие достоверных решений при сравнении в

ЭВМ принимаемой с шифратора ийформации с эталонными данными.

Формула изобретения

Шифратор по авт. св. Р 590825, отличающийся тем, что, с целью повышения надежности шифратора, он содержит триггер, элементы

НЕ, две группы элементов И и дополнительные элементы ИЛИ, причем входы триггера подключены к одним из входов шифратора, а выход триггера соединен с первыми входами элементов

И первой группы и входом одного из элементов НЕ, выход которого подключен к первым входам элементов

И второй группы, вторые входы которых соединены с другими входами шифратора и входами других элементов

НЕ,выходы которых подключены ко вторым входам элементов И второй группы, выходы элементов И подключены ко входам дополнительных элементов

ИЛИ, выходы которых соединены со входами ячеек памяти.

Источники информации, принятые во внимание при экспертизе

1, йвторское свидетельство СССР

Р 590825, кл. G 11 С 11/06, 1975 (прототип).

752470

Составитель В. Рудаков

Редактор И. Ковальчук Техред М. Петко Корректор М. демчнк

Заказ 4775 25 Тираж 662 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наф., д, 4/5

Филиал ППП "Патент, г. Ужгород, уд. Проектная,4

Шифратор Шифратор Шифратор 

 

Похожие патенты:

Изобретение относится к области магнитной записи и предназначено для работы с большими массивами данных и в других электронных устройствах
Наверх