Аналоговое запоминающее устройство

 

Союз Соеетскик

С оциаттистически к

Республик

ОП ИСЛНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

G 11 С 27/00

Государствеииый комитет (23) Приоритет—

Опубликовано 23.09.80. Бюллетень № 35

Дата опубликования описания 28.09.80 (53) УДК 68! .327, .6 (088.8) во делам изобретений и открытий (72) Авторы изобрете HHQ

В. N. Сидоров и 1О. А. Незамаев (71) Заявитель

Новосибирский электротехнический институт (54) АНАЛОГОВОЕ ЗАПОМИНА1ОЩЕЕ УСТРОЙСТВО

Изобретение относится к области аналоговой вычислительной техники и может быть использовано в устройствах автоматики, измерительной и вычислительной техники.

Известно аналоговое запоминающее устройство замкнутого типа, содержащее накопитель на магнитных аналоговых элементах памяти, каждый из которых содержит четыре магнитопровода с обмотками, образующими цепь записи входного сигнала, цепь выходного сигнала, цепь записи и цепь считывания, распределитель, сдвигающий ре- 1о гистр, синхронизирующий генератор, формирователи импульсов записи и считывания, выходное устройство, сумматор, причем входы формирователей соединены с соответствующими выходами сдвигающего регистра и распределителя, управляющие входы которых соединены с выходом синхронизирующего генератора, выходы формирователей соединены с соответствующими цепями записи и считывания накопителя, выходная цепь которого присоединена к выходному устройству, выход последнего является выходом всего устройства и соединен с вычитающим входом сумматора, другой вход которого является входом всего устройства, а

2 выход сумматора соединен со второй цепьк> записи накопителя (1).

Недостатком такого устройства является низкая скорость записи информации.

Наиболее близким техническим решением к предлагаемому изобретению является аналоговое запоминающее устройство разомкнутого типа, выполненное на накопителе нз элементов памяти, построенных на трансфлюксорах с обмотками, образующими цепь записи, цепь считывания, цепь входного сигнала, цепь выходного сигнала, устройство управления, входное и выходное устройства, блок выбора адресов, включающий в себя распределитель, формирователи импульсов, ключи записи и считывания, логические схемы, причем выходы устройства управления соединены с соответствующими входами блока выбора адресов, выходы которого присоединены к цепяМ записи и считывания накопителя, цепь входного сигнала которого присоединена к выходу входного устройства, а цепь выходного сигнала к входу выходного устройства, выход которого является выходом всего устройства (2(.

Такое устройство имеет невысокую точность регистрации информации, а для повы765881

4S

S6

И шения точности требует предварительной оТ6Р3КоВКН 3H3JIoI 0BbIx элементов IIBMIITH IIo погрешности записи.

Цель изобретения — повысить точность устройства.

Это достигается тем, что в аналоговое запоминающее устройство, содержащее наКОПИТЕЛЬ, ВХОДЫ КОТороГО ПОДКЛЮЧЕНЫ К Выходам блока выбора адресов и к выходу блока записи, блок управления, выходы которого подключены к входам блока выбора адресов, блок считывания, вход которого подключен к выходу накопителя, введены первый ключ, один из входов которого является входом устройства, другой Вход подключен к выходу блока управления, источники эталонного напряжения, подключенные через первый ключ к входу блока записи, ВТОРОН K/IIOLI, OДHH Н3 ВХОДОВ KOTOPOI 0 ПОДключен к Выходу блока считывания, другойк выходу блока управления, элементы памяТи, ОДНИ . ИЗ ВХОДОВ КОТОРЫХ ПОДКЛЮЧЕНЫ К соответствующим Выходам второго ключа, другие — к Выходу блока управления, сумматоры, ВхОды KGTopbIx подкл1очены к Выходам соответствующих элементов памяти, Олок умножения, Один из ВхОдОВ которого подключен к эталонному источнику напряжения, другой — к выходу первого сумматора, блок деления, один из входов которого подключен к выходу блока умножения, другой — к выходу второго сумматора, причем выход блока деления является выходом устройства.

На чертеже представлена структурная схема аналогового запоминающего устройства.

Аналоговое запоминающее устройство содержит накопитель l, блок 2 выбора адресов, блок управления 3, блок записи 4, блок считывания 5, ключи 6 и 7, источники

8 и 9 эталонного напряжения, элементы памяти 10, 11 и 12, сумматоры 13 и 14, блок умножения !5, блок деления 16, Устройство работает следующим образом.

В режиме записи блок управления 3 выдает сигнал на управляющий вход ключа б, который подключает входную клемму аналогового запоминающего устройства к блоку записи 4. Кроме того, блок управления 3 вырабатывает сигналы на входы блока 2 выбора адресов, который обеспечивает последовательность выбора элементов памяти накопители 1 и осуществляет запись значений входного сигнала, соответствующих моментам квантования.

В режиме считывания блок 2 выбора адресов по сигналам с блока управления 3 обеспечивает считывание записанной информации с первого элемента памяти накопителя 1. Сигнал с этого элемента памяти поступает на вход блока .считывания 5, с

I выхода которого напряжение Ua через ключ

7 по сигналу с блока управления 3 запоминается элементом памяти !О. Далее по сигналам с блока управлении 3 ключ 6 обеспечивает подключение источника 8 эталонного напряжения к блоку записи 4. Напряжение U p этого источника выбирается таким, чтобы в элемент памяти записывался

«0», чаше всего U p = О, По сигналам с блока управления 3 блок 2 выбора адресов обеспечивает запись этого напряжения в первый элемент памяти н последующее считывание. Напряжение с выхода блока считывания 5 U p, показывающее смещение характеристики «запись-считывание» первого элемента памяти накопителя 1 относительно начала координат, через ключ 7, запоминается элементом памяти 11. На следующем этапе работы устройства ключ 6 по сигналу с блока управления 3 подключает источник 9 эталонного напряжения к блоку записи 4.

Напряжение этого источника U соответствует максимально допустимому значению сигнала записи линейного участка характеристики «запись-считывание». Блок 2 выбора адресов по сигналам с блока управления

3 обеспечивает запись этого напряжения в первый элемент памяти накопителя и его

1 считывание, Напряжение U с выхода блока считывания через ключ ?, управляемый блоком управления 3, запоминается элементом памяти !2. По сигналу с блока управления 3 напряжения, записанные в элементах памяти 10, 11 и 12, поступают на входы сумматоров 13 и 14. Напряжение (U з — U p), получаемое на выходе сумматора 13, поступает на вход блока умножения 15, на другой вход которого поступает напряжение

U» с источника 9 эталонного напряжения.

Таким образом, на выходе блока умножения 15 имеется напряжение U (U з — U p), которое поступает на вход блоиаделения 16, на другой вход которого поступает напряжение (U — Up) с выхода. сумматора 14.

Таким образом, на выходе всего устройства будет напряжение у V» ° (V, -Ю арык =

Далее цикл работы повторяется для второго и последующих элементов памяти до окончация процесса считывания со всех элементов памяти накопителя !.

Применение при считывании записи нулевого значения сигнала UII, фиксированного значения U и последующих вычислительных операций позволяет учесть смещение нуля характеристики «запись-считывание» и ее наклон для каждого элемента памяти накопителя 1, что позволяет существенно повысить точность регистрации информации аналогового запоминающего устройства.

При этом сохраняется .высокое быстродействие при записи, так как устройство является разомкнутым по структуре.

Кроме того, становится возможным использование в накопителе 1 элементов памяти, имеющих большие значения смещения

765881

Формула изобретения

Составитель В.. Муратов

Редактор О. Степина Техред К. Шуфрич Корректор О. Билак

Заказ 6518/48 Тираж бб2 Подпнс иое

ВНИ И ПИ Государственного комитета СССР по делам изобретений и открытий! 13035, Москва, )K — 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 нуля характеристики «запись-считывание», без какой-либо отбраковки, что позволяет значительно уменьшить стоимость накопителя.

Аналоговое запоминающее устройство, содержащее накопитель, входы которого подключены к выходам блока выбора адресов и выходу блока записи, блок управления, выходы которого подключены к входам блока выбора адресов, блок считывания, вход которого подключен к выходу накопителя, отличающееся тем, что, с целью повышения точности устройства, в него введены первый ключ, один из входов которого является входом устройства, другой вход подключен к выходу блока управления, источники эталонного напряжения, подключенные через первый ключ к входу блока записи, второй ключ, один из входов которого подключен к выходу блока считывания, другой — к выходу блока управления, элементы памяти, одни из входов которых подключены к соответствующим. выходам второго ключа, другие — к выходу блока управления, сумматоры, входы которых подключены к выходам соответствующих элементов памяти, блок умножения, один из входов которого подключен к эталонному источнику напряжения, другой — к выходу первого сумматора, блок деления, один из входов которого подключен к выходу блока умножения, другой— к выходу второго сумматора, причем выход блока деления является выходом устройства.

Источники информации, принятые во внимание при экспертизе

1. Сидоров В. М. Магнитные аналоговые запоминающие устройства временных функций. В сб. Магнитные элементы непрерывного действия, М,, «Наука», с. 140 — 146, 1972.

2. Сидоров В. М. и др. Одноканальный регистратор временных функций напряжения Ограниченной длительности. В сб, Элементы н система автоматики, Новосибирск, НЭТИ, с. 41 — 45, 4974.

Аналоговое запоминающее устройство Аналоговое запоминающее устройство Аналоговое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к электроизмерительной технике, в частности к устройствам для выборки и хранения мгновенных значений аналогового напряжения

Изобретение относится к электроизмерительной технике, в частности к устройствам для формирования выборок мгновенного значения напряжения

Изобретение относится к контуру дискретного считывания аналогового сигнала, именуемого семплирующим контуром

Изобретение относится к области аналого-цифровой микроэлектроники, более конкретно к аналого-цифровым интегральным полупроводниковым схемам, и может быть использовано в системах измерительной техники для преобразования аналоговых сигналов в цифровую форму

Изобретение относится к проверке данных, в частности к объекту заголовка файла данных

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к электронике для измерения характеристик высокоскоростных сигналов, которые применяются в цифровых регистраторах быстропротекающих процессов и радиолокационных приемниках

Изобретение относится к контрольно-измерительной технике и может быть использовано в приборах для обработки или преобразования аналоговой информации
Наверх