Устройство задержки

 

Союз Советскнк

Социалистических

Реслублнк

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< 813738 (61) Дополнительное к авт. свид-ву— (22) Заявлено 12.04.79 (21) 2764511/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) Я. Кл,з

Н 03 К 5/13. Государственный комитет

СССР по делам изобретений н открытий

Опубликовано 15.03.81. Бюллетень № 10

Дата опубликования описания 25.03.81 (53) УДК 621.374..5 (088.8) т (72) Автор изобретения

В. А. Романов

1 "„ : (.-", ! !

Производственное объединение «Уралэнергоцтте титек (71) Заявитель (54) УСТРОЙСТВО ЗАДЕРЖКИ

Изобретение относится к автоматике и может быть использовано в системах автоматического управления технологическими процессами.

Известны устройства задержки, содержащие элементы задержки в виде RC-цепей и формирователи импульсов с определенным порогом срабатывания. Время задержки таких устройств нестабильно, оно зависит от момента появления входного импульса.

Началу отработки времени задержки предшествует полный заряд конденсатора, и следовательно, перерывы между входными импульсами не могут быть короче времени, необходимого для полного заряда (разряда) (1) .

Недостатком этого устройства являетсято, что если время задержки значительно уменьшается т. е. перестает быть стабильным, то оно становится зависимым от уровня напряжения, до которого успел зарядиться конденсатор. То же происходит и при кратковременном исчезновении входного сигнала (появление помехи).

Известен также формирователь прямоугольных импульсов, содержащий элемент

И вЂ” НЕ, вход которого подключен к шине запускающего сигнала, а выход подключен к первому входу триггера и входу инвертора, выход которого подключен к второму входу триггера. Такой формирователь прямоугольных импульсов, при введении в него элемента задержки, включенной между выходом элемента И вЂ” НЕ и первым входом триггера, часто используется как устройство задержки на появление выходного сигнала (2). то Однако если перерывы между входными импульсами короче времени необходимого для полного заряда конденсатора, то время задержки значительно сокращается. То же происходит и при кратковременном исчезновении запускающего импульса (появлении помехи), когда отработка времени задержки еще не закончилось, и появление его вновь, когда конденсатор еще полностью не зарядился.

Цель изобретения — стабилизация времени задержки.

Поставленная цель достигается тем, что в устройство задержки, содержащее эпемент

И вЂ” НЕ, первый вход которого подключен к шине запускающего сигнала, а выход через

813738 элемент задержки подключен к первому входу триггера, второй вход которого подключен к выходу инвертора, введены последовательно соединенные конденсатор и резистор, включенные между выходом элемента И НЕ и общей шиной питания, а точка их соединения подключена к входу инвертора, выход которого подключен к второму входу элемента И вЂ” НЕ.

На чертеже представлена принципиальная электрическая схема устройства задержки с защелкой.

Схема содержит элемент И вЂ” HE 1, первый вход которого подключен к шине запускающего сигнала, а выход через элемент 2 задержки, состоящий из диода 3, резисторов 4 и 5 и конденсатора 6, подключен к первому входу триггера 7 и через последовательно соединенные конденсатор

8 и резистор 9 к общей шине питания, точка же соединения конденсатора 8 и резистора 9 подключена к входу инвертора 10, выход которого подключен к второму входу 20 элемента И вЂ” HE 1 и к второму входу триггера 7.

Устройство работает следующим образом, Если при включении задержки сигнал на первом входе элемента И вЂ” НЕ 1 соответ25 ствует нулю, то тогда с выхода элемента

И†HE 1 через диод 3 и резистор 4 конденсатор 6 зарядится до величины выходного напряжения элемента И вЂ” НЕ 1, соответствующего логической единице. Время заряда конденсатора 6 мало, так как мала вели- зп чина резистора 4, необходимого для зашиты элемента И вЂ” HE l от перегрузки в начальный момент заряда конденсатора 6.

При появлении на выходе элемента И†HE 1 сигнала логической единицы заряжается и конденсатор 8, в начальный момент заряда конденсатора 8 напряжения на его обкладках приблизительно равны, следовательно, в точке соединения коденсатора 8 и резистора 9, т. е. на входе инвертора 10, сигнал в начальный момент соответствует логичес4О кой единице, и на выходе инвертора 10 формируется кратковременный сигнал логического нуля. Сигналом логического нуля с выхода инвертора 10 триггер 7 устанавливается в нулевое состояние. Когда на первый вход элемента И вЂ” НЕ придет сигнал 45 логической единицы, на ее выходе сформируется сигнал логического нуля и закроет диод 3. Конденсатор 6 начнет разряжаться через резистор 5, т. е. отрабатывается время задержки. Как только конденсатор 6 разрядится до напряжения близкого к нулю, триггер 7 опрокинется, и на его выходе сформируется сигнал логической единицы. Одновременно с появлением сигнала логического нуля на выходе элемента И вЂ” НЕ 1 происходит быстрый разряд конденсатора 8 через чалое выходное сопротивление элемента

И вЂ” НЕ 1, при этом на входе инвертора 10 сохраняется сигнал логического нуля, благодаря чему инвертор f0 остается в устойчивом состоянии, а на его выходе логическая единица, не оказываюшая воздействия на состояние триггера 7 и элемента И вЂ” НЕ 1.

Если же во время отработки задержки времени (разряд конденсатора 6), особенно в конце ее, сигнал логической единицы на входе элемента И вЂ” НЕ 1 исчезнет, то через диод 3 и резистор 4 конденсатор 6 вновь начнет заряжаться. Заряжается и конденсатор

8, на выходе инвертора 10 при этом сформируется сигнал логического нуля, который поступает на второй вход элемента И вЂ” HE 1 и удерживает его в устойчивом состоянии независимо от сигнала на его первом входе.

Конденсатор 6 продолжает заряжаться до полного напряжения. Триггер 7 при этом остается в прежнем устойчивом состоянии, на его выходе сигнал логического нуля.

Время, в течение которого сигнал логического нуля удерживает элемент И вЂ” НЕ 1 в устойчивом состоянии, определяется постоянной времени цепи конденсатор 8 резистор 9, оно равно времени, необходимому для полного заряда конденсатора 6 задержки 2.

Таким образом, введение в предлагаемое устройство задержки последовательно соединенных конденсатора 8 и резистора 9, включенных между выходом элемента И—

HE 1 и обшей шиной питания, и подключения точки их соединения к входу инвертора, выход которого подключен к второму входу элемента И вЂ” НЕ 1, обеспечивает во всех режимах работы устройства полный заряд конденсатора 6 задержки 2, что обеспечивает стабильную выдержку времени. К тому же при сигналах помехи на входе задержки, длительность которых меньше информационного сигнала выходной импульс не формируется.

Предлагаемое устройство задержки с заделкой может применяться в устройствах автоматики, где необходимо стабильное время задержки на появление выходного сигнала и может быть использовано как cãлектор длительности и частоты следования импульсов. И M пульс ы, дл ител ь ность которых меньше времени задержки, не вызывают появления сигнала на выходЕ, при увеличении частоты выше предельной, обусловленной временем задержки, сигнал на выходе также не появляется. формула изобретения

Устройство задержки, содержащее элемент И вЂ” НЕ, первый вход которого подключен к шине запускаюшего сигнала, а выход через элемент задержки подключен к первому входу триггера, второй вход которого подключен к выходу инвертора, отличающееся тем, что, с целью табилизации времени задержки., в него введены последовательно соединенные конденсатор и резистор, включенные между выходом элемента И—

813738

Составитель И. Радько

Редактор Л. Повхан Техред А. Бойкас Корректор Н. Стец

3 а к аз 421/77 Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий! 13035, Москва, Ж вЂ” 35, Рауцгская наб., д. 4/5

Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4

НЕ и общей шиной питания, а точка их соединения подключена к входу инвертора, выход которого подключен к второму входу элемента И вЂ” HE.

Источники информации, принятые во внимание при экспертизе

i. Киблицкий В. А. Системы управления с бесконтактными логическими элементами. М., «Энергия», 1976, с. 65 — 68.

2. Банушев В. А и др. Микросхемы и их применение. М., «/энергия», 1978, с. 193, фиг. 5 — 19 б (прототип).

Устройство задержки Устройство задержки Устройство задержки 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх