Следящий умножитель частоты

 

Союз Советских

Социалистических

Республии

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДВИПЬСТВУ

< 840892 (63) Дополнительное к авт. саид-ву— (51)М. Кл.

G 06 F 7/68 (22) Заявлено 291079 (21) 2832170/18-24 с присоединением заявки Йо г (23) Приоритет

Опубликовано 23.0681.Бюллетень Н9 23

Дата опубликования описания 230681

Государственный комитет

СССР но делам изобретений и открытий (53) УДК681. 326 (088. 8) (72) Авторы изобретения

Я.Ш. Лившиц, A.Â. Крыжановский, A È. Черт и А.A. Рафалович (71) Заявитель

Куйбышевский политехнический институт им. В.В. Куйбышева (54) СЛЕДЯЩИИ УИНОЖИТЕЛЬ ЧАСТОТЫ

Изобретение относится к автоматике и вычислительной технике и, в частности, может быть использовано при обработке. сигналов частотных датчи-„ков и при синхронизации сигналов в бесфильтровых анализаторах спектра.

Известен умножитель частоты, содержащий генератор тактовых импуль.сов, счетчики, регистр памяти, делители частоты, блок сравнения кодов, триггер и элементы И и ИЛИ (1) .

Недостаток умножителя — сложность реализации и пониженная надежность работы.

Известен также умножитель частоты, тз содержащий генератор тактовых импульсов, блок выделения периода и управлений, регистр памяти, группу элементов И и сумматор E2).

Недостаток умножителя — значитель- 20 ное увеличение разрядности блока выделения периода, регистра и сумматора и расширение диапазона умножаемых частот.

Известен умножитель частоты, содержащий генератор тактовых импульсов, формирователь импульсов, вход которого является входом умножителя частоты, а выход соединен с управляющим входом регистра памяти и с входом ЗО обнуления счетчика, подключенного счетным входом к выходу делителя частоты., а выходами разрядов - к информационным входам регистра памяти, соединенного выходами с управл:пощими входами первого управляемого делителя частоты, выход которого является выходом умножителя частоты, причем выход генератора тактовых импульсов подключен к счетному входу делителя частоты и к сигнальному входу первого управляемого делителя частоты $3), Однако методическая погрешность может быть получена сколь угодно малой при увеличении частоты тактовых импульсов, что приводит к значительному увелйчению числа разрядов счетчика, регистра и управляемого делителя частоты во избежание переполнения последних при низких частотах входного сигнала, а также ограничивает частотный диапазон входных сигналов из-за усложнения умножителя частоты.

Цель изобретения — расширение диапазона умножаемых частот прн упрощении умножателя частоты.

Поставленная цель достигается тем, что следящий умножитель частоты, содержащий генератор тактовых импульсов, формирователь импульсов, вход

840892 которого является входом умножителя частоты, а выход соединен с управляющим входом регистра памяти и с входом обнуления счетчика, подключенного счетным входом к выходу делителя частоты, а выходами разрядов — к информационным входам регистра памяти, соединенного выходами с управляющими

1 входами первого управляемого делителя частоты, выход которого является выходом умножителя частоты, содержит вторрй управляемый делитель частоты, подключенный сигнальным входом к выходу генератора тактовых импульсов, управляющими входами — к выходам регистра памяти, а выходом — к счетному входу делителя частоты и к сигнальному входу первого управляемого делителя частоты.

На чертеже изображена блок-схема следящего умножителя частоты.

Устройство содержит формирова- 2Q тель 1 импульсов, вход которого является входом умножителя частоты, а выход соединен с управляющим входом регистра 2 памяти и с входом обнуления счетчика 3. Счетчик 3 подключен счетным входом к выходу делителя 4 частоты, а выходами разрядов — к информационным входам регистра 2..

Выходы регистра 2 соединены с управляющими входами первого управляемого делителя 5 частоты, выход которого является выходом умножителя частоты, и с управляющими входами второго управляемого делителя 6 частоты. Делитель б подключен сигнальным входом к выходу генератора 7 тактовых импульсов, а выходом — к счетному входу делителя 4 и к сигнальному входу управляемого делителя 5.

Следящий умножитель частоты работает следующим образом. 40

Импульсы частоты ., формируемые на выходе управляемого делителя

6, поступают на сигнальный вход управляемого делителя 5 и через делитель 4 — на счетный вход счетчика 3. 45

Через промежуток времени, равный периоду Тх входного сигнала частоты в счетчике 3 сформируется код чйсла Ч 1Х

Ь 1 где n, — коэффициент деления делителя 4.

По окончанию периода входного сигнала нй управляющий вход регистра 2

55 с формирователя 1 поступает импульс . разрешения на запись и результат из счетчика 3 переписывается в регистр.

2, а счетчик 3 устанавливается в нулевое состояние. В течение следую- аО щего периода входного сигнала счетчик 3 работает аналогично, а код числа N, записанный в регистре 2, задает коэффициент деления управляе. мых делителей 5 и б. Поскольку на 65 сигнальный вход управляемого делителя 5 поступают импульсы с выхода управляемого делителя 6, осуществляющего деление частоты Г генератора 7 на код числа N, то частота выходных импульсов умножения частоты равна

ГВых = nfx .

При этом для числа импульсов, накапливаемого в счетчике 3 в конце каждого периода входной частоты fz u переписываемого в регистр 2 для управления делителями 5 и б, выполняется

<о х

Определяя необходимое число разрядов д. счетчика 3, регистра 2 и делителя

5 как двоичный логарифм числа N, имеем тх$0 б-= log N = — log

-(Д л 2 п

Таким образом, в предлагаемом умножителе частоты для достижения той же методической точности требуется в два раза меньшее число разрядов указанных элементов, так как для известного разрядность ct, равна

< = Sp<

lxfp .Устройство позволяет расширить диапазон умножаемых частот при упрощении сомножителя частоты.

Формула изобретения

Следящий умножитель частоты, содержащий генератор тактовых импульсов, формирователь импульсов, вход которого является входом умножителя частоты, а выход соединен с управляющим входом регистра памяти и с входом обнуления счетчика, подключенного счетным входом к выходу делителя частоты, а выходами разрядов — к информационным входам регистра памяти, соединенного выходами с управляющими входами первого управляемого делителя частоты, выход которого является выходом умножения частоты, о т л и ч а юшийся тем, что, с целью расширения диапазона умножаемых частот при упрощении умножителя частоты, он содержит второй управляемый делитель частоты, подключенный сигнальным входом к выходу генератора тактовых импульсов, управляющими входами — к выходам регистра памяти, а выходом— к счетному входу делителя частоты и к сигнальному входу первого управляемого делителя частоты.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 498624, кл. G Об F 7/39, 1970.

2. Авторское свидетельство СССР

Р 320814, кл. 6 06 F 5/00, 1969.

3. Авторское свидетельство СССР

Р 634277, кл. G Об F 7/52, 1977 (прототип).

840892

Составитель С. Каэинов

Техред A.Áàáèíåö Корректор В. Бутяга

Редактор В. Еремеева

Закаэ 47б7/72 Тираж 745

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Следящий умножитель частоты Следящий умножитель частоты Следящий умножитель частоты 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх