Устройство для асинхронной передачицифровой информации по синхронномуканалу связи
С ото з Советсинк
Социалистнчесиик
Респубпни
ОП ИСАНИЕ
ИЗОВРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Н 04 J 3/06 Гееударствеиный комитет (23) Приоритет Опубликовано 30.06.81. Бюллетень М 24 пв делам изобретений н открытий (53) УДК 621.395. .44:621.376. .56 (088.8) Дата опубликования описания 30.06 ° 8 1 72) Авторы (54) УСТРОЙСТВО ДЛЯ АСИНХРОННОЙ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ ПО СИНХРОННОМУ (АНАПУ СВЯЗИ Изобретение относится,к электросвязи и может использоваться в устройствах для асинхронной передачи цифровой информации от автономных источников иэохронных сигналов по синхронным каналам- связи многоканальных импульс% ных систем с временным уплотнением каналов. Известно устройство для асинхронной передачи цифровой информации по синхронному каналу связи, содер-, жащее фазовый дискриминатор, выходы которого через RS-триггер подключены к первым входам первого и второго элементов И, первый вход фазового дискриминатора соединен с первым входом блока регистрации и с входом блока выделения знакоперемен, выход которого подключен к вторым входам первого и второго элементов И, выходы которых подключены соответственно к второму и третьему входам блока регистрации, а также задающий генератор, выход которого подключен к первому входу управляемого делителя, выход которого подключен к четвертому входу блока регистрации и к входу анализатора двоичного стробирования, выход которого подключен к второму входу фазового дискриминатора и третьим входам первого и второго элементов И Pl). Однако известное устройство характеризуется большим временем фазирования частоты регистрации при первоначальном установлении связи. Цель изобретения - сокращение времени фазирования. Поставленная цель достигается тем, что в устройстве для асинхронной пе-. редачи цифровой информации по синхронному каналу связи, содержащем фазовый дискриминатор, выходы которого через RS-триггер подключены к первым входам первого и второго элементов И, первый вход фазового дискриминатора соединен с первым входом блока регистрации и с входом блока выде3 843266 4 ления знакоперемен, выход которого быточности канала с подключен к вторым входам первого и ронной передаче, в второго элементов И, выходы которых 1С 2 подключены соответственно к второму Хр и третьему входам блока регистрации, При синфазном по а также задающий генератор, выход сов частоты fp сиги которого подключен к первбму входу фазового дискримина управляемого делителя, выход которого ют, так как сигнал подключен к четвертому входу блока тора 5 двоичного ст регистрации и к входу анализатора щ . ется в тот момент в двоичного стробирования, выход кото- канала связи приним рого подключен к второму входу фазово- следующих восьми дв го дискриминатора и третьим входам ций: 1111,1110,0111 первого и второго элементов И, вы- 1000,1001, у которь ходы первого и второго элементов И 15 тий являющиеся дубл подключены соответственно ко второму одинаковы. В это же и третьему, входам управляемого дели- 6 выделения знакопе теля. 1 л Иа чертеже приведена структурная электрическая схема предлагаемого устройства. Устройство для асинхронной передачи цифровой информации содержит фазовый дискриминатор l управляемый делитель 2, задающий генератор 3, блок 4 регистрации, анализатор 5 двоично-го стробирования, блок 6 вьщеления знакоперемеи, RS-триггер 7, первый и второй элементы И 8 и 9. Устройство работает следующим образом. . При рассогласовании фазы импульсов частоты регистрации fp, формируемьпс управляемым делителем 2, с выхода одного из элементов И 8 или 9 подается соответствующий сигнал рассогласования: сигнал опережения или отставания импульсов частоты fp относительно их синфазного положения. Эти сигналы вырабатываются при совпадении сигналов, подаваемых с одного из выходов фазового дискриминатора i с выхода блока 6 выделения знакоперемен и с выхода анализатора 5 двоичного стробирования, Блок 6 выделения знакоперемен вырабатывает сигнал при приеме комбинаций двоичного кода вида 10 или 01. Анализатор 5 двоичного стробирования вырабатывает сигнал в момент приема двух импульсов частоты стробирования, равной по номиналу частоте принимаемых двоичных знаков из канала связи, Кх за один период частоты регистрации fp . Частоты fg и Г выбираются, исходя из требований по допустимой из вязи при асинхотношении ложении импульалы с выходов тора 1 отсутствус выхода анализа" робирования подаремени, когда из ается одна из оичных комбина,0110 0000,0001, rx второй и треирующими знаки момент в блоке ремен анализируются комбинации 1 и и 00 (второй и третий знаки указанных четырехзнач20 ных комбинаций), в результате чего сигнал на его выходе отсутствует, Так как RS-триггер 7 находится в одном из своих устойчивых состояний, в рассматриваемый момент времени 25 на входы элементов И 8 и 9 сигналы подаются с одного из выходов RS-триггера 7 и анализатора 5 двоичного стробирования, пр. этом на других входах элементов И 8 и 9, сигнал отсутствует, в результате чего отсутствуют и сигналы рассогласования на выходах обоих элементов И 8 и 9. При несинфазном положении импульсов частоты f с одного из выходов gc фазового дискриминатора 1 подается сигнал рассогласования, который устанавливает RS-триггер 7 в то или иное устойчивое состояние.,Сигнал рассог1 ласования выдается в тот момент врещ мени, когда из канала связи принимается одна из следукхцих двоичных комбинаций: 110 1.,0Г00,0010, 1011 у которых второй и третий знаки разноименные, а первые (последние) два знака одно4> именные. В этот же момент в блоке 6 вьщеления знакоперемен анализируются комбинации 10 или 01, и подается сигнал на входы элементов И 8 и 9. Так как на другие входы элементов И 8 и 9 также подается сигнал с выхода анализатора 5 двоичного стробирования, то на выходе одного из элементов И 8 или 9 в зависимости от положения RS-триггера 7, вырабатывается сигнал, который подается на один из входов управляемого делителя 2. Момент подачи сигнала с выхода одного из элементов И 8 или 9 может производиться и при отсутствии сигна5 84 ла на обоих выходах фазового дискриминатора l. Это происходит в тех случаях, когда в фазовом дискриминаторе 1 анализируется одна из следующих четырех комбинаций: 1100 0101,0011, 1010. Если до этого происходит процесс первоначального вхождения в синхронизм, то RS-триггер 7 установлен в такое состояние, при котором могут вырабатываться только одноименные знаки рассогласования на выходе одного из элементов И 8 или 9, в результате чего процесс фазирования частоты регистрации сокращается. Следует иметь в виду, что комбинации 0101 и 1010 могут приниматься только при наличии искажений в канале связи, например, при искажении передаваемых комбинаций 0100 и 1000. Формула изобретения Устройство для асинхронной передачи цифровой информации по синхронному каналу связи, содержащее фазовый дискриминатор, выходы которого через RS-триггер подключены к первым входам первого и второго элементов И, пер" вый вход фазового дискриминатора сое3266 6 динен с первым входом блока регистрации и с входом блока выделения знакоперемен, выход которого подключен ,к вторым входам первого и второго элементов И, выходы которых.подключены соответственно к второму и третьему входам блока регистрации, а также задающий генератор, выход которого подключен к первому входу управляемого делителя, выход которого подключен к четвертому входу блока регистрации и к входу анализатора двоичного стробирования, выход которого подключен к второму входу фазового дискриминатора и к третьим входам первого и второго элементов И, о т л и ч аю щ е е с я тем, что, с целью сокращения времени фазирования, выходы пер-, вого и второго элементов И подключены соответственно ко второму и третьему входам управляемого делителя. Источники информации, .принятые во внимание при экспертизе. ! l. Авторское свидетельство СССР по заявке У 2650396(18-09, кл. Н 04 J 3(06, 1978 (прототип). Составитель В. Маврин . Редактор Л. Пчелинская Техред М. Голинка Корректор М. Пожо Заказ 5166 83 Тираж 698 Подписное BHHHIIH Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4