Устройство для контроля источникапоследовательности импульсов

 

Сеюэ Советскик

Сециапнстичесннк

Рвспублнк

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ЕТВЛЬСТВУ

<1>847321

* ,lii Ъ

-М - /=.: .г (61) Дополнительное к авт. свид-ву (51)М. Кл з (22) Заявлено 051079 (21) 2828219/18-24 с присоединением заявки Йо

G F 11/00 (23) Приоритет

ГосударствсииыЯ .комитет

СССР

II0 AcJIoM H306pcTcHHII и открытиЯ

Опубликован@150781. Бюллетень Н9 26 с

Дата опубликования описания 15. 07 . 81 (53) УДК 881. З (088. 8) (72) Авторы изобретения

В.М. Стогний и A.A. Сильченко (71) Заявитель (54) УСТРОИСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА

ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ

Изобретение относится к вычислительной технике и может бить использовано и цифровых вычислительных устройствах.

Известно устройство контроля последовательности импульсов, содержащее элементы И, ИЛИ, триггер и элемент задержки 11 .

Недостатками этого устройства являются критичность к параметрам контролируемых импульсов (между фронтами импульсов должны быть интервалы не меньше, чем длительность импульса), а также невозможность выявить пропадание подряд четного числа импульсов.

Наиболее близким по технической сущности и предложенному является устройство для контроля источника . последовательности импульсов, содержащее два триггера, схему сравнения, элементы ИЛИ и исполнительный элемент E2J .

Недостатком этого устройства является низкая надежность контроля, так как контролируется только наличие появления четного или нечетного импульса и не контролируется очередность их следования. Кроме того, из-, за временных сдвигов фронтов сравниваемых импульсов возможна ложная выдача сигнала сбоя при правильном функционировании источника последовательности импульсов.

5 Пель изобретения — повышение надежности контроля.

Поставленная цель достигается тем, что в устройство для контроля источника последовательности импульсов,содержащее триггер, элемент ИЛИ и схему сравнения, введены счетчик, дешифратор и группа элементов И, а схема сравнения выполнена из триггера, элемента НЕ и элемента И, при

15 этом вход счетчика соединен с первым выходом источника последовательНосТН импульсов, разрядные выходы счетчика соединены соответственно с входами дешифратора,выходы кото2р рого соединены соответственно с первыми входами элементов И группы, вторые входы элементов И группы соединены соответственно с группой выходов источника последовательности

25 импульсов, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с входом установки в ноль триггера схемы сравнения, выход триггера схемы срав30 нения соединен с перэым входом зле847321 мента И схемы сравнения, второй вход которого соединен с вторым выходом источника последовательности импульсов, третий вход элемента И схемы сравнения соединен через элемент НЕ со входом установки в единицу триггера схемы сравнения и с третьим выходом источника последовательности импульсов, выход элемента И схемы сравнения соединен с входом устанояки в единицу триггера, вход Установки в ноль которого соединен с шиной

"Сброс", а выход триггера является выходом сигнала сбоя устройства.

На фиг. 1 приведена функциональная схема устройства, на фиг. 2 - временные диаграммы, иллюстрирующие его работу.

Источник последовательности иМпульсов содержит запускающее устройство 1 н распределитель 2 импульсов.

Устройство для контроля источника

-последовательности импульсов содержит делитель 3 частоты, дешифратор 4, элементы И 5, элемент ИЛИ б, схему сравнения, состоящую иэ элемента НЕ

7, триггера .8, элемента И 9 и триггера 10. Вход установки в 0 триггера

10 подключен к шине "Сброс", а выход триггера 10 является выходом сигнала сбоя устройства.

Устройство работает следующим образом.

С выхода запускающего устройства

1 импульсы поступают на распределитель 2 импульсов, который формурует последовательностей импульсов, сдвинутых по отношению друг к другу (фиг.2а).

Одновременно с запускающего устройства 1 импульсы поступают на счетчик 3. Код, соответствующий номеру импульса контролируемой последовательности, с выхода счетчика поступает на входы дешифратора, на выходе которого получаем последовательность,импульсов, сдвинутых по отношению друг к другу, как показано на фиг. 2б. Импульсы с выходов дешнфратора поступают на первый вход элементов И 5, иа второй вход которых поступают импульсы с соответствующего выхода распределителя

2 импульсов. Импульсы с выходов элементов И 5 суммируются на элементе ИЛИ б, на выходе которого получаем последовательность импульсов, аналогичную последовательности,запускающей распределитель 2 импульсов.

Импульсы с запускающего устройства через элемент НЕ 7 схемы сравнения и импульсы с, выхода элемента ИЛИ б поступают на входы триггера 8 и элемента И 9, входящих в.сравнения;

Триггер 8 при поступлении на его вход импульса с выхода элемента НЕ 7 открывает элемент И 9. Импульсы с выхода схемы ИЛИ б при поступлении. на второй вход триггера 8 запирают элемент И 9 (импульсы на выходе триггера 8 показаны на фиг.2в), Запускакицее устройство 1 стробирующими импульсами (фиг.2в) опрашивает состояние. выхода триггера 8 во временном интервале в соответствии с фиг.2в.

При правильном чередовании импульсов контролируемой последовательности импульсы на трех входах элемента И 9 не совпадают по времени, при этом на выходе элемент И 9 отсутствует сигнал, взводящий триггер 10.

При неисправности одного из выходов распределителя 2 импульсов

15 (отсутствие импульса на соответствующем выходе, фиг.2а, 2в -. отсутствующий импульс заштрихован) на вход триггера 8 не поступает сигнал с выхода схемы И б. Так как на входе щ элемента И 9 отсутствует запрещающий ..сигнал с выхода триггера 8, на выходе элемента И 9 появляется импульс (фиг.2в) и взводит триггер 10, формирующий сигнал сбоя.

При нарушении чередования следования импульсов, например при выходе двух импульсов по первому выходу и отсутствие импУльса по третьему входу (заштрихованиые импульсы на фиг. 2а), схема работает аналогичЗО н образом.

Формула .изобретения

Устройство для контроля источника последовательности импульсов, содержащее триггер, элемент ИЛИ и схему сравнения, о т л и ч а ю щ е е с я тем, что, с целью повышения надежgg ности, в него введены счетчик, дешифратор и группа элементов И, а схе» .ма сравнения выполнена из триггера, ! элемента НЕ и элемента И, при этом вход счетчика соединен с первым выходом источника последовательности импульсов, разрядные выходы счетчика соединены соответственно с входами дешифратора, выходы которого соединены соответственно с первыми входами элементов И группы, вторые входы элементов И группы соединены соответственно с группой выходов источника последовательности импульсов, выходы: элементов И группы соединены с входами элемента ИЛИ, выход кото« ээ рого соединен с входом установки в ноль триггера схемы сравнения, выход триггера схемы сравнения соединен с первым входом элемента И схемы сравнения, второй вход которого соединен с вторым выходом источника после. довательности импульсов, третий вход элемента И схемы сравнения соединен через элемент НЕ со входом установки в единицу триггера схемы сравнения и с третьим выходом ис(Оам 1

Air реелредвлиттем

М3ве. УвиирРотож

ып Р/Ф бм Ы Тр 10

Составитель 3. Ионсеенко

Техред Э.Чужик. Корректор Н. Швыдкая

Редактор А. Долиннч

Заказ 5500/76 Тираж 745 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная,4 ппп .патент за. 3506 точника последовательности импульсов, выход элемента И схемы сравнейия соединен с входом установки в единицу триггера, вход установки в ноль которого соединен с шиной

"Сброс", а выход триггера является выходом сигнала сбоя устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР и 440665, кл. G 06 F 11/00, 1972.

2. Авторское свидетельство СССР.В 388262, кл. G 06 F . .11/00, 1969 (прототип).

Устройство для контроля источникапоследовательности импульсов Устройство для контроля источникапоследовательности импульсов Устройство для контроля источникапоследовательности импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам для контроля и отладки цифровых управляющих систем, и может быть использовано для имитации функционирования объекта управления, в частности корабельного оружия

Изобретение относится к компьютерным технологиям, в частности к системам и способам формирования дамп файла при возникновении сбоя в работе программы (аварийном завершении программы) в вычислительных системах с ограниченными ресурсами

Изобретение относится к системе с многоядерным центральным процессором, в частности к способу устранения исключительной ситуации в многоядерной системе

Изобретение относится к вычислительной технике и может быть использовано при построении управляющих вычислительных машин (УВМ), нечувствительных к сбоям программ

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ), например в системах управления газотурбинного двигателя

Изобретение относится к вычислительной технике и предназначено для автоматизированной отладки программного обеспечения мультимашинных систем, работающих в реальном масштабе времени и имеющих общую память

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ)

Изобретение относится к вычислительной технике и может быть использовано для выявления циклических процессов анализируемой программы, регистрации их параметров и хранения регистрируемой информации в блоке памяти с последующей выдачей по запросу
Наверх