Устройство задержки

 

О П И С А Н И Е >869036

ИЗО6РЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Реслублии (61) Дополнительное к авт, свид-ву (22) Заявлено 29. 10. 79 (21) 2832913/18-21 (51) M. Кл.

Н 03 К 17/28 с присоединением. заявки М

Государстианвй коиитет

СССР (23) Приоритет ио делан язобратеиий и открытий

Опубликовано 30.09.81. Бюллетень М 36 (53) УДК 621.373. . 3 (088. 8) Дата опубликования описания 30.09.81 (72) Автор изобретения

Е. С. Богодухов (71) Заявитель (54) УСТРОЙСТВО ЗАДЕРЖКИ

Изобретение относится к импульсной технике, а именно к устройствам электронной коммутации, Известно устройство задержки, содержащее интегрирующий элемент, счетчик импульсов или конденсатор и элементы НЕ, подключенные ко входу и выходу интегрирующего элемента 11 ).

Недостатком данного устройства является то, что оно может выдать ложный сигнал на выходе даже при отсут10 ствии входного сигнала запуска, Наиболее близким к предлагаемому по технической сущности и достигаемому результату является устройство за1$ держки, содержащее интегрирующий элемент, ко входу которого подключены конденсатор фильтра и коллектор входного транзистора, к базе которого подключен ключ запуска, к выходу интегрирующего элемента подключен вход элемента НЕ (2), Недостатком этого устройства является невысокий коэффициент отношения выходного сигнала к помехам, значительное потребление тока от источника питания, ограниченные функциональные возможности.

Цель изобретения — увеличение отношения сигнал/помеха, уменьшение потребления тока от источника питания и расширение функциональных возможностей.

Поставленная цель достигается тем, что в устройстве задержки, содержащем интегрирующий элемент, ко входу которого подключены конденсатор фильтра и коллектор входного транзистора, к базе которого пбдключен ключ запуска, к выходу интегрирующего элемента подключен вход элемента НЕ, введен элемент И-.НЕ, выход которого соединен с коллектором входного транзистора, входом интегрирующего элемента и конденсатором фильтра, один вход элемента

И-НЕ соединен с выходом элемента 11F. и эмиттером входного транзистора, а второй вход элемента И-HE соединен с ба8690 зой входного транзистора и объединен:ным входом-выходом устройства.

На чертеже представлена схема предлагаемого устройства.

Устройство задержки, вход и выход которого объединены, содержит интегрирующий элемент 1, входной транзистор 2, база которого соединена с точкой входа-выхода устройства и выводом резистора 3, второй вывод которого 1О подключен к источнику питания. Эмиттер транзистора 2 соединен с входом элемента И-НЕ 4 и коллектором выход-, ного транзистора элемента HE 5, вход которого соединен с выходом интегрирующего элемента 1, Выход элемента

И-HE 4 соединен с конденсатором б фильтра, коллектором транзистора 2 и входом интегрирующего элемента 1, Вход запуска на устройство задержки

20 подается с контакта 7.

Устройство работает следующим образом.

В исходном положении, при отсутствии сигнала запуска контакт 7 замкнут, 25 следовательно, напряжение на входевыходе устройства равно нулю. На коллекторе, выходах элементов 1 и 4 npuif 11 сутствует высокий потенциал 1, на

er u выходе элемента.5 сигнал равен 0 конденсатор 6 заряжен до величины напряжения питания Оп.

При поступлении сигнала запуска ,контакт 7 размыкается, напряжение на входе-выходе устройства возрастает от

35 пуля до величины помехи О о„„= О +

+ U <, т. е. определяется падением напряжения на выводах эмиттер — база и коллектор — эмиттер выходного тран40 зистора в элементе 5, находящегося в режиме насьпцения, Открывшийся транзистор 2 разряжает конденсатор 6, низкий потенциал на конденсаторе 6 и на входе элемента 1 разрешает отработку требуемой задерж45 ки времени интегрирующим элементом 1.

После отработки задержки времени на выходе элемента 1 появляется сигнал "0", транзистор в элементе 5 закрывается, транзистор 2 запирается., а элемент 4 открывается, сигнал на входе-выходе устройства возрастает до величины Оп (без нагрузки или при нагрузке на входы элементов И-НЕ, например, для логических элементов серий !ЗЗ, 155 и т. д.).

Конденсатор 6 малой емкости исклю.чает появление помехи на входе эле36 4 мента 1 в момент подключения элемента, 5 после отработки задержки.

После снятия сигнала запуска, т. е, замыкания контакта 7, схема возвращается в исходное состояние, сигнал на входе-выходе равен нулю.

Отношение К„ сигнал/помека для предлагаемого устройства определяется выражением

U где U — падение напряжения на пере36 ходах эмиттер-база входного транзистора;

U — падение напряжения на переЭК ходе эмиттер-коллектор открытого насыщенного выходного транзистора, Из анализа данного выражения следует, что, величина Кп не заЪисит от параметров резисторов устройства. Для увеличения К следует увеличить велиП чину О„ (например, использовать серийные логические элементы с более высоким напряжением питания или при несерийных элементах поднять величину Ог, не увеличивая потребления ими тока).

Формула изобретения

Устройство задержки, содержащее интегрирующий элемент, ко входу которого подключены конденсатор фильтра и коллектор входного транзистора, к базе которого подключен ключ запуска, к выходу интегрирующего элемента подключен вход элемента НЕ, о т л и.— ч а ю щ е е с я тем, что, с целью увеличения отношения сигнал/помеха, уменьшения потребления питания и расширения функциональных возможностей, в него введен элемент И-НЕ, выход которого соединен с коллектором входного транзистора, входом интегрирующего элемента и конденсатором фильтра, один вход элемента И-НЕ соединен с выходом элемента НЕ и эмиттером входного транзистора, а второй вход элемента И-HE соединен с базой входного транзистора и объединенным входом-выходом устройства, Источники информации, принятые во внимание при экспертизе

1. Патент Франциц № 2044420, кл. Н 03 К 5/00, 1970.

2 ° Авторское свидетельство СССР .№ 553746. кл. Н 03 К 17/28, 01.12,75.

869036 выход

Вход

Заказ 8356/85

Тираж 991 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Составитель Ю. Романовский

Редактор Л„ Пчелинская Техред А. Ач Корректор Г. Решетник

Устройство задержки Устройство задержки Устройство задержки 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к технике асинхронной коммутации пакетов информации в сетях передачи данных, в каждом физическом канале которых данные передаются в одном направлении в виде коротких пакетов информации и поступают к включенным в линию связи узлам коммутации (соответственно и к приемным устройствам пользователей сети) последовательно во времени

Изобретение относится к импульсной технике и может быть использовано в качестве таймера в системах управления

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к коммутационной электронной технике и может быть использовано, например, при построении систем контроля и измерения, в которых требуется индивидуальная изоляция коммутируемых каналов друг от друга

Изобретение относится к области коммутирующих устройств на тиристорах и предназначено для защиты нагрузки от токовой перегрузки, возникающей, например, при избыточной механической нагрузке электродвигателей или их заклинивании

Изобретение относится к импульсной технике и может быть использовано в устройствах систем управления

Таймер // 2004011
Наверх