Запоминающее устройство с обнаружением ошибок

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

-К АВТОРСКОМУ СВИДШЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 140181 . (21) 3234971/18-24

Союз Советскнв

Социалистический

Республик

«<>955197 (И)М Кк з с присоединением заявки №G 11 С 11/ОО

Государственный комитет.

СССР по делам изобретений н открытий (23) Приоритет — . (S3) УДК681. 327 (088. 8) Опубликовано 300882, Бюллетень ¹32

Дата опубликования описания 300882 (72) Авторы изобретения

Н;Д. Рябуха и В.Н. Горшков

Ф. (71) Заявитель (54) ЗАПОМИНАЙЦЕЕ УСТРОЙСТВО С ОБНАРУЖЕНИЕМ

ОШИБОК

25.Йэобретение относится к запоминающим устройствам.

Известно запоминающее устройство с обнаружением ошибок, содержащее накопитель, соединенный с входным, выходным и адресным регистрами, пер- вый и -второй блоки сверток по модулю два, входы которых подключены соответственно к входам адресного и вход- ð ного регистров, а выходы — к входам первого сумматора, третий и четвертый блоки сверток по модулю два, входы которых соединены соответственно с

-входом адресного и с выходом выходно.го регистров, а выходы — с входами второго сумматора, причем выход каж го,сумматора соединен с входом соотетствующего счетчика, а выходы счет. чиков подключены к входам вычитателя (11 .

Недостатками этого устройства яв ляются невозможность контроля более чем одного массива информации и большое количество оборудования.

Из известных эапоминающнх уст-. ройств. наиболее близким техническим решением к предлагаемому является запоминающее устройство с обнаруже-, нием ошибок,-.содержащее накопитель, входы которого подключены к. выходам адресного регистра и входного информационного регистра, а выходы - к . входам выходного информационного регистра, первый и второй блоки свер ток по модулю два, выходы которых соединены с входами сумматора, а вход первого иэ них соединен с входом адресного регистра, являющимся одним из входов устройства, друтим входом которого является вход входного информационного регистра, счетчик, вход которого подключен к выходу сумматора, а первый выход — к одному иэ входов вычитателя, выход которого является выходом устройства, элементы

ИЛИ и контрольный регистр, .вход которого подключен к второму выходу счетчика, а выход - к другому входу вычитателя, входы элементов ИЛИ подключены к выходу выходного информационного регистра и входу входного информационного регистра, а выходык входам второго блока, свертки по модулю два )2j .

Недостатками этого устройства являются невоэможйость контроля более чем одного массива информации и большое количество оборудования, что снижает его надежность.

955197

Цель изобретения — повышение на- дежности устройства.

Поставленная. цель достигается тем, что в запоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по модулю два и счетчик, причем входы накопителя подключены соответственно к выходам регистра слова и адресного 10 регистра, а выходы — к входам выход.ного регистра, выходы которого соединены с первыми входами элементов ИЛИ первой. группы, входы первого и второго сумматоров по модулю два подклю- t5 чены соответственно к входу адресного регистра и к выходам элементов ИЛИ первой группы, выходы первого и второго сумматоров по модулю два соединены соответственно с входами третьего сумматора ro модулю два, вторые входы элементов ИЛИ первой группы, входы адресного регистра и один из выходов счетчика являются соответственно информационными и адресными входайи и контрольным выходом устройства, введены вторая группа элементов ИЛИ, группа элементов И, элемент HE и элемент И, первый и второй входы которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ, вход которого соединен с первыми входами элементов И группы и является управляющим входом устройства, вторые входы элементов И группы подключены к выходам выходно- 35 го регистра, а выходы соединены с одними иэ входов счетчика, другой вход которого подключен к выходу элемента

И, а другие выходы соединены с первыми входами элементов ИЛИ второй груп- 4О пы, вторые входы которых подключены к вторым входам элементов ИЛИ первой группы, а выходы — к входам регистра слова.

На чертеже представлена функциональ45 ная схема предлагаемого устройства.

Устройство содержит накопитель 1, регистр 2 слона, выходной регистр 3, адресный регистр 4, первую 5 и вторую б группы элементов ИЛИ, первый

7, второй 8 и третий 9 сумматоры по модулю два, элемент И 10, элемент

HE 11, группу элементов И 12 и счетчик 13 реверсивного типа. На чертеже обозначен управлякж(ий вход 14 устройства.

Устройство работает следующим образом.

B исходном состоянии регистры .2-4, а также реверсивный счетчик 13 обнулены. В режиме записи код адреса и 60 код записываемого слова подаются соответственно на входы регистра 4 и, через группу элементов ИЛИ б, на входы регистра 2 и производится запись слова в соответствующую ячейку нако пителя 1. Одновременно код адреса и код записываемого слова подаются соответственно на сумматор 7 и, через элементы ИЛИ 5 на сумматор 8, которые вырабатывают бйты четности адреса и записываемого слова. Биты четности объединяются сумматором 9 в результирующий бит. С управляющего входа 14 на вход элемента HE 11 при этом поступает нулевой сигнал. Следовательно, на выходе элемента HE 11 при этом будет единичный уровень.

В случае единичного значения результирующего бита он через элемент И 10 поступает на вход реверсивного счетчика 13. Содержимое счетчика 13 увеличивается на единицу, так как при записи информации он работает как сум-, мирующий. Таким образом, к концу за« писи всего массива информации в накопитель 1 счетчик 13 зафиксирует количество результирующих одиночных битов, равных "1". Зафиксированное, счетчиком 13 число (контрольный код) передается через элементы ИЛИ б s регистр 2 и записывается в накопитель 1 где сохраняется до тех пор пока соответствующий масаив информации находится в накопителе 1. Аналогично производится запись любого другого массива информации.

Перед считыванием массива информации соответствующий контрольный код из накопителя 1 поступает на регистр 3.. При подаче единичного сигнала на вход 14 через элементы И 12 группы происходит запись контрольнохо кода в счетчик 13. В режиме считывания массива информации в каждом такте обращения число, соответствующее коду адреса, извлекается из нако .пителя 1 и поступает через регистр

3 на выход устройства. Одновременно код адреса и код считанного слова подаются соответственно на сумматор

7 и, через элементы ИЛИ 5, на сумматор 8, которые как и при записи вырабатывают биты четности адреса и считываемого слова, объединяемые сумматором 9 в результирующий бит.

При этом на вход 14 подается нулевой сигнал. Результирующий бит через элемент И 10 поступает на вход счетчика 13, который при считывании работает как вычитающий. После считывания последнего числа массива информации в счетчике 13 будет зафиксировано количество ошибок. Если во время записи или считывания в запоминающем .устройстве воз.никали ошибки, искажающие адресную или числовую информацию, то в счетчике 13 формируется код суммарного количества ошибок, отличный от нуля. Если ="-agzxcvposaeное количество ошибок недопустимо велико, то считывание массива информации производится повторно, при этом в счетчик 13 вновь предварительно

9551 записывается контрольный код для считывания массива информации, K началу записи нового массива информации счетчик 13 устанавливается в нулевое состояние.

Технико-экономическое преимущест- 5 во предлагаемого устройства заключается в его более высокой, по сравнению с прототипом, надежности, так как оно позволяет контролировать запись и считывание произвольного количества массивов информации при меньших аппаратурных затратах.

Формула изобретения

Запоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по модулю два и счетчик, причем входы на,копителя подключены соответственно к выходам регистра слова и адресно го регистра, а выходы - к входам выиадного регистра, выходы которого соединены с первыми входами элементов ИЛИ первой группы, входы пер- вого и Второго сумматоров по модулю два подключены соответственно к входу адресного регистра и к.выходам элементов ИЛИ первой группы, выходы первого и второго суьзааторов по моду.-.. лю два соединены соответственно с

97 6

I входами третьего сумматора по модулю два, вторые входы элементов ИЛИ первой группы, входы адресного счетчика и один из выходов счетчика являются соответственно информационными и адресными входами и контрольным выходом устройства, о т л н ч а ю щ е е с я тем, что, с целью повышения надежности устройства, оно содержит вторую группу элементов ИЛИ, группу элементов И, элемент НЕ и элемент И, первый и второй входы которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ,. вход которого соединен с первыми входами элементов И группы и является управляющим входом устройства, вторые входы элементов И группы подключены к выходам выходного регистра, а выходы соединены с одним из входом счетчика, другой вход которого подключен к выходу элемента И, а другие выходы соединены с первыми входами элементов ИЛИ второй группы, вторые входы которых подключены к вторым входам элементов ИЛИ первой группы, а выходы — к входам регистра слова.

Источники информации, принятые во внимание при экспертизе, 1. Авторское свидетельство СССР

Р 672655, кл. G 11 С 29/ОО, 1979.

2. Авторское свидетельство СССР по заявке 9 2876290/18-24, кл. С, 11 С 29/00, 1980 (прототип).

Составитель Т. Зайцева

Редактор Н. Гришанова Техред T.Фанта Корректор М. Шароши

Заказ 6447/60 2ираж 622 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113/35, Москва, Ж«35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная,

Запоминающее устройство с обнаружением ошибок Запоминающее устройство с обнаружением ошибок Запоминающее устройство с обнаружением ошибок 

 

Похожие патенты:

Изобретение относится к области вычислительной, техники и может быть использовано в системах накопления и обработки больших .массивов инфор .мации, в частности в ЭВМ с гологра-., фической памятью.

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх