Цифровой преобразователь координат

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< 960834 (6I ) Дополнительное к авт. свид-ву (22)Заявлено 27,03.83 (21) 3265580/18-24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 23.09.82. Бюллетень №35

Дата опубликования описания 23.09.82 (51) M. Кл.

G 06 S 15/20

3Ьсудврсткииы6 комитет

СССР ао делам изебретеиий и открытий (53) УДК681 32 (088.8) 1

Е. Ф. Киселев, Е. О. Березовский и О. А. Кузина 1 Рт Я Я()о.ЩЯ

1 (72) Авторы изобретения :>А ЕИТНО(7l) Заявитель

БИБЛИОТЕКА (54) ЦИФРОВОЙ ПРЕОБРАЗОБАТЕЛЪ КООРДИНАТ

Изобретение относится к вычислительной технике и предназначено дпя выпопнения операций преобразования коордийат: прямого (полярных г, т в прямоугольные

X,× ) и обпатного (прямоугольных Х,Ч в полярные 1, т ) и может быть использовано, например, для обработки координатной информации в устройстве отображения информации (УОИ) метеорологической радиолокационной станции (МРЛ).

Известен цифровой преобразоватепь координат, в котором операции преобразования координат выполняются с применением число-импульсной обработки информации P), Однако данный преобразователь отно% ситепьно сложен, так как вычисления в нем производятся с помощью формирования радиально-круговой развертки по параллельным кодам синуса и косинуса аргумента т . 20

Наиболее близким по технической сущности к изобретению является цифровой преобразователь координат, содержащий генератор импульсов, два счетчика фазы, 2 схему сравнения, блок памяти, два число-импульсных умножитепя, цифровой компаратор, квадрантный переключатепь,, два суммирующих счетчика. Преобразоватепь позволяет осуществить как прямое, так и обратное преобразование путем чиспо-импульсного развертывания во времени си- ° нусно-косинусных зависимостей с использованием кусочно-линейной аппроксимации и вычисления координаты т" на основе принципа развертывающего уравновешивания .12 ..

Недостатком известного преобразователя является его сложность, обусловленная реализацией развертывания функциональных зависимостей по двум аргументам (при вычислении координаты V зави- симости развертываются по двум аргументам поочередно, а при вычислении другой любой координаты — последовательно).

Бель изобретения - сокращение объема оборудования и повыщения быстродействия.

3 96083

l0 !

30

55

Поставпеннвя цель достигается тем, что в преобразователь, содержащий счетчик углов, коммутатор кодов, блок памяти угповых коэффициентов и два чиспо.— импупьсных умножитепя, причем счетный вход счетчика углов подключен к числоимпульсному входу преобразователя, ус» твновочный вход счетчика углов является первым установочным входом преобразователя, а информационные входы счетчика углов подкпючены к первой входной кодовой шине преобрвзоватепя, выходы счетчика углов подключены к адресным входам бпока памяти угповых коэффициен тов и образуют первую выходную шину преобразователя, выход старшего разряда счетчика углов является первым управляющим выходом преобразователя, первая группа выходов блока памяти угловых коэффициентов подключена к кодовым входам первого число-импульсного умножитепя, а вторая — к кодовым входам второro число-импульсного умножитепя, числоимпупьсные входы которых подключены к число-импульсному входу преобразователя 5 в установочные — к второму установочному входу преобразователя, к первой группе входов коммутатора кодов подкпючена первая входная кодовая шина, а ко.второй -, вторая входная кодовая шина, управпян щий вход коммутатора является первым управляющим входом преобразоввтепя, дополнительно введены коммутатор импульсов, третий и четвертый число-импульсные умножитепи, число-импульсный сумматор, реверсивный счетчик координат и блок анвлиэв знака, причем выход коммутатора кодов подключен к кодовым вхоAGM третьего число-импульсного умножителя и реверсивного счетчика координат, кодовые входы четвертого число-импульс40 ного умножитепя подключены к второй входной кодовой шине, установочные Входы третьего и четвертого число-импульсного умножителя соединены с вторым установочным входом преобразователя, число-импульсный вход третьего число-импульсного умножитепя соединен с первым выходом коммутатора импульсов, чиспоимпульсный вход четвертого чиспо-импупьсного умножителя соединен с вторым 50

BbIxoAoM коммутвтора импульсов, выходы третьего и четвертого число-импульсных умножителей соединены с первым и вторым число-импульсными информационными входами число-импульсного сумматора соответственно, первый управляющий вход которого соединен с выходом младшего разряда коммутатора кодов, второй, 4 4 третий, четвертый и пятый управляющие входы число-импульсного сумматора яв. ляются соответственно вторым, третьим, четвертым и пятым упрввпяющими входами преобразователя, шестой управляющий вход число-импульсного сумматора подключен к первому выходу блока анализа знака, первый и второй входы которого соединены с четвертым и пятым управляющими входами преобразователя соответственно, третий и четвертый входы этого блока являются знаковыми входами преобразователя, второй выход блока анализа знака подключен к управляющему

1 входу коммутатора импульсов, третий и четвертый выходы блока анализа знака являются знаковыми выходами преобразователя, третий и четвертый установочные входы преобразователя соединены с первым и вторым установочными входами число-импульсного сумматора соответственно и реверсивного счетчика координат, первый выход число-импульсного сумматора соединен с суммирующим входом, а второй - с вычитающим входом реверсивного счетчика координат, третий выход является выходом младшего разряда второй выходной кодовой шины, выходами старших разрядов которой являются выходы реверсивного счетчика координат, выход старшего разряда которого является вторым управляющим выходом преобразователя, выходы первого и второго число-импульсных умножителей соединены соответственно с первым и вторым входами коммутатора импульсов.

Кроме того, коммутатор импульсов с остоит из пвух элементов 2-2 И-2ИЛИ, причем первые входы этих элементов явля к:тся инверсными и подключены к управляющему входу коммутатора, вторые входы этих элементов подкпючены к второму входу коммутатора, третьи входы - к управляющему входу коммутатора, четвертые входы - к первому входу коммутатора, выход первого элемента является первым выходом коммутатора, в второго — вторым.

При этом блок внапизв состоит из двух попусуммвторов элемента ИЛИ и элемента 2-2И-2ИЛИ с инверсией по первому входу, причем входы элемента

ИЛИ соединены с первым и вторым входом блока, а входы первого полусумматора — c третьим и четвертым входами блока, первый и второй вход элемента 22И-2ИЛИ соединены с выходом эпемснта

ИЛИ, третий вход — с четвертым входом бпока, а четвертый - с выходом первого

5 960834

Сумматор 9 содержит триггер 42, полусумматоры 43 и 44, коммутатор 45 импульсов, комбинационные элементы 4653 и выходы 54-56 элементов 48, 47 и 4 9 соотве тстве ни о.

Блок 11 анализа знака содержит попусумматоры 57 и 58 и кол1бинационные ,элементы 59 и 60. полусуммвтора, BbIxoA этого элемента подключен к первому выходу блока и первому входу второго полусумматора, второй вход которого соединен с вторым входом блока, а выход является вторым BbIxoAQM блока, третий выход блока соединен с выходом первого попусумматора, четвертый выход блока соединен с его четвертым входом.

Число-импульсный сумматор содержит 30 два полусумматорв, триггер, три элемента 2-2И-2ИЛИ с инверсией по первому входу, элемент 2-2И-2ИЛИ, три элемента И, элемент ЗИ-2ИЛИ, элемент 2И2ИЛИ с инверсией по первому входу эпе- 15 мента И; элемент И с одним инверсным входом, причем первые и вторые входы первого, второго и третьего элементов

2-2И-2ИЛИ с инверсией по первому входу подключены к шестому управляющему 20 входу сумматора, третий и четвертый вхо-ды первого элемента 2-2И-2ИЛИ с инверсией по первому входу подключены к третьему и второму управляющему входу сумматора соответственно, третий и чет- у5 вертый входы второго и третьего элемента 2-2И-2ИЛИ с инверсией ло первому входу соединены с первым и вторым число-импульсными входами сумматора, выход первого элемента 2-2И-2ИЛИ с инверсией по первому входу соединен с первым входом элемента 2-2И-2ИЛИ и инверсным входом элемента И с одним инверсным входом, выход второго элемента 2-2И-2ИЛИ с инверсией по перво35 му входу соединен с вторым и третьим входом элемента 2-2И-2ИЛИ и первым входом первого элемента И, выход третьего элемента 2-2И-2ИЛИ с первым инверсным входол1 соединен с прямым

40 входом элемента И с одним инверсным входом, выход которого соединен с первым входом первого попусумматора, выход суммы которого соединен с первым входом второго полусумматора и первым

45 входом первого э лемента 3 И-2 ИЛИ, выход этого элемента подключен к второму выходу число-импульсного сумматора, пятый управляющий вход сумматора соединен с втбрым входом первого элемента И, выход которого соединен с вторым

50 входом полусумматора, выход переноса которого соединен с вторым входом элемента ЗИ-2ИЛИ, четвертый управляющий вход число-импульсного сумматора соединен с четвертым входом элемента 2-2И2ИЛИ> выход которого соединен с первым входом второго элемента И и вторым входом второго полусумматора, выход суммы которого соединен с тактовым входом триггера, прямой выход которого подключен к второму входу второго элемента И и третьему выходу сумматора, а инверсный — к третьему входу элемента ЗИ2ИЛИ, выход инверсии переноса второго полусумматора соединен с четвертым входом элемента ЗИ-2ИЛИ и третьим входом второго элемента И; выход которого соединен с первым выходом число-импульсного сумматора, первый, второй и третий входы элемента 2И-2ИЛИ с первым инверсным входом подключены к первому управляющему, первому установочному и второму установочному входам число-импульсного сумматора соответственно, выход этого элемента соединен с BXOAOM установки нуля триггера, первый и второй входы третьего эпемента И соединены с первым управляющим и вторым установочным входами число-импульсного сумматора соответственно, выход третьего элемента И подключен к входу установки единицы триггера.

На фиг. 1 приведена структурная схема цифрового преобразователя координат; на фиг. 2 - функциональная схема сумматора; на фиг. 3 — то же, блока анализа знака.

Устройство содержит счетчик 1 углов, блок 2 памяти угловых коэффициентов, число-импульсные умножители 3-6, коммутатор 7 импульсов, коммутатор 8 йодов, число-импульсный сумматор 9, реверсивный счетчик 10 координат, блок 11 анализа знака, число-импульсный вход12 кодовые шины 13 и 14, информационные входы 15 и 16, управляющие входы 1721, установочные входы 22-25, выходы

26 и 27 число-импульсных умножителей

5 и 6, выходные кодовые шины 28 и 291 импульсные управляющие выходы 30 и

31, выход 32 младшего разряда кода коммутатора 8, разрядный выход 33 сумматора 9, информационные выхotuû 34 и 35, импульсные выходы 36 и 37 сумматора 9, управляющие выходы 38 и

39 логического блока 11 и выходы 40 и 41 умножителей 3 и 4 соответственно.

960834

8 ю» Обратное преобразование выпопняется на основе соотношений (3) (4) а= -г 941;

Ь=г 640р () (6) Ф (= „р, ФН=г, ф40=1-СО d, 943=Sind (7) ° °

Ф40= соб с(.

Ц(41 =) у1((с, (8) Фо=1х i ф14= (((. (2) На входы 17-21 поступают управпя щие сигналы П17-П21 соответственно, на входы 22-25 - установочные импупьсы И22-И25, на шины 13 и 14 — коды функций Ф13 и Ф14, на информационные входы 15 и 16 — информационные сигнапы Ф15 и Ф16, На выходах 26, 27, 36, 37, 40, 41, 54, 55 и 56 формируются чиспо-импульсные коды функций Ф26, Ф27, Ф36, Ф37, 16

Ф40, Ф41, Ф54, Ф55 и Ф56, на выхо- дах 38 и 39 бпока 11 — управляющие сигнапы П38 и П39, На выходных шинах 28 и 29 формируются коды Ф28 и Ф29, на выходах 30 15 и 31 - выходные импупьсы Н30 и И31, на информационных выходах 34 и 35— информационные сигналы Ф34 и Ф35.

В режиме прямого преобразования на шины 13 и 14 преобразователя подаются коды функций а на входы 15 и 16 — два старших разряда (((+2)-разрядного кода координаты

Я („ - приведенный угол, вепичина ко, торого определяется V1 младшими разря дами кода ч Вес старшего разряда ко-— да Ч равен Й.

В режиме обратного преобразования а на входы 15 и 16 поступают знаковые разряды координат Х, ч соответственно.

Работа преобразоватепя основана на воспроизведении функциональных зависимостей Ф40 и Ф41 некоторого аргумента 0 -o(- - методом кусочно-пинейной и аппроксимации, дпя чего служат блок.2 памяти, ссаержащий значения угповых коэффициентов функций 6(и с(. и (1 -COSo() для каждого участка аппроксимации, выбираемые по старшим разрядам кода аргумента о(, развертывающегося в счет45 чике 1 углов, и чиспо-импульсные умножитепи 3 и 4, на выходах 40 и 41 которых вырабатываются функции Ф40 и Ф41 чис по-импульсными кодами. а прямое преобразование -; на основе соотношений где Q=(XГ(ИЛи fYI) Ь=((((H I((.().

Функциональные зависимости Ф40 и

Ф41, воспроизводимые эа время развертки аргумента в счетчике 1, определяются предепами развертывания аргумента.

При развертывании аргумента от 0 до

0I « 7i(y. функции Ф40 и Ф41 определяются выражениями а при развертывании аргумента от с . Ао максимального значения (TC/E ), отпичаемого импупьсом ИЗО перепопнения счетчика 1, — выражениями вида

Соотношение (3), спужашее дпя вычисления приведенного узла (пр, реапизуется методом последовательного приближения, т.е. поиском такого угпа а((Ф3 =

= яр, для которого равенство (3 ) выполняется наиболее точно.,В табл. 1 приведены начальные состояния счетчиков 1 и 10, значения переменных.ol,5 и конечные резупьтаты вычислений (3)-(6) в зависимости от квадранта (и от режима работы, т,е, от того, вычисление какой иэ координат происходит. Логические сигналы П21=1, П20=1, П19=1, П18=1 определяют режим вычиспения Lf Y, Х,Ч соответственно, а сигнап

П38"-1 (или П38=0) - четный (1(, lV ) или нечетный (I ((() квадрант координаты Ч

Таблица 1

960834

0 I IXI О ! хС !Ч! 0

I у! ф 0 (K! Q® О

I V I 1Ц а

О О

О 0

О 0

О 0

1 0

1 0

0 1 0 1

1 О

1 0

О 1

О 1

О О

0 0

О О

О О

0 (Ч! !Х! Чщ, (X !М! Ч Д I Х! ltfa о — !х!

АР ! х!

О Г4 !х! жр Ц 2. /v! о ф х Iу/

0 I È

"np

В табл. 1 учтено, что при работе пре- д обраэователя в четном квадранте с выходов 40 и 41 снимаются функции аргумента, дополнительного к исходному (заданному) значению Я (, что обуславливает смену значений переменных а1 Ь и начальных состояний счетчиков 1 и 10, Коммутатор 7 импульсов служит для коммутации число-импульсных кодов функций Ф40 и Ф41 на выходы умножителей

5 и 6 по управляющему сигналу П39, вырабатываемому блоком 11.

Сумматор 9 предназначен для формирования по число-импульсным кодам Ф26 и Ф27 положительного число-импульсного кода Ф55 и отрицательных число-импульсных кодов Ф54, и Ф56, а на основе их40 число-импульсных кодов Ф36 и Ф37, поступающих на суммирующий и вычитающий входы счетчика 10 соответственно. При этом выходной число-импульсный код Ф.36 вырабатывается в спуц 1е формирования лишь кода Ф55, а код

Ф37 - в случае формирования хотя бы одного нз кодов Ф54 и Ф56. При одновременном формировании кода Ф55 и хотя бы одного из кодов Ф54 и Ф56 выходные коды Ф36 и Ф37 не вырабатываются, Для формирования кодов Ф36 и

Ф37 служат комбинационные элементы . 43, 44, 52 и 53. Триггер 42 формирует на выходе 33 младший разряд выходного кода Ф29. Комбинационные элементы 45-49 служат для формирования кодов Ф54, Ф55 и Ф56 по кодам Ф26 и

Ф27 и управляющим сигналам П18-П21 и П38, а комбинационные элементы 60 и 51 - для установки начальных условий по импульсам И24 и И25.

Блок 11 анализа знака предназначен для выработки информационных сигналов

Ф34 и Ф35; логических сигналов П38 и П39 в любом режиме работы в соответствии с выражениями

Ф34=Ф15 Ы ц 16 (9)

Ф35=-Ф 1 6; (10)

П38=(П20 М П21) ° Ф16 (П20 Ч П2 1 ) Ф3 5; . (11)

П39=П38® П21 1 (12) цикл вычисления каждой из координат начинается с установки счетчиков 1 и 10 в начальное состояние, определяемое табл,1, по импульсам установки И 22 И25.

При П21 1 с приходом тактовых импульсов по входу 12 в счетчике 1 происходит развертывание аргумента ф чис1 ло импульсные коды функций Ф40 и Ф41 поступают на тактовые входы умножителей 5 и 6, на кодовые входы которых подаются коды Q и Ь, причем на умножитель 5 код Q (или Q) поступает через коммутатор 8, управляемый сигналом

П17. Сумматор 9 вырабатывает числоимпульсные коды функций Ф36 и Ф37. цикл вычисления заканчивается по импульсу И31 обнуления счетчика 10. При этом Ф28 соответствует коду искомого значения Пр, первый и второй старшие разряды кода Ч снимаются с выходов

Блок памяти

17

Число-импульсный умножи тель

2 ° 1,5 =3

2 1,5-3

6 разрядный

10 разрядный

4 ° 1,5=6

Цифровой компаратор 1

Суммирующий счетчик 4

12. 1,5=18

3 ° 1,5=4,5

Коммутатор

Коммутатор импульсов

Число-импульсный сумматор

Схема сравнения

Реверсивный счетчик

7,5

3 1,5=4,5

Переключатель квадрантов

Блок анализа знака

Преимуществом данного преобразователя является также наличие одних и тех же как входных, так и выходных шин для обоих видов преобразования, что сокращает число входов и выходов устройства.

Кроме того, принятый способ моделирования соотношений (3)-(6) предполагаСравнительный анализ показывает, что применение предлагаемого устройства позволяет сократить затраты оборудования не менее чем на

Ъ1

960834 12

34 и 35 соответственно на основе соот- угольной координаты ф (или 0 ) выраже» ношений (9) и (10). ния (5) и (6). Знаковые разряды коорПри П20=1 с приходом тактовых им- динат )(и у вырабатываются на выхопульсов по входу 12 в счетчике 1,где дах 34 и 35 соответственно на основе находится вычисленное значение пр, про- у выражений (9} и (10). исходит развертка о до переполнения Макет предлагаемого преобразователя счетчика 1 (выработки сигнала ИЗО). реализован на ИС серии 133. СопоставПри этом в счетчике 10 находится код ление затрат оборудования в корпусах

Ф29 искомой координаты V .,микросхем, проведенное с учетом раэряд16 ности входных и выходных кодов И=10

При нулевом (ненулевом) начальном an@ известного устройства и предлагаемосостоянии счетчика 10 и запрещении ра- го, отражает табл. 2. За единицу иэмеботы канала формирования Ф41 (Ф40),рения принят корпус типа 401.14-3, по со счетчика 10 по импульсу ИЗО снима, отношению к которому корпус типа 402 ется код Ф29 первой (второй) прямо- t5 16«1 имеет коэффициент 1,5.

13 96 ет параллельное формирование суммируемых число-импульсных кодов, в то время как в известном устройстве вычис - ление соотношений, аналогичных (3)-(6), происходит с применением поочередной развертки по двум аргументам, что обуславливает длительность преобразования не менее чем в два раза большую, чем в предлагаемом устройстве.

Технико-экономический эффект изобретения заключается в том, что предлагаемое устройство проще известного и име ет примерно в два раза большее быстродействие..

Формула изобретения

0834 14,! тьего число,импульсного умножитепя и реверсивного счетчика координат, кодовые входы четвертого число-импульсного умиожителя подключены к второй входной кодовой шине, установочные входы тре тьего и четвертого число-импульсных умножителей соединены с вторым установочным входом преобразователя, чиспоимпульсный вход третьего число-импульс10 ного умножитепя соединен с первым выI ходом коммутатора импульсов, число-импульсный вход четвертого число-импульсного умножителя соединен с вторым выходом коммутатора импульсов, выходы третьего и че твертого число-импульсных умножителей соединены с первым-и вторым числоимпульсными информационными входами сумматора соответственно, пер30

4S

1. Цифровой преобразователь координат, содержащий счетчик углов, коммута» тор кодов, блок памяти угловых коэффициентов и два число-импульсных умножителя; причем счетный вход счетчика yr» пов подключен к число-импульсному входу преобразователя, установочный вход счетчика углов является первым устано вочным входом преобразователя, а информационные входы счетчика углов подклю чены к первой входной кодовой шине преобразователя, выходы счетчика углов подключены к адресным входам блока памя- ти угловых коэффициентов и образуют пер» вую выходную шину преобразователя, выход старшего разряда счетчика углов является первым управляющим выходом преобразователя, первая группа выходов блока памяти угловых коэффициентов подключена к кодовым входам первого числоимпупьсного умножителя, а вторая - к. кодовым входам второго число-импульсного умножителя число-импульсные входы которых подключены к число-импульсному

sxaay преобразователя, а установочные входы - к второму установочному входу преобразователя, к первой группа входов коммутатора кодов подключена первая входная кодовая шина, а ко второй - вторая входная кодовая шина, управляющий вход коммутатора является первым уп равляющим входом преобразователя, о тл и ч а ю шийся тем, что, с цепью сокрашения объема оборудования и повышения быстродействия преобразователя, s него введены коммутатор импульсов, третий, четвертый число-импульсные умножители, число-импульсный сумматор, . реверсивный счетчик координат и блок анализа знака;причем выход коммутатора кодов подключен к кодовым входам тревый управляющий вход которого соединен

20 с выходом младшего разряда коммутатора кодов, второй, третий, четвертый и пятый управляющие входы число-импульсного сумматора являются соответственно вторым, третьям, четвертым и пятым управляюшими входами преобразователя, шестой управляющий вход сумматора подключен к первому выходу блока анализа знака, первый и второй входы которого соедкнены с четвертым и пятым управляющими входами преобразователя соответственно, третий и четвертый входы этого блока являются знаковыми входами преобразователя, второй выход блоха анализа знака подключен к управляющему входу коммутатора импульсов, третий и четвертый выходы блока анализа знака являются знаковыми выходами преобразователя, третий и четвертый установочные входы преобразователя соединены с пер40 вым н вторым установочными входами число-импульсного сумматора соответственно и реверсивного счетчика координат первый выход число-импульсного сумматора соединен с суммирующим входом реверсивного счетчика координат, а второйс вычитающим, третий выход является выходом младшего разряда второй выходной кодовой шины, выходами старших разрядов которой являются выходы реверсивного счетчика координат, выход старшего разряда которого является вторым управляюшим выходом преобразователя, выходы первого и второго число-импульсных умножителей соединены соответственно с первым и вторым входами коммутатора импульсов.

2. Преобразователь по и, 1, о т л ич а ю ш и и с я тем, что коммутатор импульсов состоит из двух элементов 296083

2И-2ИЛИ, причем первые входы элементов 2-2И-2ИЛИ являются инверсными и подключены к управляюшему входу коммутатора, вторые входы элементов 2-2И2ИЛИ подключены к второму входу коммутатора, третьи входы — к управляюшему входу коммутатора, четвертые входык первому входу коммутатора, выход первого элемента 2-2И«2ИЛИ является первым выходом коммутатора, а второго — Ю вторым.

3. Преобразователь по и. 1, о т и ич а ю ш и и с я тем, что блок анализа знака состоит из двух полусумматоров, элемента ИЛИ и элемента 2-2И-2ИЛИ с. 15 первым инверсным входом, причем входы элемента ИЛИ соединены с первым и вторым входом блока, а входы первого попусумматора ««с третьим и четвертым входами .блока, первый и второй входы эле- 20 менте 2-2И-2ИЛИ соединены с выходом элемента ИЛИ, третий вход - с четвертым входом блока, а четвертый - с вы» ходом первого полусумматора, выход этого элемента подключен к первому вы- 2$ ходу блока и первому входу второго полусумматора, второй вход которого соединен с вторым входом блока, а выход является вторым выходом блока, третий выход блока соединен с выходом первого по-щ лусумматора, четвертый выход блока соединен с его четвертым. входом.

4. Преобразователь по п, 1, о т л ич а ю шийся тем, что число-импупьсный сумматор содержит два попусуммато- ра, триггер, три элемента 2-2И-2ИЛИ с инверсией по первому входу, элемент 22И-2ИЛИ, три элемента И, элемент ЗИ2ИЛИ, элемент 2И-2ИЛИ с первым инверсным входом элемента И, элемент И с одним инверсным входом, причем первые и вторые входы первого, второго и третьего элементов 2-2И-2ИЛИ с инверсией по первому входу подключены к шестому управляющему входу сумматора, . третий и четвертый входы первого элемента 2-2И-2ИЛИ с инверсией по первому входу подключены к третьему и второму управляюшему входу сумматора соответственно, третий и четвертый входы второго и третьего элемента 2-2И2ИЛИ с инверсией по первому входу: соединены с первым и вторым число-импульсными входами сумматора, выход первого элемента 2-2И-2ИЛИ с инверсией по первому входу соединен с первым вхо4 16 дом.элемента 2-2И-2ИЛЬ и инверсным входом элемента И с одним инверсным входом, выход второго эчемента 2-2И2ИЛИ с инверсией по первому входу соединен с вторым и третьим входом элемент та 2-2И-2ИЛИ и первым входом первого элемента И, выход третьего элемента 22И-2ИЛИ с инверсией по первому входу соединен с прямым входом элемента И с одним инверсным BxoAoM BbIxoA которого соединен с первым входом первого по 4 лусумматора, выход суммы которого соединен с первым входом второго попусумматора и первым входом первого элемента ЗИ-2ИЛИ, выход этого элемента подключен к второму выходу сумматора, пятый управляющий вход сумматора соеди нен с вторым входом первого элемента

И, выход которого соединен с вторым входом полусумматора, выход переноса которого соединен с вторым входом элемента ЗИ-2ИЛИ, четвертый управляюший вход сумматора соединен с четвертым входом элемента 2-2И-2ИЛИ, выход которого соединен с первым входом второго элемента И и вторым входом второго полусумматора, выход суммы которого соединен с тактовым входом триггера, прямой выход которого подключен к второму входу второго элемента И и тре тьему выходу сумматора, а инверсныйк третьему входу элемента ЗИ-2ИЛИ, выход инверсии переноса второго попусумматора соединен с четвертым входом элемента ЗИ-2ИЛИ и третьим входом второго элемента И, выход которого соединен с первым выходом сумматора, первый, второй и третий входы элемента 2И2ИЛИс первым инверсным входом подключены к первому управняющему, первому установочному и второму установочному входам сумматора соответственно, выход этого элемента соединен с входом установки нуля триггера, первый и второй входы третьего элемента Исоединены с первым управпяюшим и вторым установочным входами сумматора соответственно, выход третьего элемента И подключен и входу установки единицы триггера.

Источники информации, принятые во внимание при экспертизе

1„. Авторское свидетельство СССР

hb 742944, кп. G 06F 15/20, 1980.

2. Авторское свидетельство СССР по заявке М 2540011/18-24, кл. G 06 F 7/38, 1979 (прототип).

)ГО8 34

Составитель А, Чеканов

Редактор И. Николайчук Техред 3.Папий Корректор М. немчик

Заказ 7285/60 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, уп. Проектная, 4

Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат Цифровой преобразователь координат 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх