Буферное запоминающее устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советсннк

Соцналнстнчесннк

Республик

< 1993333 (53 ) Дополнительное к авт. синд-ву (22) Заявлено 03.09.81 (21) 3333409/18-24 (5l)N. Кл. ,Q11 С 19/00 с присоединением заявкн М

Гееуддрстееяемй кемятет

СССР (23) Прнорнтет

Опубликовано 30.01.83. Бюллетень М 4

Дата опубликования описания 30.01.83 аф делам ятебретеякй я етквьанй

{53) УДК327.

° 681.6 (088.8) Г. Б. Мелешко и Ю. А. Трофимав с

? 4

"t (72) Авторы изобретения (71 ) Заявитель (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть использовано в телеграфной аппаратуре, системах связи, системах отображения, передачи и обработки дискретной информации. . Известно устройство для управления накбпителями, предназначенное для заготовки пифро-буквенной информации, содержащее полупроводниковый накопитель, непрерывно работающий адресный счетчик считывания, регистр адреса записи и блок 0 сравнения кодов регистра ддреса записи и адресного счетчика считывания, выходы которого соединены с накопителем 1

Наиболее близким к предлагаемому

15 по технической сущности является буфе жое запоминающее устройство, содетикащее накопитель, адресный счетчик, подключенный к накопителю, счетчик записи, элементы И и ИЛИ, тактовые и установочные шины и формирователь. Это устройство предназначено для записи, хранения, коррекции и считывания цифро-буквенной информации. Адресация накопителя при

2 записи и считывании информации осуще ствляется за счет изменения момента выработки сигнала записи или считывания под воздействием соответствующих сии палов управления 1 2) .

Недостатком известного устройства являются ограниченные функциональные возможности устройства ввиду отсутствия воэможности одновременной записи и считывании информации, кроме того, отсутствует возможность определения состояния накопителя, т.е. его полного запоштения или отсутствия информации в нем. Это ограничивает область примене ния ЗУ данного типа, исключает воэможность его использования в качестве приемного ЗУ.

Бель изобретения - расширение функ циональных воэможностей устройства за счет одновременной записи и считывании информации.

Поставленная цель достигается тем, что в буферное запоминающее устройство, содержащее накопитель, адресные входы которого подключены к выходам первого счетчика, управляющий вход накопителя подключен к выходу первого элемента И, один вход которого подключен к первому выходу формирователя импульсов записи, другие входы первого элемента И подключены к выходам второго счетчика, вход которого подключен к выходу второго элемента И, один вход которого подключен к входу первого счетчика и является пер- tc вым входом устройства, другой вход второго элемента И подключен к второму выходу формирователя импульс овзаписи, вход которого является вторым входом устройства, дополнительно введены третий и четвертый счетчики, дешифратор, формирователь сигналов считывания, элементы И, элемент ИЛИ и регистр, информационные входы которого подключены к выходам накопителя, управляющий го вход регистра подключен к выходу третьего элемента И, входы которого подключены к выходам третьего счетчика, вход третьего счетчика подключен к выходу четвертого элемента И, один из входов которого подключен к входу первого счетчика, другой вход четвертого элемента И подключен к одному из выходов формирователя импульсов считывания, другой выход которого подключен к одному из вхо- gg дов элемента ИЛИ, входы формирователя импульсов считывания являются соответствующими входами устройства, другой вход элемента ИЛИ подключен к выходу

Второго элемента И Выход элемента ИЛИ . подключен к входу четвертого советчика, выходы которого подключены к одним иэ входов дешифратора, другие входы дешифратора подключены к выходам первого счетчика, выходы дешифратора являются выходами устройства, Такое построение устройства позволяет следить за порядком заполнения накопителя и сигнализировать об отсутс ввии в накопителе информации либо о его пол45 ном заполнении, кроме того, появляется возможность производить считывание в произвольные моменты времени относитель- но записи и одновременно с записью, что значнтельно расширяет функционал ные возможности устройства.

На чертеже изображена структурная схема предлагаемого устройства.

Устройство содержит накопитель 1, первый счетчик 2, вход 3 первого такта,. первый счетчик 4 (записи), первый зле- Я мент И 5, формирователь 6 импульсов записи, вход 7 записи, элемент И 8, информационные выходы 9 накопителя 1

М 4 подключены к входам регистра .10, выходы 11, управляющий вход 12, соединенный с выходом 13 элемента И 14, выходы 15 третьего счетчика 16, тактовый вход 17 счетчика 16, элемент И 18 с входами 19 и 20, выход 21 формирователя 22 сигналов считывания, вход

23 второго такта, вход 24 сигналов считывания, выход 25 формирователя 22, вход 26 элемента ИЛИ 27, вход 28 элемента ИЛИ 27, тактовый вход 29 четвертого счетчика 30, выходы разрядов которого подключены к соответствующим входам дешифратора 31, выходы устройства 32 и 33 и вход 34 записи.

Устройство работает следующим образом ф

Перед началом работы все счетчики

"устройства устанавливаются в одинаковое фаэовое состояние, соответствующее адресу первой ячейки накопителя ЗУ (первое фаэовое состояние), шины начальной установки на чертеже не показаны. 11ешифратор счетчика 30, определяющего. состояние устройства, при этом выдает сигнал, свидетельствующий о том, что информация в накопитель не записана.

Этот сигнал запрещает считывание и разрешает запись информашп в накопитель.

При записи информация, сопровождаемая сигналом записи, поступает на информационные входы накопителя (не показано).

Сигнал записи по входу 7 поступает на вход формирователя 6, под воздействием которого формируется сигнал, разре» шающий работу элемента И 5, на выходю которого появляется сигнал записи (один раз за преиод обращения счетчика 4), поступающий на вход 34 записи накопителя 1. Так как фазовые состояния счетчика 2, являющегося адресным, и счетчика 4, работающего при записи, после воздействия сигнала начальной установки одинаковые и коэффициенты счета их равны, то перв. .-.й информационный знак записывается по первому адресу. После окончания действия импульса записи по входу 7 формирователь 6 вырабатывает одиночный импульс вычитания, запрешающий прохождение адреаного импульса первого такта через элемент И 8, при этом фаза счетчика 4 и,счетчика 30 изменяется на один шаг по сравнеБию с фазой счетчика 2. При постуч лении следующего информационного. знака, сопровождаемого сигналом записи, происходит запись информации по второму адресу и после записи сдвиг на один шаг 4азьт счет и"кл 4 зой счетчика 4, отставая на шаг от фазы адресного счетчика 2. Как только фаза счетчика 30 будет соответствовать адресу последней ячейки накопителя, т.е, сигнал с дешифратора фазы совпадает с (-1) фазой адресного счетчика 2, на выходе 33 дешифратора 31 формируется сигнал, свидетельствующий о заполнении накопителя полностью. При считывании информации из накопителя счетчик состоМ ния работает таким образом, что с приходом каждого сигнала считывания его фаза опережает фазу адресного счетчика.

Формирователь считывания цри этом формирует одиночный импульс частоты, добавлен;ный к тактовой последовательности на элементе ИЛИ 27. Когда первая фаза счетчика состояния совпадает с фазой адресного счетчика 2, дешифратор 31 вырабатывает сигнал на выходе 32, свиде тельствуюший о том, что информании в накопителе нет.

Предлагаемое устройство позволяет организовать -запись и считывание инфор мании, что расширяет область его примечения. Кроме того, индикания степени заполнения накопителя дает воэможность оперативно определять его полное заполнение и отсутствие в нем информации.

Устройство позволяет использовать накопители большой емкости, необходи- . мые, например, в приемных запоминающих устройствах электронных телеграфных аппаратов.

Формула изобретения

Буферное запоминающее устройство, содержащее накопитель, адресные входы которого подключены к выходам первого счетчика, управляющий вход накопителя подключен к выходу первого элемента И, один вход которого подключен к первому выходу формирователя импульсов записи, другие входы первого элемента И подключены к выходам второго счетчика, вход которого подкшочен к выходу второго элемента И, один вход которого подключен к входу первого счетчика и является первым входом устройства, другой вход второго элемента И подключен к второму выходу формирователя импульсов записи, вход которого является вторым входом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функцио» цельных возможностей за счет,одновременной записи и считывания информации, оно содержит третий и четвертый счетчи

5 с с 3-- 6

Лальнейшая запись информации происходит аналогично.

После того, как в накопиитель записан хотя бы один знак, можно начинать считывание информации из ЗУ. Считывание производится по независимым от. записи шинам. Для этого в схеме предусмотрен счетчик 16, работающий при считывании, который перед началом работы, так же как и счетчик 4, устанавливается в ис- 10 ходное фазовое состояние, соответствующее первому адресу накопителя. (первая фаза). Выходы 15 разрядов счетчика

16 соединен с входами элемента И 14, на выходе которого формируется синхро- 15 импульс считывания, соответствующий первой фазе счетчика 16, поступающий на тактовый. вход регистра 10. Под воздействием синхроимпульса считывания информания с выходов 9 накопителя 1 20 считывается в регистр и поступает на выходные информанионные выходы 11.

Первый выведенный информапионный знак хранйтся в выходном регистре до тех пор, пока на тактовый вход 12 ре- 25 гистра 10 не поступит синхроимпульс считывания с выхода элемента И 14.

После начальной установки счетчика 16 первое фазовое состояние его совпадает с фазовым состоянием счетчика 2, поэтому в выходной регистр считывается информация, записанная по первому адресу накопителя 1. С приходом сигнала считы-вания по входу 2:4 считывания на вход формирователя 22 сигналов считывания на выходе 21 последнего формируется одиночный импульс вычитания, запрещающий прохождение одного импульса первого так.та через элемент И 18. При этом фазасчетчика 16 отстает на один шаг от фазы адресного счетчика 2, аналогично тому, как это происходит при записи информации.

При этом в выходной регистр считываеч ся информационный знак, записанный по второму адресу и т.д.

В процессе всей работы ЗУ состояние накопителя (т.е. отсутствие в нем инфор мании и его заполнение) контролируется с помощью счетчика. 30.

После воздействия сигнала начальной установки .счетчик 30 устанавливается в исходное (первое) фазовое состояние, одинаковое с фазовыми состояниями счетчика

4 и счетчика 16. При записи информании в

55 накопитель 1 счетчик 30 работает синхронно со счетчиком 4, т.е, после записи каждого информационного знака фаза счетчика 30 изменяется одинаково с фа1. Одуло В. Q. и др. Полупроводниковая, буфе жая память системы отображения алфавитно-цифровой информапни.Вопросы радиоэлектроники», сер. ЭВТ, 1975.

2. Авторское свидетельство СССР

¹ 643973, кл. G 11 С 18/00, 1977 (прототип) .

7 9933 ки, дешифратор, формирователь сигналов считывания, элементы И, элемент ИЛИ и регистр, информационные входы которого подключены к выходам накопителя, управляюший вход регистра подключен к выходу третьего элемента И, входы ко торого подключены к выходам третьего счетчика, вход третьего счетчика подключен и выходу четвертого элемента И, один из входов которого подключен к 16 входу первого счетчика, другой вход четвертого элемента И подключен к одному из выходов формироватетя импульсов считывшиия, другой выход которого подключен к одному из мищов элемента ИЛИ 1й входы формирователя импульсЬв считывания являются соответствуюшими входами устройства, другой вход элемента ИЛИ подключен к выходу второго элемента И, 33 8 выход элемента ИЛИ подключен к входу четвертого счетчика, выходы которого подключены к одним из входов дешифра- тора, другие входы дешифратора подключены к выходам первого счетчика, выходы дешифратора являются выходами устройства.

Источники информации, принятые- во внимание при экспертизе

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Регистр // 987681

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх