Буферное запоминающее устройство

 

Союз Советских

Социалистических

Республик

<»>9

К АВТОРСКОМУ СВИДЕТЕЛЬСТ8У (6I ) Дополнительное к авт. свнд-ву (22) Заявлено 27.02.80 (2 I ) 2888285/18-24 с присоединением заявки ¹ (23)Приоритет

Опубликовано 15.11.82. Бюллетень № 42

Дата опубликования описания 15.11.82 (51)M. Кл.

G 11 C 9/ОО

Государстееный комитет

СССР (53) УДК 681 327 .66(088.8) вв делам нзобретеикй н открытий (72) Авторы изобретения

В. И. Вешняков, И. П. Дробязко, В. И. Жабин, и. И. МощЩйч ук,, Л. С. Кениг, В. П. Тарасенко и В. В. Ткаченко

Киевский ордена Ленина политехнический инсти(ут им. 50-летия Великой Октябрьской социалистичесттой ь «ю.,» революции (7I) Заявитель (54) БУФЕРНОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО.

Изобретение относится к вычислительной технике и может найти применение при построении быстродействующих буферных запоминающих устройств.

Известно запоминающее устройство, которое характеризуется низким быстродействием, обусловленным медленным продвижением информации на нужную позицию. Кроме того, это устройство имеет небольшую плотность записи информации, так как в каждом цикле может записываться только одно слово (.1 ) .

Наиболее близким к предлагаемому по технической сущности является запоминающее устройство, содержащее одноступенчатые сдвиговые. регистры, связанные с входным регистром, двухступенчатый регистр, группу схем управления сдвигами, счетчик и дешифратор, Устройство допускает запись очсредного слова при продвижении на нужную позицию предыдущего (23 .

Недостатком известного устройства является сложность схем управления про2 движением информации (двухступенчатый регистр, счетчик, дешифратор, группа схем управления сдвигами).

Цель изобретения — упрощение устройства.

Поставленная цель достигается тем, что в буферное запоминающее устройство, содержащее накопитель, входы которого соединены с информационными входами устройства, выходы накопителя подклюIO чены к первому и второму входам блоков регистров сдвига, выходы которого соединены с выходами устройства, шины записи и считывания, введены к последовательно соединенных элементов И и

I5 элементов задержки (где М - число разрядов регистра сдвига и k --1,2..., 1 ° ..., N) и 1<+1 триггеров, причем первый вход l -го триггера, кроме последнего п соединен с первым входом i-ro элемен-. та И, второй выход > -го триггера, кроме первого, соединен с вторым входом (>-1)-го элемента И, первый вход s -го триггера, кроме первого, подключен к

3 97441 выходу (4 -1)-го элемента задержки, второй вход i --го .триггера, кроме последнего, соединен с выходом -го элемЕнта задержки и с первым входом (+1)-го триггера, первый вход первого триггера подключен к шине записи, второй вход последнего триггера соединен с шиной считывания, выход каждого эле- мента задержки соединен с третьим входом каждого регистра сдвига, блоков регистров.

На чертеже представлена функциональная схема предложенного устройства.

Устройство содержит регистр 1 сдвига, накопитель 2, шину З записи, триггеры

4, последовательно соединенные элементы 5 задержки и элементы И 6 и шину

7 считывания.

Предложенное устройство работает следующим образом.

При записи информации по шине 3 поступает импульс "Зались", который устанавливает первый триггер 4„в "1".

Открывается первый элемент И б„и на выходе первого элемента 5.„задержки и, следовательно, на выходе первого элемента И 61 появляется единичный разрешающий сигнал, по которому слово ,из накопителя 2 записывается в регистр

"1" сдвига, а маркерная 3." из первого триггера.4 переписывается во второй триггер 4>, первый триггер 4 при этом сбрасывается.в "0". Далее разрешающий сигнал появляется на выходе второго элемента И 6> и слово переписывается из первого регистра 1 сдвига во 35 второй, а маркерная "1" поступает во второй триггер 4 и т.д. Продвижение маркерной "1" вправо по триггерам 4, а следовательно и информации по регист

46 рам "1", продолжается до тех пор, пока вновь поступившая информация (маркерная "1 ) не расположится вплотную к ранее записанной информации, что обеспечивается элементами И 6 и элементами

S задержки.

Во время продвижения слова на нужную позицию s регистры 1 может заноситься новое слово накопителя 2 (а в триггеры 4 -.очередная маркерная 1").

Пауза между последовательной записью двух слов должна быть не менее двух тактов сдвига, при этом между двумя сдвигаемыми словами будет пробел в одну линейку.

Чтение информации происходит по сигналу Выборка, поступающему по шине 7, Этот сигнал устанавливает последний . й-ый триггер 4,4 в 0". Эле1 4 менты 5 и 6 обеспечивают сдвиг маркерной "1" из (N -1)-ro разряда регистра 1 в и -ый разряд, а из (N -2)-го разряда в (й -1)-ый и т.д. (:Оответственно происходит продвижение всей записанной в регистрах 1 информации на одну линейку вправо. На выходе устройства готово для выборки следующее слово. Период между двумя последователь ными сигналами "Выборка" должен быть, как и для сигнала "Запись, не менее двух тактов сдвига.

Таким образом, предложенное устройство позволяет осуществлять быструю запись и чтение информации, совмещая при этом запись (чтение) очередного слова с продвижением предыдущих. По сравнению с известным в предложенном устройстве исключены дешифратор, счетчик, двухступенчатый регистр, и группа схем управления сдвигами, а вместо них введены группа элементов И и элементов задержки и триггеры. Таким образом достигается упрощение устройства. формула изобретения

Буферное запоминающее устройство, содержащее накопитель, входы которого соединены с информационными входами. устройства, выходы накопителя подключены к первому и второму входам блоков регистров сдвига, выходы которого соединены с выходами устройства, шины записи и считывания, о т л и ч а ю— щ е е с я тем, что, с целью упрощения устройства, оно содержит k последовательно соединенных элементов И и элементов задержки (где. к — целое число разрядов регистра сдвига и k =1,2..., i, ... N) и k +1 триггеров, причем первый вход 1 -ro триггера, кроме последнего, соединен с первым входом 1 -ro элемента И,второй вь.ход i -го триггера, кроме первого, соединен с вторым входом (1 -1 )-го элемента И, первый вход

i-ro триггера, кроме первого, подключен к выходу (,i -1)го элемента задержки, второй вход i --го триггера, кроме последнего, соединен с выходом 1 -ro элемента задержки и с первым входом (i +1)-го триггера, первый вход первого г триггера подключен к шине записи, второй вход последнего триггера соединен с шинОЙ считыванияр выход каждОго элемента задержки соединен с третьим

5 974411 6 входом каждого регистра cllBHI а блоков 1. Авторское свидетельство СССР регистров. № 486378, кл. G 11 С 19/00, 1975.

2. Авторское свидетельство СССР

Источники информации, % 450233, кл. G 11 С 19/00, 1974 принятые во внимание при экспертизе 5 (прототип).

Составитель А. Воронин

Редактор К. Волошук Техред Е.Харитончик Корректор В. Бутяга

Заказ 8712/69 Тираж 622 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/S

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Регистр // 959162

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх