Делитель частоты следования импульсов

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (11)1003353 (61) Дополнительное к авт. саид-ву (22) Заявлено 20.08.81 (21) ЗЗЗ 1064/18 — 21 с прнсоединениеьт заявки 1В (23) Приоритет

Опубликовано 07.03.83 Бюллетень J% 9

Дата опубликования описания 07.03.83 (51)М. Кл.

Н 03 К 23/00

Гаеумрстеенный квинтет

СССР во аалам нзебретеннй н етнрьпнй (53) УДК 621;374 (088.8) /

Б. А. Киреев, Л. П. Ларин и Э. В. РоРенав (72) Авторы изобретения (54) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ

Изобретение относится к импульсной технике и может быть использовано, например, в цифровых. импульсных генераторах и синтезаторах частоты.

Известен делитель частоты, содержащий блок управления, выходы которого подключены к входам запоминающего элемента, выходы которого соединены с первыми вхо— дами элемента сравнения кодов, вторые входы которого соединены с выходами счетчика импульсов, и элемент И (1).

Недостатком указанного устройства является отсутствие неискаженной передачи длительности входных импульсов.

Наиболее близким к предлагаемому яв1S ляется делитель частоты следования импульсов, содержащий блок управления, выходы .которого подключены к входам запоминающего элемента, выходы которого соединены с первыми входами элемента сравнения кодов, вторые входы которого соединены с выходами счетчика импульсов, дешифратор кода исходно го состояния, входы которого соединены с первыми входами элемента сравнения кодов, вы,«од — с первым входом первого элемента И, и элемент задержки (2).

Недостатком устройства является отсутствие неискаженной передачи длительности импульсов.

Цель изобретения — обеспечение иеискажЬн«„э ной передачи длительности импульсов.

Поставленная цель достигается тем, что в делитель частоты следования импульсов, содержащий блок управления, выходы которого подключены к входам запоминающего элемента, выходы которого соединены с первыми входами элемента сравнения кодов, вторые входы которого соединены с выходами счетчи- ка импульсов, дешифратор кода исходного состояния, входы которого соединены с первыми входами элемента сравнения кода, выход— с первым входом первого элемента ИЛИ, и элемент задержки, введены второй элемент

ИЛИ, элемент И, элемент выделения заднего фронта импульса, выход которого соединен с первым входом второго элемента ИЛИ, вход— с вторым входом первого элемента ИЛИ и 1 выходом элемента И, первый вход которого

1003 соединен с выходом элемента сравнения кода, второй вход через элемент задержки — со

1 счетным входом счетчика импульсов, установочный вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с первым входом первого элемента

ИЛИ.

На чертеже приведена структурная электрическая схема устройства.

Устройство содержит блок 1 управления, элемент 2 запоминающий, элемент 3 сравнения кода, счетчик 4 импульсов, дешифратор 5 кода исходного состояния, первый элемент ИЛИ

6, элемент 7 задержки, второй элемент ИЛИ

8, элемент И 9 и элемент 10 выделения заднего фронта импульса.

Устройство работает следующим образом.

На вход счетчика 4 поступает последовательность импульсов,. подлежащая делению.

Поступление каждого импульса изменяет код счетчика 4 на единийу, В момент совпадения кодов на выходе счетчика 4 и установленного

f .в запоминающем элементе 2 на выходе элемента 3 сравнения кодов возникает потенциал, который поступает на первый вход элемента

И 9. На второй вход этого элемента через элемент задержки с задержкой на время переходного процесса в счетчике 4 и элементе

3 сравнения поступает входной импульс. Длительность импульса на выходе элемента И 9 в момент совпадения кодов целиком определяется величиной длительности входного сигнала.

В момент появления заднего среза импульса на выходе элемента И 9 сигнал с выхода элемента 10 формирования заднего фронта импульса через элемент ИЛИ 8 устанавливает счетчик 4 в начальное состояние. Далее весь цикл деления частоты повторяется.

Таким образом, на выходе элемента ИЛИ

6 формируются импульсы, длительность которых равна длительности входных сигналов, а частота следования определяется частным от деления входной частоты на коэффициент деления„ установленный в блоке 1 управления.

Дешифратор 5 кода исходного состояния необходим для того, чтобы при установке кода начального состояния в элементе 2 запоминания на выходе дешифратора 5 и одновременно на выходе делителя частоты появлялся постоянный потенциал, свидетельствую щий о невозможности деления частоты при

353 4 равенстве начальных кодов счетчика 1 и кода в элементе 2 запоминания. Этот уровень подтверждает начальное состояние кода счетчика

4 через второй элемент ИЛИ 8. В большинстве. случаев, когда начальные коды счетчика 4 и дешифратора 5 выбираются равными нулю и устанавливается код нуля в элементе 2 запоминания, на выходе делителя появляется сигнальный уровень, указывающий на невозмож1п ноеть деления частоты входных импульсов на нуль.

Использование предлагаемой структуры делителя частоты позволяет сохранять длительность выходного импульса, равную длительности входного.

Формула изобретения

Делитель частоты следования импульсов, содержащий блок управления, выходы которого подключены к входам запоминающего элемента, выходы которого соединены с первыми входами элемента сравнения кодов, вторые входы которого соединены с выходами счетчика импульсов, дешифратор кода исходного состояния, входы которого соединены с первыми входами элемента сравнения кодов, выход — с первым входом первого элемента

ИЛИ, и элемент задержки, о т л и ч а юшийся тем, что, с целью обеспечения неискаженной передачи длительности импульсов, в него введены второй элемент ИЛИ, элемент И, элемент вьщеления заднего фронта импульса, выход которого соединен с первым входом второго элемента ИЛИ, вход — с вторым входом первого элемента ИЛИ и выходом элемента И, первый вход которого соединен с выходом элемента сравнения кода, второй вход через элемент задержки — со счетнь1м входом счетчика импульсов, устано- вочный вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с первым входом первого элемента

ИЛИ.

Источники информации, принятые во внимание при экспертизе

1. Заявка Япониии Р 51 — 37862, кл. 98(5) С 32, 30.12.71.

2. Авторское свидетельство СССР по заявке

У 3331276/21, кл. Н 03 К 23/00, 20.08.81.

1003353

Составитель А. Горбачев

Техред M.Tenep Корректор Е. Рошко

Редактор С. Крупенина

Заказ 1590/46

Тираж 934 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 г

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Делитель частоты следования импульсов Делитель частоты следования импульсов Делитель частоты следования импульсов 

 

Похожие патенты:

Счетчик // 1001482

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх