Преобразователь кодов (его варианты)

 

(72) Автор изобретения

С.И. Федоров (7.1) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ КОДОВ (ЕГО ВАРИАНТН) 1

Изобретение относится к автоматике и вычислительной технике.

Известен преобразователь кодов, содержащий ячейки на элементах ИЛИ и HL1J.

К недостаткам этого устройства от- носится. низкая надежность функционирования.

Наиболее близким техническим решением к данному является преобразова" тель кодов, содержащий и входных и и выходных шин и ячеек,,,,каждая из ко" торых содержит элемент ИЛИ и элемент

И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И - к второму выходу ячейки 2), К недостаткам этого устройства относится низкая надежность функционирования. яо

Целью изобретения является повышение надежности преобразователя кодов.

Указанная цель достигается за счет того, что в преобразователь кодов, содержащий и входных и и выходных шин и ячеек, каждаь из которых содержит элемент ИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента

n n

И - к второму выходу ячейки — (-2 2

-1) ячеек расположены в узлах прямо" и угольной матрицы из — - 1 строк и и n(n + 2) столбцов и

2 ячеек расположены в узлах пирамидальной мати рицы из — столбцов., прн этом входы

2 прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, первый вход прямоугольной матрицы соединен с первым входом ячейки первой строки второго столбца, 3 100 последний вход - с вторым входом ячейки последней строки второго столбца, а остальные входы подключены к входам соответствующих ячеек первого столбца, первый выход прямоугольной матрицы соединен с первым выходом ячейки первой строки предпоследнего столбца, последний выход - с вторым выходом ячейки последней строки предпоследнего столбца, а остальные выхо- 1О .ды подключены к выходам соответствующих ячеек последнего столбца,при этом в прямоугольной матрице входы ячейки i-й строки j-го столбца соединены со вторым выходом ячейки (i-1)-й строки (j -1)-ro столбца и первым выходом ячейки (1+1) -й строки (j-1)го столбца, первый выход ячейки первой строки 1-го, столбца соединен со входом ячейки первой строки (j +

+2)-го столбца, второй выход ячейки последней строки, 1-ro столбца соединен сд входом ячейки последней строки (j+2)-го столбца, входы пирамидальной матрицы. соединены со входами соответствующих ячеек первого столбца, при- этом в j "-ом столбце пирамидальной матрицы первый выход первой ячейки и второй выход последней ячейки соединены с одноименными выходами матрицы, а второй выход ячейки 1-ой строки и первый выход ячейки (i+1)-ой строки подключены ко входам ячейки i îé строки последующего столбца.

Согласно варианту в преобразователе кодов, содержащем и входных и и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента — ко второму выходу ячейки, +" " 11 ячеек рас4. положены в узлах прямоугольной матри- цы из " " строк и п+" столбцов (п+1) и-1) и ячеек расположены в узи-1 лах пирамидальной матрицы иэ

t столбцов, при этом входы прямоуголь" ной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, SS входы прямоугольной матрицы с первого по (n-1)-ый подключены ко входам соответствующих ячеек первого столбца, 307 а последний вход соединен со вторым входом ячейки последней строки второго столбца, выходы прямоугольной ма" трицы с первого по (n-1)-ый подключе. ны к выходам соответствующих ячеек последнего столбца, а последний выход соединен со вторым выходом ячейки последней строки предпоследнего столбца, при этом в прямоугольной матрице входы ячейки i-ой строки jro столбца соединены со вторым выходом ячейки (i-1)-й строки (j -1)га столбца и первым выходом ячейки

+1)-й строки и (j-1)"го столбца, первый выход ячейки первой строки

1-ro столбца соединен со входом ячейки первой строки (/+1 ) -го столбца, второй выход ячейки последней строки

3-ro столбца соединен со входом ячейки последней строки (j+2)-ro столбца, первый вход пирамидальной матрицы соединен с ее первым выходом, а остальные входы — со входами соответствующих ячеек первого столбца, при этом в j-ом столбце пирамидальной матрицы первый выход первой ячейки и второй выход последней ячейки сое динены с соответствующими выходами матрицы, а второй выход ячейки i-ой строки и первый выход ячейки (j+1)ой строки подключены ко входам ячейки 1-ой строки последующего столбца.

1 Во втором варианте в преобразователе кодов, содержащем и входных и и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и weмент И,.входы которых соединены с входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И - ко второму выходу ячейки, nil (n- ячеек расположены в узлах прямоугольной матрицы из и строк и "+" столбцов 2 2 и Ш. " 1 ячеек расположены е

8 узлах пирамидальной матрицы из

8 столбцов, при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, первый вход прямоугольной матрицы соединен с первым входом ячейки первой строки второго столбца, а остальные входы подключены ко входам соответствующих ячеек первого столбца, первый выход прямоугольной матрицы соединен с первым выходом ячейки первой строки предпоследнего столбца, а остальные выходы подключены к выходам соответ5 1005307 6

По одному из вариантов в преобразователе кодов, содержащем 1!=п1+п входных шин и 0= й<+й2 выходных шин, где h > п и ячейки, каждая из которых содержйт элемент ИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, На фиг.1 представлена функциональная схема преобразователя кодов для случая n = 6; на фиг. 2 - то же, ячейки. ствующих ячеек последнего столбца, а выход элемента И - ко второму вы- при этом в прямоугольной матрице и 2п -п +11 входы ячейки i-й строки j-го столбца ходу " " "K 2 k 1 2 l ячеек соединены со вторым выходом ячейки 2

/ ° расположены в узлах матрицы из д1 (i-1)-й строки (j-1)-го столбца пер» вым выходом ячейки (i+1)-и строки столбцов, причем каждый из первых (j-1)-го столбца, первый выход ячей" 1 2 " д Р т!2 ее ° и -и +1 столбцов содержит т! ячеек а каждый последующий на одну ячейки первой строки j-ro столбца соединен со входом ячейки первой строки ку меньше, при этом и входных шин (j+2)-го столбца, второй выход ячейки!0 и и из и входных шин соединены с входами ячеек первого столбца, последней строки -го столбца .соедир остальные n - n входных шин соединен с входом ячейки последней строки 1 2 нены с входами ячеек последующих ()+1)-ro столбца, входы пирамидальной столбцов, второй вход каждой из коматрицы с первого по (ь -1)-й соединеторых соединен с вторым выходом ячейны с входами соответствующих ячеек 15 ки предыдущего столбца., а второй выпервого столбца, а последний выходход ячейки 1-й строки и первый выход ячейки (1+Ц-й строки подключены к с ее. последним выходом, при этом в 1ом столбце пирамидальной матрицы

° ч входам ячейки 1-й строки последующепервый выход первой ячейки и второй

ro столбца, первые выходы первых ячевыход последней ячейки соединены с ек всех столбцов и вторые выходы последних ячеек столбцов с (п1 п2+ го до соответствующими выходами матрицы р их ч о бц И п +1 ) го до а второй выход ячейки 1-ой строки . и„-го соединены с соответствующими вы" и первый выход ячейки (1+1}-й строки ч ходными шинами. Согласно этому варианподключены ко входам ячейки 1-й стро» ки последующего столбца. 25 ту в преобразователе кодов, содержа- . щем n = п1+п2 входных шин и и и,+и, выходных шин, где и 1 ) и и ячейки, Согласно другому варианту в преоб- А а Д .1 каждая из которых содержит элемент разователе кодов, содержащем и вход. ИЛИ и элемент И, входы которых соеных и и выходных шин и ячейки, каждая динены со входами ячейки, выход эле- . из которых. содержит элемент ИЛИ и Зв мента ИЛИ подключен к первому выходу: элемент И, входы которых соединены ячейки, а выход элемента И " к вто-. со входами ячейки, выход элемента

„„„,д тс и (2n -n +1) ки, а выход элемента И - ко второму аыкору ячеики ï 22 ячеек распело- ячеек расположены а.талах матрицы иа выходу ячеики, 35 жены в узлах пирамидальной матрицы п1 столбцов, пРичем каждыи из пеРвыхиз столбцов при этом —" входных п1 -n2. столбцов содержит и> ячеек,а

У 2

v шин соединены с первыми входами, а каждыи последующии на одну ячеику остальные и входных шин - со вторы- меньше, при этом п2 вхоДных шин и

\ ми входами ячеек первого столбца пи- п2 из п1 входных шин соединены со

40 рамидальной матрицы, выходы которой входами ячеек пеРвого столбца, осподключены к выходным шинам, при - тальные п1 - n> входных шин соедине" этом в j-ом столбце пирамидальной ны со входами ячеек последующих матрицы первйй выход первой ячейки столбцов, второй вход каждой из кото и второй выход последней ячейки сое- Рых соединен с первым выходом ячей45 динены с одноименными выходами матри- ки предыдущего столбца, а второи цы, а второй выход ячейки 1-ой строки выход ячейки i-й строки и первый выи первый выход ячейки ti+1)-ой строки ход ячейки (i+1)-й строки подключены подключены ко входам ячейки i-ой стро- ко входам ячейки 1-й строки послеки последующего столбца. дующего столбца, первые выходы пер5в. вых ячеек столбцов с (n - n +1)-го

1 2 до n --ro и вторые выходы последних

1 ячеек всех столбцов соединены с соответствующими выходными шинами.

1005

Преобразователь кодов содержит следующие элементы: прямоугольная матрица 1, в узлах которой расположены ячейки 2 - 7, пирамидальная матрица 8, в узлах которой расположены ячейки 9 - 15. Входы прямоугольной матрицы 1 соединены с входными шинами 15 - 20, а выходы подключены ко входам пирамидальной матрицы 8, выходы которой соединены с выходными 16 шинами 21 - 26. Ячейка преобразователя кодов содержит элемент ИЛИ 27 и элемент И 28, входы которых соединены со входами 29 и 30 ячейки, первый выход 31 которой подключен к !5 выходу элемента ИЛИ 27 а второй выл ход 32 - к выходу элемента И 28.

Функциональная схема преобразова- теля кодов для случая п =5 представлена на фиг. 3. Преобразователь ко- 20 дов содержит следующие элементы: прямоугольная матрица 1, в узлах ко; торой расположены ячейки 2 - 7; пирамидальная матрица 8, в узлах которой расположены ячейки 9, 10 и 11.

Входы прямоугольной матрицы 1 соединены с входными шинами 15- 19, а выходы подключены ко входам пирамидаль. ной матрицы 8, выходы которой соединены с выходными шинами 21 — 25. ЗО

Функциональная схема преобразователя кодов для случая n = 5 представлена на фиг. 4. Преобразователь кодов содержит следующие элементы: прямоугольная матрица 1, в узлах которой расположены ячейки 2, 3, 4, 5, б и 7, пирамидальная матрица 8, в узлах которой расположены ячейки

9, 10 и 11. Входы прямоугольной матрицы 1 соедийены с входными шинами

15 -19, а выходы подключены ко входам пирамидальной матрицы 8, выходы которой соединены с выходными шинами

21 — 25

Функциональная схема преобразова- 4S теля кодов по третьему варианту для случая и = б представлена на фиг. 5.

Преобразователь кодов содержит следующие элементы: пирамидальная матрица

8, в узлах которой расположены ячейки 2 - 7. Входы пирамидальной матрицы 8 соединены с входными шинами

15 - 20, первые три из которых образуют первую группу, а остальные— вторую. Выходы пирамидальной матрицы

SS

8 подключены к выходным шинам 21 - 26.

Функциональная схема преобразователя кодов по четвертому варианту для случая n„- =4 и п = 2 представлена

307 8 на фиг. 6. Преобразователь кодов содержит матрицу 27, в узлах которой расположены ячейки 2 - 9, входы ма" трицы 27 соединены с входными шинами

15-20, первые четыре из которых образуют первую группу, а остальныевторую.. Выходы матрицы 27 подключены к выходным шинам 21 - 26.

Функциональная схема преобразователя кодов по пятому варианту для случая n - =4 и и = 2 представлена на фиг. -7.

Преобразователь кодов содержит матрицу 27, в узлах которой расположены ячейки 2 -7 и 9, входы матрицы

27 соединены с входными шинами 1520, первые четыре из которых образуют первую группу, а остальные - вторую.

Выходы матрицы 27 подключены к выходным шинам 21, 22, 23, 24, 25 и 26.

Преобразователь кодов работает следующим образом.

Пусть на входные шины 15, 16 и 20 поданы единичные логические уровни, а на входные шины 17, 18 и.19 — нулевые логические уровни. В результате этого единичные логические уровни будем иметь на первых выходах ячеек

3 4, 6, 9, 1О, 12 и 13 и на вторых выходах ячеек 4, 9 и 12. Вследствие этого на выходных шинах 21, 22 и 23 формируются единичные логические уровни, а на выходных шинах

24, 25 и 26 — нулевые логические уровни.

Преобразователь кодов по первому варианту работает следующим образом.

Пусть на входные шины 16 и 19 поданы единичные логические уровни, а на входные шины 15, 17 и 18— нулевые логические уровни. В результате этого единичные логические уровни будем иметь на первых выходах ячеек 2, 3, 4, 6 и 9 и на втором выходе ячейки 4. Вследствие этого на выходных шинах 21 и 22 формируются единичные логические уровни, а на выходных шинах 23, 24 и 25 нулевые логические уровни.

Преобразователь кодов по второму варианту работает следующим образом. Пусть на входные. шины 16 и 19 поданы единичные логические уровни, а на входные шины 15, 17 и 18 нулевые логические уровни. В результате этого единичные логические уровни будем иметь на первых выходах ячеек

2, 3, 4, 5, 9 и 11 и на втором выходе ,ячейки 9. Вследствие этого на

t005307 формула изобретения

Ъ

9 выходных шинах 21 и 22 йормируются единичные логические уровни, а на выходных шинах 23, 24 и 25 - нулевые логические уровни.

Преобразователь кодов по третьему 5 варианту работает следующимобразом.

Пусть на входные шины 15, 16, 18 и

19 поданы единичные логические уровни, а на входные шины 17 и 20 - нулевые логические уровни, так как на группы входных шин 15 - 20 подаются нормированные единичные коды. В результате этого на первых выходах ячеек 2, 3, 5, 6 и 7 будем иметь единичные логические уровни, единичные логические15 уровни будем иметь и на вторых выходах ячеек 2, 3, 5 и 7. Вследствие этого на выходных шинах 21, 22, 23 и

24 формируются единичные логические уровни, а на выходных шинах 25 и 26 20 нулевые логические уровни.

Преобразователь кодов по четвертому варианту работает следующим образом. Пусть на входные шины 15, 16, 19 и 20 поданы единичные логические уровни, а на входные шины

17 и 18 — нулевые логические уровни, так как на группы входнйх шин I

l5 - 20 подаются нормированные единичные коды. В результате этого на 30 первых выходах ячеек 2, 3, 4, 5, 6 ,и 9 будем иметь единичные логические уровни. Единичные логические уровни. . будем иметь на вторых выходах ячеек

2, 3, 4 и 6. Вследствие этого на выходных шинах 21 — 24 формируются единичные логические уровни, а на выходных шинах 25 и 26 — нулевые логические уровни.

Преобразователь кодов по пятому варианту работает следующим образом.

Пусть на входные шины 15, 16, t9 и

20 поданы единичные логические уровни, а на входные шины 17 и 18 - нулевые логические уровни, так как на группы входных шин 15 - 20 подаются нормированные единичные коды. В результате этого на первых выходах ячеек 2-7 и 9 будем иметь единичные логические уровни, единичные логические уровни будем иметь на вторых выходах ячеек 4, 6, 7 и 9. Вследствие этого на выходных шинах 21, 22, 23 и 24 формируются единичные логические уровни, а на выходных шинах

25 и 26 — нулевые логические уровни.

Таким образом, за счет расположения ячеек в узлах прямоугольной и пирамидальной матриц и введения новых конструктивных связей в изобретении по сравнению с прототипом достягается повышение надежности преобразователя кодов.

1. Преобразователь кодов, содержащий и входных и и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И— ко второму выходу ячейки, о т л ич а ю шийся тем, что, с целью

fl Il повышения надежности., -(- - l) ячеек

2 2 расположены в узлах прямоугольной и и матрицы из (- " 1) строк и — столб - .

2 2 и (и+2)

Чое, — 8 — ячеек расположены а уаи лах пирамидальнои матрицы из — стол"

2 бцов, при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, первый вход прямоугольной матрицы соединен с первым входом ячейки первой строки второго столбца, последний входсо вторым входом ячейки последней строки второго столбца, а остальные входы подключены к входам соответствующих ячеек первого столбца, первый выход прямоугольной матрицы соединен с первым выходом ячейки первой строки предпоследнего столбца, последний выход — с вторым выходом ячейки последней строки предпоследнего столбца, а остальные выходы подключены к выходам соответствующих ячеек последнего столбца, при этом в прямоугольной матрице входы ячейки

i-й строки j-ro столбца соединены со вторым выходом ячейки (1-1)-й строки (j -1)-ro столбца и первым выходом ячейки (i+1)-й строки (j-1)го столбца, первый выход ячейки первой строки j"го столбца соединен со входом ячейки первой строки (j+2)ro столбца, второй выход ячейки по" следней строки j ãî столбца соединен со входом ячейки последней строки (j+2)-го столбца, входы пирамидальной матрицы соединены со входами соответ11 100 ствующих ячеек первого столбца, при этов в J-м столбце пирамидальной матрицы первый выход первой ячейки и второй выход последней ячейки соеди" иены с одноименными выходами матрицы, а второй выход ячейки i-й строки и первый выход ячейки (1+1)-й строки подключены ко входам ячейки i-й строки последующего столбца.

2. Преобразователь кодов, содержа"16 щий п входных шин и и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы кото- рых соединены со входами ячейки, выход элемента ИЛИ подключен к первому 15 выходу ячейки, а выход элемента Ико второму выходу ячейки, о т л ич а ю шийся тем, что, с целью (и-1)(п+1) повышения надежности, ячеек расположены в узлах прямоугольи-1 n+1 ной матрицы из 2 строк и 2 (и+1) (n-1) столбцов и ячеек расположенМ в узлах пирамидальной матрицы и-1 из столбцов, при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, входы прямоугольной матрицы с первого по (n-1)-й подключены к входам соответствующих ячеек первого столбца, а последний вход . соединен со вторым входом ячейки последней строки второго столбца, выходы прямоугольной матрицы с первого по (и-1)-" подключены к выходам соответствующих ячеек последнего столб40 ца, а последний выход соединен со вторым выходом ячейки последней строки предпоследнего столбца, при этом в прямоугольной матрице входы ячейки

1-й строки j-ro столбца соединены со вторым выходом-ячейки (i-1)-й строки (j-1)-ro столбца и первым выходом ячейки (i+1)-й строки (j-1)-го столбца, первый выход ячейки первой строки

j-го столбца соединен со входом ячейки первой строки (3+1)-ro столбца, второй выход ячейки последней строки

j-го столбца соединен с входом ячейки последней строки (j+2)-го столбца, первый вход пирамидальной матрицы . И соединен с ее первым выходом, а ос" тальные входы - с входами cooTBBTGT . вующих ячеек первого столбца, при

307 этом в j-м столбце пирамидальной матрицы первый выход первой ячейки и второй выход последней ячейки соединейы с соответствующими выходами матрицы, а второй выход ячейки 1 -й строки и первый выход ячейки (1+1) -й . строки подключены к входам ячейки

i-й строки последующего столбца.

3. Преобразователь кодов, содержащий и входных и п выходных шин и ячеек, каждая из которых содержит . элемент .ИЛИ и элемент И, входы которых соединены с входами ячейки, выход элемента ИЛИ подключен к первому вы" ходу ячейки, а выход элемента Ик второму выходу ячейки, о т л ич а ю шийся тем, что, с целью (и-1) (и+1) повышения надежности, — не — — яиеек расположены в узлах прямоугольной и-1 n+1 матрицы из — строк и

2 2 столб(у+1) (и-1) цов и ячеек расположены в узлах пирамидальной матрицы из "

2 столбцов, при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены к входам пирамидальной матрицы, выходы которой соединены с выходными шинами, первый вход прямоугольной матрицы соединен с первым входом ячейки первой строки второго столбца, а остальные входы подключены к входам соответствующих ячеек первого столбца, первый выход прямоугольной матрицы соединен с первым выходом ячейки первой строки предпоследнего столбца, а остальные выходы подключены к выходам соответствующих ячеек последнего столбца, при этом в прямоугольной матрице входы ячейки i-й строки j ro столбца соединены с вторым выходом ячейки (i-1)-й строки (1-1)-го столбца и первым выходом ячейки {!+1)-й строки (j-1)-го столбца, первый выход ячейки первой строки j-ro столбца соедиЭ нен с входом ячейки йервой строки (j+2} - ro столбца, второй выход ячейки последней строки j-столбца соединен с входом ячейки последней строки ()+1)-го столбца, входы пирамидальной матрицы с первого по (n-1)-й соединены с входами соответствующих ячеек первого столбца, а последний входс ее последним выходом, при этом

e j-м столбце пирамидальной матрицы: первый выход первой ячейки и второй

07 14 шинами. б3

13 10053 выход последней ячейки соединены с соответствующими выходами матрицы, а второй выход ячейки i""й "строки и первый выход ячейки (i+1)"й строки подключены к входае ячейки i-й строки последующего столбца.

4. Преобразователь кодов, содер. жащий и входных шин и и выходных шин и . ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы ко- и1 торых соединены с входами ячейки, выход элемейта ИЛИ подключен к первому выходу ячейки, а выход элемента

И " к второму выходу ячейки, о тл и ч а ю шийся тем, что, с 15 целью повышения надежности, n(n+2) ячеек расположены в узлах пирамидальной матрицы из — столбцов, при г и этом — входных шин соединены с пер2 выми входами, а остальные — входные 2 шины - с вторыми входами ячеек первого столбца пирамидальной матрицы, выходы которой подключены к выходным шинам, при этом в 1-м столбце пирамидальной матрицы первый выход первой ячейки и второй выход. последней ячейки соединены с одноименными выходами матрицы, а второй выход ячейки 1-й строки и первый выход ячейки (i+1)-й строки подключены к входам ячейки i-й строки последующего. столбца.

5. Преобразователь кодов, содер" жащии n=n +n2 входных BNH H и п.1+п2 выходных шин, где n.,y n2,è ячеек, каждая из которых содержит элемент. . ИЛИ и элемент И, входы которых соединены с входами ячейки, выхвд элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И - к второму выходу ячейки, .о т л и ч а юшийся тем, что, с целью повыше-. и (2п -n +1) ния надежности

t 2 ячеек расположены в узлах матрицы из п „ столбцов, причем каждый из первых

I и„-п2+1 столбцов содержит п2 ячеек, а каждый последующий на одну ячейку меньше, при этом и> входных шин и и из и 1 входных шин соединены с входа" ми ячеек первого столбца, остальные

n -n> входных шин соединены с входами ячеек последующих столбцов, второй вход каждой из которых соединен с вторым выходом ячейки предыдущего.. столбца, а второй выход ячейки i-Ой строки и первый выход- ячейки,(1+1)-й строки, подключены к входам ячейки

i-й строки последующего столбца, первые выходы первых ячеек всех столбцов и .вторые выходы последних ячеек столбцов с (и„-п2+1)-го до п "го соединены с соответствующими выходными

6. Преобразователь кодов, содержащий и и„+и входных шин и.пп1+и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы которых соединены с входами ячеики, выход элемента ИЛИ подключен к первому выходу ячейки, а выход эле" мента И - к второму выходу ячейки, о т л.и ч а ю щ и и с я тем, что, с целью повышения надежности, П2(2п„-а+1) ячеек расположены в узлах

2 матрицй из rl„ столбцов, причем каждый из первых и„-и +1 столбцов содержит п2 ячеек, а каждый последующий на одну ячейку меньше, при этом и< входных шин и п2 из п входных шин соеди1. нены с входами ячеек первого столбца," остальные и -n2 входных шин соединены с входам ячеек последукицих столбцов, второй вход каждой из которых соединен с первым выходом ячейки предыдущего столбца, а второй выход ячейки i-ой строки и первый, выход ячейки (i+1)-ой строки подключены к входам ячейки i-ой строки последующего столбца, первые выходы первых ячеек столбцов с (n -n +1)-го до и1 2 1 го и вторые выходы последних ячеек всех столбцов соединены с соответствующими выходными шинами.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 284433 кл. Н 03 К 19/42, .28.07.69.

Патент ФРГ ii 1537536 кл Н 03 К 19/00 24 07 67 (прото» тип).

1005307

1005307

f7

1005307

Составитель Л. Скобелев редактор A. Долинич Техред Ж. Кастелевич Корректор ".

Заказ 1925/77 Тираж 934 Подписное

ВПИИПИ Государственного комитета СССР по делам изобретений и,открытий

113035, Москва, W-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) Преобразователь кодов (его варианты) 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх