Устройство для цикловой синхронизации при двоичном сверточном кодировании

 

УСТРОЙСТВО .ДЛЯ ЦИКЛОи ВОЙ СИНХРОНИЗАЦИИ ПРИ ДВОИЧНОМ СВЕРТОЧКОМ КОДИРОВАНИИ, содержащее последовательно соединенные коммутатору формирователь проверочной последовательности, формирователь синдромной последовательности, к друг« му входу которого подключен другой выход коммутатора, а также пороговый счетчик, формирователь запрещающих сигналов и счетчик объема выборки, вход которого объединен с соответст вующим входом коммутатора и подключей к выходу формирователя тактовых импульсов, отличающееся тем, что, с целью сокращения времени вхождения в синхронизм, в него введены блоки совпадения,счетный триг гер и формирователь временного внтер вала перезаписи информации, при этом выход формирователя сшшрся ной пооледовательности соединен с первым БХ.ОПЯМ первого блока совпадения, выход которого через пороговый счетчик соединен с первым входом формирователя запрещающих сигналов, второй вход котсфого объединен с другим входом порогового счетчика я установочным входом счетного триггера и nof ключен к выходу счетчика объема выборки , выход формирователя защ е1цак щих сигналов соедини с управляющим входом коммутатора, а прямой выход S счетного тригг а соединен с первым входетл второго блока совпадения, вто-, рой вход которого подключен к выходу формирователя.- тактовых импульсов , выход второго блока совпадения через формирователь временного интер- . вала перезаписи информации соединен со счетным вход ом счетного триггера, .инверсный выход которого соединен с X) вторым входом первого блока совпа;о -дения. Nd

(1% (И) СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК

1 А

ЗЮВ H 04 4 7/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП .ИЙ (21) 3277516/09 (22) 17.04.81 (46) 30.03.83. Бюл. % 12 (72) А. И. Королев и О. Q. Кунеев (71) Минский радиотехнический институт (53) 621.394.662 (088.8) (56) 1. Авторское свидетельство СССР No 496690, кл. Н 04 g 7/08, 1970 (прототип). (.54) (57) УСТРОЙСТВО,ДЛЯ БИКЛОВОЙ СИНХРОНИЗАЦИИ ПРИ ДВОИЧНОМ СВЕРТОЧНОМ КОДИРОВАНИИ, содержащее последовательно соединенные. коммутатор, формирователь проверочной последовательности, формирователь синдромной последовательности, к другому входу которого подключен другой выход коммутатора, а также пороговый счетчик, формирователь запрещающих сигналов и счетчик объема выборки, вход которого объединен с соответсч вующим входом коммутатора и подключен к выходу формирователя тактовых импульсов, о т л и ч а ю щ е е с я тем, что, с целью сокращения времени вхождения в сннхронизм, и него введены блоки совпадения счетный триггер и формирователь временного интер- . вала перезаписи информаиии, при этом выход формирователя синдромной нос ледовательности соединен с первым входом первого блока совпадения, выход которого через пороговый счетчик соединен с первым входом формирователи запрещающих сигналов, второй вход которого объединен с другим входом порогового счетчика и установочным входом счетного триггера и подключен к выходу счетчика объема выборки, выход формирователя запрещающих сигналов соединен с управляющим входом коммутатора, а прямой выход счетного триг.ера соединен с цервьп входом второго блока совпадения, второй вход которого подключен к sbucoду формирователя; тактовых нмпуль сов, выход второго. блока совпадения через формирователь временного интер- . вала перезаписи информации соединен со счетным входом счетного триггера, .инверсный выход которого соединен с вторым входом первого блока совпа.. дения;

15

25

40

50

1 i0

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации в аппаратуре повышения достоверности передачи да -. . ных при двоичном сверточном кодировании.

Известно устройство для цикловой синхронизации при двоичном сверточном кодировании, содержащее последователь;но соединенные запрещающий блок, коммутатор, ключи, блок для обнаружения ошибок, блок для исправлении ошибок, а также последовательно соединенные блок формирования тактовых импульсов, выход которого соединен с первым входом запрещающего блока, счетчик объема выборки, формирователь импульсов, установки нуля, элемент ИЛИ, пороговый счетчик, триггер и формирь-. ватель запрещающих импульсов, выход которого соединен с вторым входом аалоаюаююаго блока (lg

Однако известное устройство имеет сравнительно большое время вхождения в синхронизм.

Пель изобретения — сокращение вр мени вхождени.". в синхронизм.

Поставленная цель достигается тем, что в устройство введены блоки сов.падения, счетный триггер и формирователь временного интервала перезаписи информации, при этом выход формирователя синдромной последовательности соединен с первым входом первого блока совпадения, выход которого через пороговый счетчик соединен с пер» вым входом формирователя запрещаю- щих сигналов, второй вход которого объединен с другим входом порогового счетчика и установочным входом счетного триггера и подключен выходу счетчика объема выборки, выход формирователя запрещающих сигналов соединен с управляющим входом коммутатора, а прямой выход счетного триггера соединен с первым входом второго блока совпадения, второй вход которого подключен к выходу формирователя тактовых импульсов, выход

-второго блока совпадения через формирователь временного интервала пе резалиси информации соединен со счетным входом счетного триггера, инверьный выход которого соединен с вторым входом первого блока совпадения.

На чертеже приведена структурная электрическая схема предлагаемого устройства.

Устройство содержит" коммутатор 1, формирователь 2 проверочной последо08921 г вательцости, формирователь 3 синдромной последовательности, первый блок 4.. совпадения пороговый счетчик 5 форми/ рователь 6 запрещающих сигналов, формирователь 7 тактовых импульсов, счеч чик 8 объема выборки, счетный триггер 9, второй 6пок 10 совпадения, и формирователь 11 временного интервала .перезаписи.

Устройство работает следующим об разом.

Входная кодовая последовательность разделяется в коммутаторе. 1 на информационную и проверочную последовательности. Символы информационной последовательности следуют на вход формирователя,,который вырабатывает из этих сигналов проверочную последовательность. Последняя совместно с проверочной последовательностью, снимаемой с соответствующего выхо1да коммутатора 1, поступает на два входа формирователя 3, формирующего синдромную последовательность путем сравнения указанных последовательностей символов по модулю 2. Вид синдромной последовательности зависит как от установ ления цикловой синхронизации,так и от наличия ошибок в информационной последователь ; ности. При установлении цикловой сикхронизации и отсутствии ошибок формируется нулевая синдромная последовательность.

Во всех других случаях формируется ненулевая синдромная последовательность, причем в случаях отсутствия

35 цикловой синхронизации (при наличии или отсутствии ошибок в информационной поспедовательности) количество ненулевых символов в синдромной после-. довательности значительно превышает их количество по сравнению со случаем, когда цикловая синхронизация установлена и присутствуют . ошибки в информационной последовательности.

Синдромная последовательность через первый блок 4 совпадения поступает на вход порогового счетчика 5 на другой вход которого следуют импульсы с выхода счетчика 8 объема выборки. Если по окончании времени анализа синдромной последовательности, определяемого периодом следования импульсов .с выхода счетчика 8„на выходе порогового счетчика 5 отсутствует импульсный сигнал, то формирователь 6 не вырабатывает сигн@п, запрещающий прохождение тактовых импульсов, поступающих с выхода формирователя 7 "гактовых

3 . 1008S импульсов на вход коммутатора 1.

Эгот случай соответствует наличию пикловой синхронизации.

Если по окончании времени анализа число ненулевых символов синдромной

- . последовательности превысит выбранную пороговую величину, то на выходе счеч чика: 5 появись,ся имнульсиь|й сигнал., Под действием последнего. в формиро-.; вателе 6 вырабатывается запрещаю- 16 щий сигнал (совпадающий по"фазе с выходным импульсным aн налом счетчика Sобъема выборки),,который препятствует прохождению одного импульса указанной последовательности тактовых 15 импульсов на вход коммутатора 1.

Запрет тактовых импульсов приводиг к сдвигу по фазе принимаемой информа«

ass в коммутаторе 1, в результате чего обеспечивается цикловая синхро- 20 низацня декодера.

Импульсы с выхода счетчика 8 объема выборки поступают также на устано,вочный вход счетного триггера 9, устанавливая его в состояние 1 . При - 2S . этом сигналом с èíâåðñíîão выхода счетного триггера 9 запирается блок 4 совпадения, прекращая тем самым поступление синдромной последовательности, на вход порогового счетчика 5, а сигна- за лом с прямого выхода счетного триггера 9 отпирается блок 10 совпадения и тактовые импульсы с выхода формирователя 7 тактовых импульсов . следуют на вход формирователя 11

21 .4 временного интервала перезаписи инфор. малин.

На выходе последнего вырабатываее» ся имйульсный сигнал, задержанный по отношению. к входному сигналу иаинтервал времени, требуемый для.перезаписи инфюрмашы в регистре форми рователя 2- проверочной комбинапии после очередного запрета тактового импульса в коммутаторе 1. Импульс с выхода формирователя 11 переводит счетный триггер 9 в исходное состоя.ние 1". При этом запирается блок 10; совпадения прекращая тем самым посту» пление тактовых импульсов на вход формироватепя 11 временного интервала перезаписи информации, а также отпирается блок. 4 совпадения пропуокая на вход порогового счетчика 5 синдромную иоследовательность. !

В предлагаемом устройстве за счет пре-кращения поступления снндромной последовательности на вход порогового счетчика 5 в течение времени перезаписи информации в регистре формирователя 2 проверочной последовательности, обеспечивается уменьшение числа ненулевых символов синдромной последовательнос-. ти, образованных за счет памяти формирователя 2. При этом уменьшается вероятность пропуска момента сфази,рования цикловой синхронизаиии декодера, бпагодаря чему сокращается время вхождения в сннхронизм.

1008921

ВНИИПИ Заказ 2360/68 Тираж 675 Под некое

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Устройство для цикловой синхронизации при двоичном сверточном кодировании Устройство для цикловой синхронизации при двоичном сверточном кодировании Устройство для цикловой синхронизации при двоичном сверточном кодировании Устройство для цикловой синхронизации при двоичном сверточном кодировании 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх