Устройство для контроля матриц памяти

 

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МАТРИЦ ПАМЯТИ по авт. св. 89в507, отличайте.вся тем, что. с целью повыиения достоверности контроля, в него введен селектор строк, входы которого соединены соответственно с одними из выходов генератора синхросигналов и формирователя тестовых сигналов, а выход подключен к одному из входов блока мест ного управле н ия. 2. Устройство по п. 1, о т л ичающе еся тем, что селектор строк содержит коммутатор и 5Rтриггер , S- и R-входы которого соединены с выходами коммутатора, счетный вход OR -триггера и входы коммутатора являются входами селектора строк, выходом Которого является выход SR-триггера.

(1Е а1) СОЮЗ С08ЕТСННХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ЭСЮ 6 11 С 29 00

1 ПИСАНИЕ ИЗОБРЕТЕНИЯ

И АВ 1"бй бМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ (61) 898507 (21) 3391353/18-24 (22) 25.01,82 (46) 07. 07.83, Бюл. М 25 (72) Г.А.Асадов и В.М.Зуев (71) Особое конструкторское бюро

Научно-производственного объединения космических исследований AH Аэербайдканской ССР (53) 681.327 (088.8) (56) 1. Авторское свидетельство СССР

9 898507, кл. С 11 С 29/00,1980 (прототип). (54) (57) 1. УСТРОЙСТВО ДЛЯ .КОНТРОЛЯ

МАТРИЦ ПАМЯТИ по авт. св. 9 898507, о т л и ч а ю.щ е,е с я тем, что, с целью повыаения достоверности контроля, в него введен селектор строк, входы которого соединены соответственно с одними из выходов генератора синхросигналов и Формирователя тестовых сигналов, а выход подключен к одному из входов блока местного управления.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что селектор строк содержит коммутатор и ВР— триггер, 5- и Q. — âõoäû которого соединены с выходами коммутатора, счетный вход GR -rpHrrepa и входы коммутатора являются входами селектора строк, выходом которого является выход 5R-триггера. е

1027780

Изббретение относится к вычислительной технике и может быть использовано для контроля, испытания и исследования диодных матриц постоянных запоминающих устройств с электрической перезаписью информации. 5

По основному авт. св. N 898507 известно устройство для контроля матриц памяти, содержащее блок управления, телевизионный приемник, формирователь видеосигналов, формиро- 1О ватель сигналов координатной сетки, схему сравнения, генератор синхросигналов, блок адреса, формирователь тестовых сигналов, группу коммутаторов, блок местного управле- 15 ния, блок индикации и формирователь маркерных сигналов, причем вход те» левизионного приемника подключен к выходу формирователя видеосигналов, первый вход которого соединен с пер.- вым выходом генератора синхросигналов, а второй вход — с первым выходом формирователя сигналов координатной сетки, вход которого подключен к первому входу схемы сравнения и второму выходу генератора синхросигналов, третий выход которого соединен с входом блока управления, первый и второй входы формирователя маркерных сигналов подключены соответственно к первому входу и к выходу схемы сравнения, первый выход соединен с третьим входом формирователя видеосигналов, а второй выход — с первым входом блока местного управления, второй вход которого соединен с вторыч выходом формирователя сигналов координатной сетки, одни иэ входов коммутаторов группы подключены к первому входу схемы сравнения, а другие входы - 40 к выходам блока адреса, второму входу схемы сравнения и первому входу Формирователя тестовых сигналов, второй вход которого соединен с выходом блока управления, а один иэ выходов — с входом блока адреса, другие выходы формирователя тестовых сигналов подключены соответственно к третьему и четвертому входам блока местного управления, Пятый вход которого соединен с четвертым выходом генератора синхросигналов, а шестой вход подключен к выходам коммутаторов группы, информационный и управляющий выходы блока местного управления соединены соответственно с четвертым входом формирователя видеосигналов, с входами управления коммутаторов и третьим входом формирователя тестовых сигналов, индикаторный выход соединен с входом блока индикации, а седьмой вход и контрольные выходы, являются соответственно входом и выходами устройства, при этом блок местного управления содержит логический блок, 65 блок сч итыв ания, группу ключей, группу генераторов сигналов, формирователь сигналов временной диаграммы и дешифратор, причем входы ключей соединены соответственно с выходом дешифратора и одними из выходов формирователя сигналов временной диаграммы и генератора сигналов группы, входы и другие выходы которых подключены соответственно к другим выходам формирователя сигналов временной диаграммы и к одним из входов блока считывания, выход которого соединен с одним иэ входов логического блока, другие входы которого, входы дешифратора и формирователя сигналов временной диагрампы, другие входы блока считывания являются входами блока местного управления, выходами которого являются выходы логического блока, блока считывания и ключей 1 .

В известном устройстве запоминающая ячейка контролируемой матрицы отображается на телевизионном приемнике a д ву х x с о с тTоoя нHиHя х : в состоянии логического "0" и состоянии логической "1", которые отмечают высокоомное и низкоомное состояния соответственно. Бывают случаи, когда запоминающая ячейка находится в промежуточном между высокоом-" ным и низкоомным состоянии. Это состояние обычно неустойчиво. В процессе перезаписи такое состояние является сбоем, в процессе считыванияотказом. Сбой устраняется повторной подачей импульса перезаписи. На экране телевизионного .приемника промежуточное сОстОяние отображается либо элементом с произвольно меняющимся состоянием, либо логическим

"0" или логической "1". В первом случае промежуточное состояний неустойчиво, во втором устойчиво, однако недолговременно. Отображение промежуточного состояния логическим "0" или логической "1" не отражает действительного состояния запоминающей ячейки. Это снижает надежность устройства.

Йель изобретения †.повышЕние достоверности контроля.

Поставленная цель достигается тем, что в устройство для контроля матриц памяти введен селектор строк, входы которого соединены соответственно с одними иэ выходов генератора синхросигналов и формирователя тестовых сигналов, а выход подключен к одному из входов блока местного управления.

Селектор строк содержит коммутатор m SR -триггер, 5- и k -âõîäû которого соединены с выходами коммутатора, счетный вход 5R -триггера и входы коммутатора являются входа1027780

60 ми селектора строк, выходом кото- рого является выход Щ -триггера.

Иа фиг. 1 показана структурная схема предлагаемого устройства; на фиг. 2 - функциональная схема селектора строк.

Устройство (фиг. 1) содержит блок 1 адреса, блок 2 управления, блок 3 индикации, генератор 4 син.хросигналов, формирователь 5 тесто-. вых сигналов, блок б местного управления с входами 7-13, телевизионный приемник 14,формирователь 15 видеосигналов, формирователь 16 сигналов координатной сетки, формирователь 17 маркерных сигналов, схему 18 сравнения и группу коммутаторов 19.

Блок 6 местного управления включает дешифратор 20, формирователь

21 сигналов временной диаграммы, логический блок 22, блок 23 считывания, группу генераторов 24 сигналов, группу ключей 25.

Блок.б подключается к контролируемой матрице 26 памяти.

Устройство для контроля матриц памяти также содержит селектор 27 строк, выход которого подключен к входу. 28 блока 6.

Селектор 27 строк (фиг. 2) состоит изб -триггера 29 и коммутатора 30.

Устройство работает следующим образом.

На экране телевизионного приемника 14 формируется информационное поле, разделенное координатной .сеткой на элементы, отображакищие состояния запоминающих ячеек контроли" руемой матрицы 26 памяти и соответствующие физическим адресам этих ячеек. Размер элемента по горизонтали (по строке ) определяется длительностью отображения запоминающей ячейки матрицы 26, а по вертикали (по кадру) — числом строк.

Информация, отображаемая на экране, имеет три градации яркости: черную, белую и серую. Черная соответствует логической "1", белая— логическому "0" состояния запоминающей ячейки матрицы 26.Серую градацию имеет координатная сетка и обрамляющее поле. Маркер - белый на черном элементе и черный — на белом. Запоминающая ячейка, находящаяся в промежуточном состоянии, отображается элементом с чередующимися черными и белыми строками.

Такой элемент выглядит полосатым.

Формирователь 17 формирует сигналы маркера, которые поступают на формирователь 15, и сигналы середины маркера, поступающие в логический блок 22. Если маркер изображается в виде крестика, то он образуется с помощью сетки, располо1 женной внутри координатной сетки.

Выделение крестика (перекрестия сетки маркера) осуществляется сигналом, поступающим с выхода схемы

18 сравнения. Адрес маркера опреде5 ляется кодом, находящимся в блоке 1 адреса.

Формирователь 15, на входы которого поступают сигналы координат.ной сетки с формирователя 16, 10 .сигналы маркера — с формирователя 17, синхросигналы — с генератора 4 и информация, считанная из контролируемой матрицы 26 памяти, формирует полный видеосиг (5 нал, который поступает на вход телевизионного приемника 14. Блок 6 осуществляет считывание и перезапись (т.е. дозапись, корректирование или смену) информации в контролируемой матрице 26 памяти в соответствии с тестом перезаписи в автоматическом или ручном режиме. При этом логический блок 22 определяет и запоминает состояние выбранной запоминающей ячейки, разрешает или запрещает подачу сигналов записи, выдает сигналы для индикации в блок

3 индикации.

Блок 23 считывания осуществляет параллельную выборку информации из контролируемой матрицы 26 памяти и выдачу ее последовательно на вход формирователя 15. Ключи 25 осуществляют коммутацию шин контролируемой матрицы 26 памяти. Генераторы

35 24 вырабатывают сигналы записи "1" и "0", считывания, компарированияи подзапирающего напряжения, необходимые для перезаписи и считывания информации. Формирователь 21 фор40 мирует сигналы и временные соотношения, необходимые для работы генератора 24, дешифратор 20 осуществляет дешифрацию кода координат„

В режиме считывания по входу 12

45 в блок 6 поступает код координат элементов разложения. информационного поля. В соответствии с этим кодом производится последовательный опрос каждой адресной шины контролируемой матрицы 26 памяти и выборка информации с разрядных шин, с.,которых она выбирается столько раз, сколько телевизионных строк составляет элемент

I отображающий запоминающую ячейку на экране телевизионного приемника

14. С выхода формирователя 16 в блок

6 поступают сигналы вертикальных линий координатной сетки, с помощью которых осуществляется последовательное считывание содержимого разрядных шин матрицы.

Режим перезаписи подразделяется на ручиой и автоматический °

В ручном режиме по желанию оператОра производится выбор запоминающей ячейки и ее перезапись. С помощью

1027780 органа управления маркером, расположенным в блоке 2 управления, устанавливают маркер на выбранный. элемент, осуществляя тем самым выбор запоминающей ячейки. При этом син-. хросигналы генератора 4,.период следования которых кратен периоду следования кадровых синхросигналов и больше его, поступают в блок 2 управления на орган управления маркером, который направляет сигналы в необходимый канал, т.е. вверх, вниз, влево, вправо и далее через формирователь 5 на управляющий вход блока 1 адреса. Этим обеспечивается перемещение маркера. Затем органами регулировки блока 6 устанавливают параметры сигналов записи и считывания и осуществляют перезапись выбранной запоминающей ячейки. При этом сигналы ЗАПИСЬ "1" или ЗАПИСЬ "0" с блока 2 управления через формирователь 5 поступают в блок 6, разрешая.выдачу соответствующих сигналов записи, поступающих на выбранную запоминающую ячейку контролируемой матрицы 26 памяти.

В автоматическом режиме осуществляется контроль на функционирование с помощью тестов перезаписи. Органами управления режимом перезаписи блока 6 задают режим перезаписи, выбирают переключателем формирователя 5 необходимый тест перезаписи, а затем нажимают на кнопку ПУСК и наблюдают за процессом перезаписи по экрану телевизионного приемника

14. При этом из блока 2 управления поступают сигналы СБРОС, АВТОМАТ, ПУСК, которые переводят устройство в автоматический режим работы. При необходимости останова теста перезаписи нажимают на кнопки СТОП, запрещая подачу сигналов записи.

Отображение состояния запоминающей ячейки, находящейся в промежуточном между высокоомным и низкоомным состоянии, осуществляется следующим образом.

Ва один вход селектора 27 строк с выхода генератора 4 поступают строчные и кадровые синхроимпульсы, на другой вход свыхода формирователя 5 - сигналы ЗАПИСЬ "0" или

ЗАПИСЬ "1".. На выходе селектора 27 вырабатываются импульсы с паузой между ними, равной их длительности строчной развертки. Импульс (пауза) совпадает во времени, например, с нечетными (четными строками. При смене сигнала ЗАПИСЬ "0" — ЗАПИСЬ "1" импульс и пауза меняются местами.

10 Таким образом селектор 27 выделяет четные и нечетные строки. Импульсы с выхода селектора 27 поступают на вход одного из генераторов 24 - генератора сигналов компарирования, на выходе которого образуются сигналы компарирования с двумя чередующимися уровнями, совпадающими во времени одним уровнем с четными строками, другим с нечетными. При смене сигнала ЗАПИСЬ "0" — ЗАПИСЬ "1" .уровни меняются местами, Сигналы компариронания поступают в блок 23 считывания.

Уровни компарирования выбираются такими, чтобы один из них был расположен между падениями напряжения на запоминающей ячейке, находящейся в низкаомном и промежуточном состояниях, другой - н .нысокоомном и промежуточном состояниях. Запоминающая ячейка, находящаяся в промежуточном состоянии при считынании на одной телевизионной строке, будет отображаться как находящаяся н состоянии логической "1", на другойлогического "0", Такая запоминающая ячейка будет отображаться чередующимися черными и белыми стрОками, т.е. полосатой.

Предлагаемые устройства в от40 личие от прототипа, отображающего на экране дна состояния запоминающей ячейки, позволяет выделить также запоминающую ячейку, находящуюся в промежуточном, между высокоомным и низкоомным состоянии. Такой более расширенный и достоверный контроль повышает возможности устройства. При исследовании матриц это позволяет, например, набирать статистику сбоев, н производстве - оценивать качество матриц с учетом сбоен.

ВНИИПИ Заказ 4749/56

Тираж 594 Подписное филиал ППП "Патент", r.Ужгород,ул.Проектная,4

Устройство для контроля матриц памяти Устройство для контроля матриц памяти Устройство для контроля матриц памяти Устройство для контроля матриц памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх