Устройство синхронизации равнодоступной многоадресной системы радиосвязи

 

УСТРОЙСТВО СШХРОНИзХцИИ РАВНедОСИПНОЙ МНОГОАДРЕСНОЙ СИСТЕШЛ РАДЩОСВЯЗ, содержащее опорный генератс , последовательно соединенные дшоифратор, блок фазирования и канальНЁ1й распределитель, последовательно соединенные блок тактовой синзфонизации и счетчик импульссв, а также блок канальной синхронизации, отличающееся тем, что, с целью повышения точности синхронизации, вв едены последовательно соединенные рещфкулятор и перемножитель, а также делитель; вход котсфого подключен к выходу блока .канальгюй синхрониза ции , а выход через kaнaльн&Iй .распределитель подсоединен к второму входу блока фазирования и. первому входу блока канальной синхронизации, другой выход канального расп1ределителя подсоединен к nepscaay входу блока тактовой синзфоннзацни, второй.вхсщ которого подключен к входу устройства и первому ВХОДУ рехщркулятора, второй вход которого подключен к выходу блока тактовой.синхронизации, а третий вход объ цинен с.входом опорного генератора, . которого через . перемнс«китель подсое;Е;инен к , входу .блока канальной сйийхрониза191и и второму входу счетчика. ; ттульсов, выход которого подсоединен к входу дешифратора. ; . 00 о х эо зь

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (1Е (11) 9(50 .Í 04 1. 7 06

Ъ »

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОЙ ЧТЕНИЙ И ОТНРЫТИЙ (21) 3398137/18-09 (22) 16.02 ° 82. (46) 23.07.83. Вюл. 9 27 (72) B.G.Íîâèêîâ, Я.С.Язловецкий и В.А.Чердынцев (53) 621..394.662.2(088.8) (56) 1.,1 ЛЕвин Л.C:Плоткин М,А., Основы построения цифровых систем передачи. М., * Связь!, 1975, с, 117, рис. 4.1.

2. Авторское свидетельство СССР

9 259136, кл. H 044 7/06» 1967 (прототип) . (54) (57) creoAcrao синхРОнизА@ии

РАВИО@Ос нОй mioroAgezc1(oA cmc Taw .

РАДИОСВЯЗИ, содержащее опорный генератор,.последовательно соединенные дещифратор, блок фазирования и канальный распределитель, последовательно соединенные блок тактовой:синхронизации и счетчик импульсов, а также блок канальной синхронизации, о т л и ч аю щ е е с я тем, что, с пелью повы= щения точности синхронизацик, .введены последовательно соединенные .рециркулятор и перемножитель, а также делитель; вход которого подключен к выходу блока,канальной синхрониза1ции, а выход через канальный .распре" делитель подсоединен к второму вхо» ду блока фазирования и первому входу блока канальной синхрониэацик, другой выход канального распределителя подсоединен к первому входу блока тактовой синхронизации, второй. вход которого подключен к входу .устройства и первому входу рециркулятора, второй вход которого подключен к выходу. блока тактовой .синхронизации, Я. а третий вход объединен с.входом

:опорного генератора, .выход которого через.перемножктель подсоединен к второму входу .блока канальной скнхронизацни.к второму входу счетчика.

;импульсов, выход .которого подсоеди- Ф нен к входу дешнфратора.

1030986

Изобретение относится к радиосвязи и может использоваться в многоканальных синхронноадресных системах связи с временным делением каналов.

Известно устройство цикловой синхронизации, содержащее последователь-. но соединенные регистр сдвига, дешифратор, узел фазирования, распределитель 11, Однако такое устройство не обеспечивает достаточной точностй синх-. 1О ронизации, Наиболее близким к изобретению по технической сущности является устройЧтво цикловой и канальной синхронизации для равнодоступной .многоадресной системы радиосвязи, состоящее из фазового дискриминатора, формирователя тактовых импульcos, генерато-. ра, дешифратора сигнала.цикловой синхронизации, распределителя каналов, переключателя и блока уплотнения.

Устройство содержит также блок независимой синхронизации, включенный между тактовым входом и выходом дешифратора сигнала цикловой синхронизации, тактовым и пусковыми вХодами и промежуточным выходом распределителя каналов, тактовым входом блока уплот-, нения, входом фазового дискриминатора и соединенный по коммутируемым входам с выходами генератора и формирователя тактовых импульсов, блок запоминания фазы, включенный между выходом переключателя и тактовым входом распределителя каналов, и последовательную цепь, состоящую из 35 формирователя управляющих импульсов, счетчика декоррелированных сигналов цикловой синхронизации и генератора автономных сигналов цикловой синхронизации, включенную между выходом 40 дешифратора сигнала цикловой синхронизации и пусковым входом распредедителя каналов $ 2).

Однако это устройство не обеспечивает достаточной точности синхро- 45 низации, так как выделение импульсов синхронизации обеспечивается лишь при полном совпадении комбинации, записанной в регистр, с комбинацией, на которую настроен дешиФратор.

Поэтому при искажении одного символа в синхронизирующем сигнале теряется информация, используемая для фаэовой автоподстройки.

Цель изобретения — повышение точности синхронизации.

Для этого в устройство синхронизации равнодбступйой многоадресной системы радиосвязи, содержащее опорный генератор, последовательно сое- 60 диненные дешифратор, блок фазирования и канальный распределитель, последовательно соединенные блок тактовой синхронизации и счетчик импульсов, а также блок канальной синхронизации, 65 введены последовательно соединенные рециркулятор и перемножитель, а также делитель, вход которого подключен к выходу блока канальной синхронизации, а выход через канальный распределитель подсоединен к второму входу блока фазирования и первому входу блока канальной синхронизации, другой выход канального распределителя подсоединен к первому входу блока тактовой синхронизации, второй вход которого подключен к входу устройства и первому входу рециркулятора, второй вход которого подключен к выходу блока тактовой синхронизации, а третий вход объединен с входом опорного генератора, выход которого через перемножитель подсоединен к второму входу блока канальной синхронизации и второму входу счетчика импульсов, выход которого подсоединен к входу дешифратора.

На фиг.1 изображена структурноэлектрическая схема устройства синхронизации равнодоступной многоадресной системы радиосвязи; на фиг.2 — эпюры, поясняющие процесс формирования дискриминационной характеристики.

Устройство синхронизации равнодоступной многоадресной системы радиосвязи содержит блок 1 тактовой синхронизации, рециркулятор 2, опорный генератор 3, перемножитель 4, счетчик 5 импульсов, дешифратор 6, блок 7 фазирования, блок 8 канальной синхронизации, делитель 9, канальный распределитель 10, при этом рециркулятор

2 содержит ключ 11 и регистр 12 сдвига, а блок 8 содержит сумматор 13 по модулю два, усредняющий элемент

14, управляющий элемент 15 и управляемый делитель 16 °

Устройство синхронизации равнодос.. тупной многоадресной системы радиосвязи работает следующим образом.

По синхронизирующим сигналам обеспечивается формирование импульсов разметки временных каналов, синхронных по отношению к одноименным импульсам разметки работающих станций. При этом производится выделение импульса синхронизации дешифратором 6, который через блок 7 осуществляет грубое фазирование канальной синхронизации путем установления канального распределителя 10 в соответствующее состояние.

Для этого выборки входного сигнала с каждым тактовым импульсом принимае мого сигнала заносятся в первый разряд регистра 12 рециркулятора 2.

Затем вход регистра 12 закрывается в течение В тактов, следующих с частотой(В % (где 9 y — тактовая частота синхронизирующего сигнала), осуществляется рециркуляция выборки. Поскольку длина регистра 12 равна (В-1) раз1030986 ряд, то в момент занесения следующей выборки в первый разряд, предыцущая выборка оказывается во втором разряде. Когда регистр 12 полностью запол" нится выборками из синхронизирующего сигнала, первая выборка последний 5 раз поступает на перемножитель 4 и исчезает, а в первый разрнд заносится новая выборка.

Опорный сигнал формируется на выходе опорного генератора 3, продви- Я жение в котором осуществляется теми же тактовыми импульсами, что и в регистре 12 рециркулятора 2. Поэтому входной сигнал сжимается во времени в В раэ, а выборки скользят от- f5 носительно опорного сигнала. 3а период синхронизирующего сигнала происходит совпадение фаз опорного и выборок их синхронизирующего сигналов. Корреляционный интеграл вычисляется перемножителем 4 (фиг.20), счетчиком 5 импульсов и дешифратором

6.

Импульсы синхронизации с выхода дешифратора 6 поступают на вход блока

7 фазирования и обеспечивают режим установления синхронизма. Сигнал с.выхода перемножителя 4 поступает на вход сумматора 13 (фиг.28) блока 8 канальной синхронизации, где суммируется с меандровым сигналом, формируемым на выходе управляемого делителя 16 (фиг.2о)блока 8.Сигнал с выхода сумматора 13 является информацией для точного фазирования и поддержания синхронизма в, блоке 8 35 канальной синхронизации. В этом случае используется вся информация, заложенная в синхронизирующем сигнале системы, Формирование дискриМинационной характеристики устрой- щ ства осуществляется. путем суммирования по модулю два сигналов с выхода перемножителя 4 и меандровой функции.

Всякое рассогласование опорного сигнала (фиг2Я относительно синфазного состояния дае;г преобладание того или иного знака. Этот факт используется для обеспечения слежения эа фазой канальных импульсов..Если опорный сигнал отсаает,(опережает) от центра разряженного импульса, определяемого последним битом синхронизирующего сигнала, то осуществляется изменение частоты на выходе элемента 15 путем добавления (исключения) импульсов в исходную последовательность. Для того, чтобы шумы тактовых интервалов всех битов, кромЕ последнего бита принимаемого синхронизирующего сигнала, не влияли на точность синхронизации, производится бланкирование выходного сигнала сумьетора 13 в усредняющем элементе

14(фиг.27>0) блока 8.

Во всех режимах работы синхронизации распределителя 10 осуществляетя сигналами с выхода блока 8 канальной синхронизации через .делитель 9, что устраняет влияние положительной об-. ратной связи и тем дополнительно повыаает точность синхронизации устройства.

Технико-экономическая эффективность предлагаемого устройства заключается в использовании всей энергии синхронизирующего сигнала для обеспечения канальной синхронизации, а также для уменьшения положительной обрат-ной связи при взаимном обмене информации в сети рассредоточенных объектов.

1030986

< 4ВфИРЭМ фюзи

Амму олипайчи

Составитель Т.Поддубняк

Редактор A.Øèøêèíà Техред A.Áàáèíåö Корректор.>.Тяско аукав 5235/58 Тираж 677 Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5, Филиал ППП Патент, r.ÓæãÎðîä, ул.Проектная,4

Устройство синхронизации равнодоступной многоадресной системы радиосвязи Устройство синхронизации равнодоступной многоадресной системы радиосвязи Устройство синхронизации равнодоступной многоадресной системы радиосвязи Устройство синхронизации равнодоступной многоадресной системы радиосвязи 

 

Похожие патенты:

Изобретение относится к области радиолокации, радионавигации и систем передачи дискретной информации, использующих сложные сигналы на основе псевдослучайных последовательностей с фазовой (0, ) модуляцией и осуществляющих методы дискретной обработки сигналов

Изобретение относится к радиотехнике и может быть использовано для тактовой синхронизации сигналов с квадратурно-амплитудной (КАМ) и фазовой манипуляцией (ФМн) в цифровых приемниках

Изобретение относится к технике связи и может быть использовано в импульсных цифровых системах связи

Изобретение относится к радиотехнике и технике связи и может использоваться в смстемах передачи дискретной информации для определения тактовой частоты импульсной последовательности
Наверх