Устройство для синхронизации последовательностей д-кода

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬ.ТВУ 773943 (б1) Дополнительное к авт. сеид-ву (22) Заявлено 010279 (21) 2720472/18-09 с присоединением заявки ¹ (23) Приоритет—

Опубликовано 231080,Бюллетень ¹ 39

Дата опубликования описания 251080 „з

H L 7/06

Государственный комитет, СССР по делам изобретений и открытий (53) УДК 621 ° 394..662 (088. 8) (72} Автор изобретения

Л.Л. Клюев (71) заявитель (54 ) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ

ПОСЛЕДОВАТЕЛЬНОСТЕЙ Д-КОДА Изобретение относится к технике связи и может использоваться в радиосистемах, в которых применяются шумоподобные сигналы. 5

Известно устройство для синхронизации последовательностей Д-кода, содержащее последовательно соединенные коррелятор, решающий блок, блок управления и опорный генератор, а р также блок выделения тактовой частоты, подключенный к другому входу блока управления 1) .

Однако у известного устройства большое время вхождения в синхрониэм. 5

Цель изобретения — сокращение времени вхождения в синхронизм.

Для достижения поставленной цели в устройство для синхронизации последовательностей Д-кода, содержащее 2О последовательно соединенные коррелятор, решающий блок, блок управления и опорный генератор, а также блок выделения тактовой частоты„ подключенный к другому входу блока управ- 25 ления, введены три блока задержки и последовательно соединенные блок корреляторов, анализатор и блок перемножителей, выходы которого подключены к входам коррелятора, другие 30 входы которого через первый блок задержки соединены с выходом опорного генератора и входом второго блока задержки, второй вход которого соединен с вторым выходом блока управления, третий выход которого подключен к другому входу анализатора и управляющему входу третьего блока задержки, причем выходы второго блока задержки подключены к входам блока корреляторов, а выход третьего блока задержки подключен к другому входу блока перемножителей, при этом входы третьего блока задержки и блока выделения тактовой частоты и другой вход блока корреляторов объединены.

На чертеже изображена структурная электрическая схема устройства для синхронизации последовательнос- тей Д-кода.

Устройство содержит коррелятор 1, решающий блок 2, блок 3 управления, опорный генератор 4, блок 5 выделения тактовой частоты, а также первый

6, второй 7 и третий 8 блоки задержки и последовательно соединенные блок 9 корреляторов, анализатор 10 и блок 11 перемножителей.

773943

Устройство работает следующим образом.

При поступлении на вход периодически повторяющейся Д-последовательности значности 2" > манипулированной инверсно информационными посылками, на выходе блока 5 выделения тактовой частоты появляется напряжение тактовой частоты, которое используется для запуска перестраиваемого опорного генератора 4 Д-кода и программного блока 3 управления. (а

На выходе перестраиваемого опорного генератора 4 Д-кода появляется периодически повторяющаяся Д-последовательность значностью 2 =4(к

2 n), которая является периодически повторяющимся отрезком входной

Д-последовательности.

Во втором блоке 7 задержки опорная Д-последовательность сдвигается во времени. 2О

На первом входе блока 9 корреляторов временной сдвиг равен нулю, на втором, третьем и четвертом входах временной сдвиг соответственно равен л >, л ьцf ? (ц, 3 ьц < ц - длительность дискрета входной последовательности.

Число каналов блока 9 корреляторов для определенности выбрано равным 4, а величина задержки линии третьего блока 8 задержки — равной 2 ц.

На входы блока 9 корреляторов поступают соответственно входная Д-последовательность значностью 2 " и сдвинутые во времени опорные последовательности значностью в 4 символа.

При перемножении входной последовательности с опорными (в четырех каналах блока 9 корреляторов) и в дальнейшем фильтрации стробирования и формирования на одном из четырех выходов анализатора 10 выделяется Д-пос-40 ледовательность со значностью 2 " которая сохраняет инверсную информационную манипуляцию входного сигнала.

Длительность информационных посылок определяется величиной задержки третьего блока 8 задержки и равна этой задержке или больше ее.

Начало выделенной и манипулированной информационньыи посылками последовательности на одном из выходов многоканального анализатора 10 совпадает с началом принимаемой последовательности на выходе третьего блока 8 задержки. При перемножении указанных последовательностей в одном из четырех перемножителей блока

i1 перемножителей выделяется неманипулированная Д-последовательность значностью в 4 символа.

Номер канала, в котором выделяет- @) ся эта последовательность, определяется с помощью коррелятора 1 и решающего блока 2.

На стробирующие входы многоканального анализатора 10 поступают стробирующие видеоимпульсы, период которых совпадает с временем интегрирования интеграторов блока 9 корреляторов, следовательно, и временем задержки первого 6 и третьего 8 блоков задержки.

На основе принятого решения производится сдвиг опорной последовательности. При этом начало одной ир п-2

2 опорных последовательностей совпадает с началом принимаемой последовательности.

После этого по сигналу с выхода программного блока управления 3 устройство переходит на второй этап.

В табл. 1 (см. ниже) приведены последовательности, действующие на первом этапе на выходах блоков устройства:

1)-на входе устройства 2)-на первом выходе второго блока 7 задержки; 3) — на выходе первого перемноо жителя блока 9 корреляторов, 4) на первом выходе многоканального анализатора 10; 5) — на выходе первого перемножителя блока 11 перемножителей. Для простоты принято, что на входе действует Д-последовательность значностью в 16 символов.

Т а б л и ц а 1

1) — — — + --+ — ---.+++ — +

2 ) + » «+ +

3) — — — — — — + + — — — — + +

4 ) + + — - — — + +

5 ) + - — — + — — — + — — — +

В табл. 2 приведены последовательности, действующие на первом этапе на выходах блоков устройства: 1) на входе устройства; 2) — на втором выходе второго блока 7 задержки, 3) на выходе второго перемножителя блока 9 корреляторов, 4) — на втором выходе многоканального анализатора 10, 5) — на выходе второго перемножителя блока 11 перемножителей.

Напряжение на выходе первого канала многоканального коррелятора 1 максимально и равно 16, а на выходе второго канала (так же как и остальных двух каналов) напряжение равно нулю. таблица 2

1).— — -+ --+ — — --+++ +

3) -++-"+-+ -++ + +

4)0000000000000000

5) 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

Рассмотрим работу устройства на втором этапе поиска.

На втором этапе работа устройства не отличается от работы на первом этапе, за исключением того, что перестраиваемый опорный генератор 4

Д-кода генерирует Д-последовательность

773943 значностью в 16 символов, т.е, входную последовательность.

Эта последовательность поступает на первый коррелятор блока 9 корреляторов без задержки, на второй коррелятор — с задержкой, равной 4 3„, на третий коррелятор — с задержкой

Р

I равной 8 ьц, и на четвертый коррелятор — с задержкой, равной 12 „ .

Для данного примера поиск заканчивается на втором этапе после обна ружения многоканальным коррелятором

1 Д-последовательности значностью в

16 символов.

В случае присутствия на входе устройства последовательности большей значности число этапов поиска определяется выражением fog", где N — значность входной последовательности ° Например, если N = 2, то

Cog .16384 = 7, т.е. на поиск Д-пос. ледовательности значностью в 16384 символа затрачивается всего 7 шагов.

Поиск в известном устройстве заканчивается в лучшем случае эа Eog

В общем случае при использовании а каналов число шагов определится выражением Fog N. Описанный выше поиск идет вне зависимости от того„ накладывается или не накладывается инверсная информационная манипуляция на входную Д-последовательность.

Формула изобретения

Устройство для синхронизации последовательностей Д-кода, содержащее последовательно соединенные коррелятор, решающий блок, блок управления и опорный генератор, а также блок выделения тактовой частоты, подключенный к другому входу блока управления, о т л и ч а ю щ е е с я тем, что, с целью сокращения времени вхождения в синхрониэм, введены три блока задержки и последовательно соединенные блок корреляторов, анализатор и блок перемножителей, выходы которого подключены к входам коррелятора, другие входы которого через первый

2О блок задержки соединены с выходом опорного генератора и входом второго блока задержки, второй вход которого соединен с вторым выходом блока управления, третий выход которого подключен к другому входу анализатора и управляющему входу третьего блока задержки, причем выходы второго блока задержки подключены к входам блока корреляторов, а выход третьего блока задержки подключен к другому входу блока перемножителей, при этом входы третьего блока задержки и блока выделения тактовой частоты и другой вход блока корреляторов объеди35

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 422115, кл. Н 04 L 7/02, 1969.

773943

Составитель Н. Пантелеева

Техред Ж. Кастелевич Корректор С. Шекмар

Редактор Т. Киселева

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 7534/81 Тираж 729 Подписное

БНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для синхронизации последовательностей д-кода Устройство для синхронизации последовательностей д-кода Устройство для синхронизации последовательностей д-кода Устройство для синхронизации последовательностей д-кода 

 

Похожие патенты:

Изобретение относится к области радиолокации, радионавигации и систем передачи дискретной информации, использующих сложные сигналы на основе псевдослучайных последовательностей с фазовой (0, ) модуляцией и осуществляющих методы дискретной обработки сигналов

Изобретение относится к радиотехнике и может быть использовано для тактовой синхронизации сигналов с квадратурно-амплитудной (КАМ) и фазовой манипуляцией (ФМн) в цифровых приемниках

Изобретение относится к технике связи и может быть использовано в импульсных цифровых системах связи
Наверх