Устройство для выполнения операции "логическая равнозначность" на феррит-ферритовых троичных элементах запрета

 

УСТРОЙСТВО ДЛЯ агаОЛНЕНИЯ . ЛОГИЧЕСКАЯ РАВНОЗНАЧНОСТЬ НА ФЕРРИТ-ФЕРРИТОВЫХ ТРОИШШХ ЭЛЕМЕНТАХ ЗАПРЕТА, содержащее два троичных элемента запрета, два информационных входа и тактовый вход, первый (информационный вход соединен с первым входом сложения первого троичного элемента запрета, выход которого соединен с первым входом сложения второго троичного элемента запрета, отличающееся тем, что, с целью упрощения и повышения быст| )одействия, второй вход сложения и первый вход вычитания первого троичного элемента запрета соединены соответственно с вторым информационным входом и тактовым входом, выход первого троичного элемента запрета соединен с вторым входом сложения второго троичного элемента запрета. I

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„.ЯК„1064466 A

ЗСЮ H 03 К 19/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .1

tf

> ,3 .1

I с

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3490778/18-21 (22) 06.09.82 (46) 30.12. 83. Бюл. Р 48 (7 ) С. И.Шароватов, В. С. Кочнев и Г.И.Стеценко (53) 621.382.34(088.8) (56) 1. Авторское свидетельство СССР

9 425353., кл. Н 03 К 19/166, 1974.

2. Соколов H.T. и др. Ферритовые логические платы, автоматизированных систем контроля и управления. Л., ВИКА им.Можайского A Ô., 1973, c...23-27, рис. 1.28. (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ВЫПОЛНЕНИЯ ЛОГИЧЕСКАЯ РАВНОЗНАЧНОСТЬ HA

ФЕРРИТ-ФЕРРИТОВЫХ ТРОИЧНЫХ ЭЛЕМЕНТАХ

ЗАПРЕТА, содержащее два троичных элемента запрета, два информационных входа и тактовый вход, первый (информационный вход соединен с первым входом сложения первого троичного" элемента запрета, выход которого соединен с первым входом сложения второго троичного элемента запрета, о т л и ч а ю щ е е с я тем, что, с целью упрощения и повышения быстродействия, второй вход сложения и первый вход вычитания первого троичного элемента запрета соединены соответственно с вторым информационным входом и тактовым входом, выход первого троичного элемента запрета соединен с вторым входом сложения второго троичного элемента запрета. I

164466

Выход элемента

Условное обозначение элемента

1 Вход сложения

2 Вход сложения

+1

2 Вход вычитания

1 Вход вычитания

+1

Изобретение относится к вычислительной технике и может .быть использовано при проектировании логических узлов информационных систем на логических элементах с импульсными входами и выходами. 5

Известно устройство для формирования функции равнозначности и неравнозначности, состоящее иэ двух трансфлюксоров, двух диодов, трех конденсаторов и резистор Г1Д. 30

Недостатками данного устройства являются его сложность и нетехнологичность вследствие применения большого количества разнотипных элементов ° f5

Известно устройст во для выполн ения операции Логическая равнозначность на пяти феррит-ферритовых троичных элементах запрета, первый и второй информационные входы устрой-20 ства соединены соответственно с первыми входами сложения и вычитания первого элемента запрета, выход которого соединен с первым входом вычитания второго и первым входом сложения третьего элементов запрета, выходы которых соединены соответственно с первьми входами сложения и вычитания четвертого элемента запрета, выход которого подключен к выходу устройства, а выход пятого элемента запрета соединен с первым вхо дом сложения второго элемента запрета Е21.

Недостатком известного устройства является то, что оно имеет сложную реализацию, так как выполнено на пяти феррит-ферритовых троичных элементах запрета с семью межэлементными связями, и низкое .быстродействие, поскольку операция Логическая равно- 40 значность производится за три фазы тактового питания.

Цель изобретения — упрощение и повышение быстродействия устройства для выполнения операции Логическая равнозначность на феррит-ферритовых троичных элементах запрета.

Указанная цель достигается тем, что в устройстве для выполнения операции Логическая равнозначность на феррит-ферритовых троичных элементах запрета, содержащем два троичных элемента запрета, два информационных входа и тактовый вход, первый информационный вход соединен с первым входом сложения первого троичного элемента запрета. выход которого соединен с первым входом сложения второго троичного элемента запрета, второй вход сложения и первый вход вычитания первого троичного элемента запрета соединены соответственно с вторым информационным входом и тактовым входом, выход первого троичного элемента запрета соединен с вторым входом сложения второго троичного элемента запрета, В качестве троичного логического элемента может быть применен троичный логический элемент. Каждый троичный элемент запрета выполняет троичные операции (табл.1), и образующие функционально полную систему логических функций.

На фиг.1 приведена схема предлагаемого устройства; на фиг.2 - временная диаграмма его работы с условными обозначениями на примерах, пред" .ставленных в табл.2.

В табл.1 дан троичный элемент, выполняющий троичные операции, в табл.2 — примеры работы устройства.

Таблиц а 1

164466

Продолжение табл. 1

Условное обозначение элемента

Вход элемента

Выход элемента

2 2 . 1

0

F1

+1

Таблица 2

Информационные входы устройства

Пример

4 сложения вычитания

1 1

Устройство, фиг. 1 содержит элементы

1 и 2 запрета. первый и второй информационные входы 3 и 4 устройства соответственно, тактовый вход 5 устройства, выход б устройства. Входы 3-5 устройства соединены соответственно с первым входом сложения, вторым входом сложения и первым входом вычитания элемента 1, выход которого соединен с первым и вторым входами сложения элемента 2, выход которого соединен с выходом 6 устройства.

Устройство (фиг.2) также содержит временные диаграммы 7-9 тактовых импульсов соответственно на шинах первой, второй и третьей фаэ такто.— вого питания устройства1 временныЕ диаграммы 10 и ll сигналов соответственно на входах 3 и 4 устройствау временные дмаграмьи 12 и 13 сигналов соответственно на выходах элементов 1 и-2. 60

Сист(ма тактового питания устройства - трехфазная1 сигналы на входы

3-5 устройства поступают во время тактового импульса первой фазыг тактовыми импульсами второй и третьей . я

2 Выходы устройства фаз считывается информация соответственно с элементов 1 и 2. На дополнительный вход 5 устройства всегда поступают сигналы с частотой тактового питания устройства с феррит-ферритового трончного элемента запрета или шины первой фазы тактового питания устройства.

Работа предлагаемого устройства описывается на следующих примерах (фиг.l и 2, табл. 2).

В первом примере тактовым импульсом первой фазы первого такта положительный сигнал поступает на вход

5 устройства, который передается на первый вход вычитания элемента 1 и согласно логики работы (табл.l) в него записывается — 1; тактовым импульсом второй фазы с элемента 1 считывается отрицательный сигнал, .который передается на второй вход сложения элемента: 2 и записывается в него +1; тактовым импульсом третьей фазы с. элемента 2 считывается положительный сигнал, который передается на выход б устройства.

1064466

Tnxm f

70 фиг. Л

П инпильсы трехфазного источника питания запись + 1 I я1ЯВРиМ

° запись ., -1 Ф злемент счита докие .ю .

-4 Рчили АЮиЕ .. +1 Г с vuma4g ue . -1

Составитель Ранов

Редактор Н.Ковалева Техред И.Метелева Корректор O.Áèëàê

Заказ 10361/59 Тираж 936 Подписное

ВНИИПИ 1 осударственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д.4/5

Филиал ППП Патент, г.ужгород, ул.Проектная,4

Во втором примере тактовым импульсом первой фазы второго такта положительные сигналы поступают на вход 3 и

Б устройства, передаются на первые входы сложения и вычитания элемента

1 и согласно логики работы (табл.1) в них записывается +1 и -1 соответственно; тактовым импульсом второй фазы с элемента 1 считывается нулевой сигналу тактовым импульсом третьей

- фазы с элемента 2 считывается нулевой сигнал отсутствие сигнала и на вы-. ход 6 устройства ничего не передается.

Аналогично в соответствии со схемой (фиг. 1) и временной диаграммой (фиг.2) происходит выполнение последующих примеров, приведенных в табл.2.

Использование предлагаемого устройства обеспечивает его упрощение за счет уменьшения оборудования на три феррит-ферритовых троичных элемента запрета и сокращение на две межэлементные связи; повышение быстродействия в 1,5 раза, поскольку. опеоперация Логическая равнознач ность производится за две фазы тактового питания устройства; повышение его надежности.

Устройство для выполнения операции логическая равнозначность на феррит-ферритовых троичных элементах запрета Устройство для выполнения операции логическая равнозначность на феррит-ферритовых троичных элементах запрета Устройство для выполнения операции логическая равнозначность на феррит-ферритовых троичных элементах запрета Устройство для выполнения операции логическая равнозначность на феррит-ферритовых троичных элементах запрета 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх