Регистр сдвига

 

РЕГИСТР СДВИГА, содержащий ячейки памяти, каждая из которых состоит из RS-триггера на двух элементах И-НЕ, первые входы которых являются управляющим входом данного триггера , и два вспомогательных элемента И-НЕ, выходы которых соединены соответственно с входами установки и сбро са RS-триггера ячейки памяти, первые входы вспомогательных элементов И-НЕ являются информационными входами ячейки памяти, а вторые и третьи входы соединены соответственно с выходами элементов И-НЕ RS-триггера, которые являются информационными выходами ячейки памяти, информационные входы каждой ячейки памяти, кроме первой, соединены с информационньми выходами предьщущей ячейки памяти , первый и второй управляющие входы которой соединены с соответствующими управляющими выходами данной ячейки памяти, информационные входы первой ячейки являются информационными входами регистра, а ее управлякщие выходы - управляющими выходами регистра, информационные выходы последней ячейки памяти являются кнформационньми выходами регистра, а ее управлякяцие входы - управляющимг входами регистра s отличающ и и с я тем, что, с целью повышения быстродействия регистра, каждая ячейка памяти содержит дополнительньй RS-триггер на двух элементах И-НЕ к четыре дополнительных элемента , выход первого из которых соединен с управляющим входом RS-триггера ячейки памяти и первым входом второго дополнительного элемента И-НЕ, второй и третий входы которого являются соответственно первым и вторым управляющими входами ячейки памяти, а четвертый вход и первый вход первого дополнительного элемента И-НЕ являются дополнительным управляющим входом ячейки памяти , второй вход первого дополнительного элемента И-НЕ соединен с выходом третьего дополнительного элеме {та И-НЕ, который является первым управляющим выходом ячейки памяти ; первый и второй входы третьего дополнительного элемента И-НЕ соединены с выходами вспомогательных элементов И-НЕ ячейки памяти, а его Tpeti- K вход соединен с выходом четвертого дополнительного элемента И-НЕ, который является вторым управляющим выходом ячейки памяти, выход второго дополнительного ,элемента И-НЕ ячейки памяти соединен с первым входом ее четвертого дополнительного элемента И-НЕ и входом установки дополнительного RS-триггера5 единичный выход которого соединен с вторым входом четвертого дополнительного элемента И-НЕ, нулевой выход является допол

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК („)SU(„, g g G 11 С 19/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPHTMA

ОПИСАНИЕ ИЗОБАТЕ " .HÈß

Н ABTOPCHOMV СВИДЕ П" ПЬСТВУ (21) 3493222/18-24 (22) 22.09.82 (46) 07.04.84. Бюл. У 13 (?2) Б.С. Цирлик (?1) Институт социально-экономических проблем АН СССР (53) 681.327.66(088.8) (56) 1.Авторское свидетельство СССР

У 728161, кл. G 11 С 19/00, 1980.

2. Авторское свидетельство СССР

У 548892, кл. G 11 С 19/00, 1977 (прототин). (54)(57) РЕГИСТР СДВИГА, содержащий ячейки памяти, каждая из которых состоит из RS-триггера на двух элементах

И-НЕ, первые входы которых являются управляющим входом данного триггера, и два вспомогательных элемента

И-НЕ, выходы которых соединены соответственно с входами установки и сбро. са RS-триггера ячейки памяти, первые входы вспомогательных элементов И-НЕ являются информационными входами ячейки памяти, а вторые и третьи входы соединены соответственно с выходами элементов И-НЕ Rs-триггера, которые являются информационными выходами ячейки памяти, информационные входы каждой ячейки памяти, кроме первой, соединены с информационньии выходами предыдущей ячейки памяти, первый и второй управляющие входы которой соединены с соответствунхцими управляющими выходами данной ячейки памяти, информационные входы первой ячейки являются информационными входами регистра, а ее управляющие выходы — управляющими выходами регистра, информационные выходы последней ячейки памяти явля.ются информационными выходами ppÃèñòpа а ее управляющке входы — управляю им входами регистра, о т л и ч а юшийся тем, что, с целью повышения быстродействия регистра, каждая ячейка памяти содержит дополнительный RS-триггер ка двух элементах

И--HE и четыре дополнительных элемента И-НЕ, выход пеового из которых соединен с управляющим входом

RS-триггера ячей..:к памяти и первым входом второго дополкителького элемента И-НЕ, второй и третий входы которого являются соответственно первым к зторым управляющими входами ячейки памяти. а четвертый вход и первый вход первcãî дополнительного элемента И-НЕ являются дополнительным управляющим входом ячейки памяти, второй вход первого дополнительного элемента И-НЕ соединен с выходом третьего дополнительного элемента И-НЕ, который является первым управляющим выходом ячейки памяти, первый и второй входы третьего дополкктелького элемента И-НЕ соединены с выходами вспомогательных элементов И-НЕ ячейки памяти, а его тре чй вх д соединен с выходом четвертого дополнительного элемента И-НЕ, которык является вторым управляющим вьгходом ячейки пекяти, выход второго дополнительного элемента И-НЕ ячейки памяти соединен с первым входом ее четвертого дополнительного элемента

И-НЕ и входом установки дополнительного RS-триггера, единичный выход которого соединен с вторым входом четвертого дополнительного элемента

И-НЕ, нулевой выход является допол1084894 нительньн управляющим выходом ячейки памяти, а входы сброса соединены с выходами вспомогательных элементов

И-HE ячейки памяти, причем дополнительный управляющий выход каждой ячейки памяти, кроме последней, соединен с дополнительным управляющим

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых вычислительных машин.

Известен асинхронный регистр сдвига на элементах И-НЕ, содержащий ячейки памяти, каждая из которых состоит из трехстабильного триггера на трех элементах и вспомогательного элемента, причем первые входы первых двух элементов трехстабильного триггера являются информационными входами ячейки, а первые входы его третье. го элемента и вспомогательного элемента ячейки объединены и являются 15 управляющим входом ячейки, выходы первых двух элементов трехстабильного триггера являются информационными выходами ячейки, а выход его третьего элемента соединен с вторым 20 входом вспомогательного элемента, выход которого является управляющим выходом ячейки, информационные и управляющие входы i-й ячейки соединены соответственно с инфомационными и управляющими выходами (i-1)-й ,ячейки, два входа первых двух элементов трехстабильного триггера i-й ячейки и третий вход ее вспомогательного элемента соединены соответст- Зб венно с информационными и управляю-. щим выходами (i+1)-й ячейки, а четвертый и пятый входь: вспомогательного элемента i-й ячейки соединены

35 с информационньвы выходами (i+2) -й ячейки ki3 ° .

Недостатком этого регистра сдвига являет"я избыточное количество оборуцования. Для хранения m разрядов кода регистр должен содержать п=2m ячеек

Ю памяти, поскольку в нем между двумя ячейками, хранящими соседние разряды сдвигаемого кода, находится как минимум одна ячейка, в которой информапия стерта. входом последующей ячеики памяти дополнительный управляющий вход пер.вой ячейки памяти является дополни.тельным управляющим входом регистра, а дополнительный управляющий выход последней ячейки памяти — дополнительным управляющим выходом регистра.

Наиболее близким по технической сущности к изобретению является регистр сдвига на элементах И-НЕ, содержащий ячейки памяти, каждая из которых имеет основной и вспомогательный RS-триггеры.на двух элементах каждый, две пары входов обоих плеч основного RS-триггера объединены между собой и являются парой управляющих входов ячейки, выход каждого элемента основного RS-триггера соединен с входами обоих элементов вспомогательного КЯ-триггера и является информационным выходом ячейки, выхоц каждого элемента вспомогательного RS-триггера соединен с входом соответствующего элемента основного

RS-триггера и является управляющим выходом ячейки, а вход каждого его элемента является информационным входом ячейки, причем информационные выходы каждой ячейки регистра соединены с информационными входами последующей ячейки, управляющие выходы которой соединены с управляющими входами данной ячейки, при этом информационные входы первой ячейки регистра являются его информационными входами, а ее управляющие выходы — управляющими выходами регистра, информационные выходы последней ячейки регистра являются его информационными выхода1 л, а ее управляющие входы — управляющими входами регистра. Регистр экономичен по затратам оборудовании: для хранения ш-разрядного кода в нем достаточно:": меть пш ячеек, причем каждая ячейка требует для реализации только четыре четырхвходовых .лемента И-НЕ f2).

Недостатком известного регистра является его низкое быстродей: твн;(операция сдвига кода на один рсз-.-10848 ряд в нем выполняется за время, равное 4 и 7, где и — число ячеек регистра,. а à — задержка элемента И-НЕ).

Цель изобретения — повышение быстродействия регистра сдвига.

Поставленная цель достигается тем, что в регистре сдвига, содержащем ячейки памяти, каждая из которых состоит из RS-триггера на двух элементах И-НЕ, первые входы которых 10 объединены и являются управляющим входом данного триггера, и два вспомогательных элемента И-НЕ, выходы которых соединены соответственно с входами установки и сброса RS-триггера ячейки памяти, первые входы вспомогательных элементов И-НЕ являются информационными входами ячейки памяти, а вторые и третьи входы соединены соответственно с выходами элементов И-HE RS-триггера, которые являются информационными выходами ячейки памяти, информационные входы каждой ячейки памяти, кроме первой, соединены с информационными выходами пре- 2 дыдущей ячейки памяти, первый и второй управляющие входы которой соединены с соответствующими управляющими выходами данной ячейки памяти, информационные входы первой ячейки памяти являются информационными входами регистра, а ее управляющие выходы — управляющими выходами регистра, информационные выходы последней

""-.--:"=èêè памяти являются информационными выходами регистра, а ее управ35 ляющие входы — управляющими входами регистра, каждая ячейка памяти содержит дополнительный RS-триггер на двух элементах И-НЕ ичетыре дополни40 тельных элемента И-НЕ, выход первого из которых соединен с управляющим входом RS-триггера ячейки памяти и первым входом второго дополнительного элемента -HE второй и

45 третий входы которого являются соответственно первым и вторым управляющими входами ячейки памяти, а четвертый вход и первый вход первого дополнительного элемента И-НЕ являются дополнительным управляющим

-входом ячейки памяти, второй вход первого дополнительного элемента И-НЕ соединен с выходом третьего дополнительного элемента И-НЕ,который является первым управляющим выходом ячейки памяти, первый и второй входы третьего дополнительного элемента

И-HE соединены с выходами вспомо94 4 гательных элементов И-НЕ ячейки па- мяти, а его третий вход соединен с выходом четвертого дополнительного элемента И-НЕ, который является вторым управляющим выходом ячейки памяти, выход второго дополнительного элемента И-НЕ ячейки памяти соединен с первым входом ее четвертого дополнительного элемента И-НЕ и входом установки дополнительного RS-триггера, единичный выход которого соединен с вторым входом четвертого дополнительного элемента И-НЕ, нулевой выход является дополнительным управляющим выходом ячейки памяти, а входы сброса соединены с выходами

I вспомогательных элементов И-НЕ ячейки памяти, причем дополнительный управляющий выход каждой ячейки памяти, кроме последней, соединен с дополнительным управляющим входом последующей ячейки памяти, дополнительный управляющий вход йервой ячейки памяти является дополнительным управляющим входом регистра, а дополнительный управляющий вьрсод последней ячейки памяти — дополнительным управляющим выходом регистра.

На фиг. 1 приведена схема регистра; на фиг. 2 — времейная диаграмма

его работы.

Регистр содержит ячейки 1 памяти, каядая из которых содержит RS-триггер 2 на элементах И-НЕ 3 и 4, вспомогательные элементы И-НЕ 5 и 6, дополнительный ЕЯ-триггер 7 на элементах И-НЕ 8 и 9 и дополнительные элементы И-НЕ 10 — 13. Выход элемента

3(4) является информационным выходом

14.1(14.2) ячейки 1 и соединен с входами элементов 5 и б, остальные входы которых являются информационными входами 15.1 и 15.2 ячейки 1, а выход элемента 5(6) соединен с входами элементов 3(4), 9 и 12. Остальные входы элементов 3 и 4 объединены и соединены с выходом элемента 10, который соединен также с,первым входом элемента 11. Выходы элементов

12 и 13 являются управляющими выходами 16.1 и 16.2 ячейки 1, а второй и третий входы элемента 11 — ее управляющими входами 17.1 и 17.2. Выход элемента 12 соединен с первым входом элемента 10, второй вход которого сое динен с четвертым входом элемента 11 и является дополнительным управляющим входом !8 ячейки 1. Выход элемента 11 соединен с первым входом

1084894 элементов 8 и 13, выход элемента 8 соединен с вторым входом элемента

13, выход которого соединен с третьим входом элемента 12. Выход элемента

9 является дополнительным управляю- 5 щнм выходом 19 ячейки 1.

Выходы 14.1, 14. 2 и 19 и выходы

16.1 и 16.2 i-й ячейки 1 соединены с входами 15.1, 15.2 и 18 и выходами

17. 1 и 17. 2 соответственно (i+1) -й ячейки 1.

Информационные вьыоды 14.1 и 14.2 последней ячейки 1 регистра являются его информационными выходами 20.1 и

20. 2 соответственно, а, информационные входы 15.1 и 15.2 его первой ячейки — его, информационныьы входами

21.1 и 21.2. Управляющие выходы

16.1 и 16.2 первой ячейки 1 регистра являются его управляющими выходами

22.1 и 22.2 соответственно, а управляющие входы 17.1 и 17.2 его последней ячейки — его управляющими входами 23.1 и 23.2. Дополнительный управляющий вход 18 первой ячейки регистра 2 является его дополнительным управляющим входом 24, а управляющий выход

19 егго посл"-дней ячейки — дополнительным управляющим выходом 25.

Регистр работает следующим Обра- 30

ОМ

В исходном состоянии в каждой ячейке регистра информация стерта, т.е. на выходах элементов 3 и 4 . З5

КЯ-триггера 2 имеется значение I

-акое же значение установлено на входах 21.1, 21.2 и 24 регистра (со стороны источника информации) и 23.1 и

23 а 2 «co cTopoHItI приемника инфОрмации)

Устойчивость исходного состояния

I каждой ячейки 1 обеспечивается значением "0" на выходе ее элементов 5,6,8 и 10. При этом на выходах элементОв

9 — 1.3 каждой ячейки 1„а следоваI6 тельно и на "-oex ее выхопах имее ся

BHBtIe IHe I .

tt

8f!< чения на информацион» ых в»«одах . 1 ° и 2! . 2 и выходах Г ., ".. 20: рт;,»с 7 а с» э«» g»» -.ствуют 1 < — и,I tott—

1 tt

tt 33,, ....,, fi:,, tt3 "0 мация Отсутствует > 0 i - ноль: 0 единица комбинация 00 не возникает, Запись информации, вы:: .-:;..::-»еь1ой на входы 21.1 и 21.2, в регистр источ. н ник инициирует пОдачей значения 0 на erо вход 24. При этом в первой ячейке 1 регистра на выходе элемента

10 устанавливается значение 1 и информация с входов 15:1 и 15.2 этой ячейки через элементы 5 и 6 записывается в ее RS-триггер 2, т.е. на выходе его элемента 3 или 4 появляется значение "0", после чего на выходе элементов 5 и 6 устанавливается значение "I". Процесс записи информации в первую ячейку 1 завершается установкой значения "0" на вь|хоце ее элемента 12., которое поступает на ее выход 16.1 и на выход 22,1 регистра.

После этого источник может снять информацию с входов 21»1 и 21.2 регистра, установив на них значение

"11", и установить значение "1" на его входе 24. Время записи информации в первую ячейку 1 регистра, т.е. время, в течение которого должно присутствовать значение 0 на его входе

24 (н информация на входах 21.1 и

21.2), должно быть не меньшим„ чем ь, где Т вЂ” задержка элемента И-HE.

Установкой значения Х" на входе

24 регистра источник инициирует перепись информации из его первой ячейки 1 во вторую. При этом сначала в первой ячейке 1 появляется значение 0" аа выходе элемен B 11, которое устанавливает в единицу ее допольительныи RS-TpHI rep 7, т.е. ходе злемента 8 появляется значение

"I" B на выходе элемента 9 — значение "0". Это значение с выхода 19 первой ячейки 1 поступает на вход

18 второй ячейки и инициирует перепись в нее информации из первой ячейкн, Время подготовки первой ячейки 1 к переписи информации во вторую составляе ::,, таким образом, 3 <.

Запись .,-.-.нйопмапии во вторую ячейку 1 происходит аналогично рассмотpeH ". oé выше, и поэтому tIepeB- 4 ь после у "тановки на выходе 19 первой ячейки 1 значения "0" на ее входе

17.1 гоявляется такое;c= значение„

КОТОРОЕ r rt»BS«taees> На ".аВРОЩЕНИР писи информации во BTop>"".-з ячейку регистра и, попадая через выход О. 1 в первую ячейку 1, ин»-;ц;.ирует в ней стирание информации и:-Озврат a â€,Icходное состояние.

0тир .-,-.. †. информации .-. первой ячейке 1 регистра начинаетс;:;: ::»Оявления значения I. на выходе et-: эл:-::-:BHТ:; н я

11, после чего на выходе элемента 3 появляется значение "0". Это знаtreHHe, поступая на выход .6.2 Het=вой Ячеики 1 Регистра и на е, 0 вь(ход

22 - 2 „осчществляет »»блокЩс нк" за»1и1084894 си источником информации в регистр до тех пор, пока в первой ячейке регистра не завершается возврат в исходное состояние ° Далее на выходе элемента 12 первой ячейки 1 появляет- 5 ся значение "1" (хотя при этом снимается значение "0" с выхода 16.1 первой ячейки 1 регистра и его выхода 22.1, блокирующее запись источником информации в регистр, источ- 10 ник остается заблокированным значением "0" на выходе 22.2 регистра).

Затем появляется значение "0 на выходе элемента. 10 первой ячейки 1 регистра. Это значение стирает ин- 15 формацию в RS-триггере 2 первой ячей— ки 1, и на выходах ее элементов 3 и 4 появляется значение "1", а на выходе элемента 5 или S — значение 0". Это значение сбрасывает в ноль 20 дополнительный RS — триггер 7 первой ячейки 1, т.е. на выходе ее элемента

9 (и ее выходе 19) появляется значение "1", а на выходе элемента 8 значение"0".Процесс возврата первой ячейки t в исходное состояние завершается появлением значения "1" на выходе ее элемента 13 и ее выходе

16.2, т.е. на выходе 22.2 регистра.

После этого источник может заиисывать30 следующую порцию информации в регистр.

Время возврата первой ячейки 1 висходное состояние. T ° å. времмя между подачей зна-1ения "0" на ее выход .6.1 и установкой значения 1 на ее 35 входах 17.1 и 17.2 составляет 9 Т .

При этом уже через 7 . после начала этого процесса разрешается (установкой значения "1" на выходе l9 первой ячейки 1) перепись информации из вто-40 рой ячейки 1 регистра в его третью ячейку.

Перепись информации из второй ячейки 1 регистра в третью и возврат .второй ячейки 1 в исходное состояние 15 происходит аналогично..

Предположим, что приемник не мо-. жет принять информацию с выходов 20.1 и 20.2 регистра, и на его входах 23.1 и 23.? зафиксировано исходное значеИ 11

50 ние 1 независимо от значения на его выходе 25, тогда последняя ячейка 1 регистра после того, как в нее будет переписана информация из предпоследней его ячейки, не сможет стереть эту информацию и возвратиться в исходное состояние, так как инициация стирания информации и возврата ячейки 1 в исходное состояние осуществляется подачей значения "0" на вход 17.1 нли 17.2 этой ячейки, а у последней ячейки 1 на этих входах зафиксировано значение "1".

После того, как информация запи-„ сана в последнюю ячейку 1 регистра, и на ее выходе 16.1 появляется значение "0", предпоследняя ячейка 1 возвращается в исходное состояние ° Далее в предпоследнюю ячейку 1 может быть записана следующая порция информации, однако эта ячейка не может провести подготовку к переписи следующей порции информации в последнюю ячейку 1. В результате при подаче значения "1" на вход 18 предпоследней ячейки 1 на выходе ее элемента 11

-.охраняется значение "1" и дополнительный RS-триггер 7 этой ячейки остается в нулевом состоянии, т,е. на выходе 19 предпоследней ячейки сохраняется значение "1", и запись следующей порции информации в последнюю ячейку 1 не происходит. Таким образом, следующие друг за другом порции информации оказываются записанными в соседние ячейки 1 регистра (в данном случае в последнюю и предпоследнюю).

Аналогично каждая следующая порция информации проходит по регистру до тех пор, пока встречает ячейки l находящи еся в исходном состоянии, и останавливается в последней такой ячейке. Прохождению этой порции дальше по регистру препятствует наличие блокирующего значения "0" с выхода l6.1 или 16.2 ячейки, которая не вернулась в исходное состояние.

Выход информации из регистра в приемник заключается в подаче значения "0" ча вход 23,1 или 23.2 регистра после того, как íà его выходе

25 появляется значение "0", свидетельствующее о наличии очередной порции информации на выходах 20, 1 и 20.2 регистра. При этом последняя ячейка 1 регистра переходит в исход. ное состояние и через время, равное

7, .на выходе 25 регистра появляется значение "1", а через 9Т в эту ячейку может быть переписана следующая порция информации. После того, как на выходе 23 регистра появляется значение "i" приемник должен установить на его входах 23.1 и 23.2 значение "1", после чего, в случае завершения переписи следующей порции информации в последнюю ячейку 1 р"ниe;) 1ис1

b! B!i Римев .. 1 О)) " - Н Н О!!! :- Ej ";, BB 2 1

) се)" (ФI Ь

)) )т гистра, на его выходе 25 с но — =-. Нон =;:— ляется значение "0" и т)д)

ЕСЛТЛ ИСТОЧНИК ПРИ ЗТОМ сн ЗЯН);.: Ывает новые порции информации в рог: стр (зафиксировав., например, значение "," на входах "1),1, 21,2 и 2- -:: регистра), Описянныйл пр)зцесс вь(водя инфОрмяции из р21" HcTpа зяBярD!яеTся

-т.ем, что все его ячеЙКН 1 окязы-.

ВЯЮТСЯ В ИСХОДНОМ СО(ТОя1ЛтЛ11 H нтЛ(тЗСр"

МЯЦИЯ В НИ Ститта21 СЯ, Для ОрГянизяции ВывОпа информя1-, !1 из реГистра дОстGTot!BО тОлько ОднО. О управляющего входа 23)1, второй ИBPден В сОстяв реГистря для унификя=

ЦИИ 2I.О ВХОДНОГО И Ввг ОДНОГО ИН «Р фейса. .12акллм обр я з ом, пер епис B H HA op!i: B-. ции из; — 1 ) —.й яттей."и 1 в (=.,); иходит, ксгда в (1-й)-й ячейке сана инфсрмапдя в ee RS — триг. ер 2,, ее дополнительный ВЯ-триггер 7 ;с:.я новлен в единицу в результате герс-хода i-й ячейки 1 в исходное состо:-::-ние, т.е. только госле того„ как

i-я ячейк=-. 1 возвращается в исхоц« . "—,":Ит„те т)Г-„) З Г От„) ) OГ ТОН)Н1-2 т 1 1 ) И . * -т — ) 1 peÇËÈ1 10 у 1 - 2 Б .Оследн)зй -:iN!"2 быть з апис яня ит) (1Ог Лалттлн атΠ—,-, От, 2 -П211ИДЯЯ т

:: OCЕП НИ"-.-:-. НОС - тя ям1Л:-1ифОриацин, ДаЛЬт:ейтя:-2 111:одни-:-:)ения информятции из

) у

--и .—., Ч д ";т) -,,) 1 ) ) -) 1,, :ра1О1(,» О, ут-, 5) вляется . О11ько после Topo,. I(&K B

pe=-";JItBгяте возврата (i+1)--Й ячей-.

КИ 1 В t.тс, OI1H;te ).. OC ). -; -; НИ 2 В д(-" т) О!! НHTO I! :!!O!1 Р Я Т1. ) т) Г ер 2 / I -)) ттттЕйl УсT(IIIiIBIIHBB2-.,;,: 2 инида.

I .,1т) Нк- -1 О ИИРОВЯН.".;"- Н» =,. О„ : Е ННОГО

Рт-, !,СТГ)Я ДНИI Я Не ЗЯ ВИСИТ Ст Ве-1ИН ЗЯД2РЖ2К 2ГО ..! = Мои t" ОВ H ИХ,- r.- O " H O it! 2 t t ); B

11я BpeМ2ННОИ Птня рям1ie ((фИГ, ) яооты реГистря одно деление !)я Оси

Rp2t.=-ни (.ooтв2тству2т задержi(2 с

b1i2:ентя И вЂ” I1E . 0ояб=-:. bIBaBHe сточНИКЯ H pi)Hei !HHKR И(К Срмяции П)р гдно, ляг;.ется мгновенньи, И::. атой диягряммь. в-1д io, что бь.стродеиствие (;ре,„:1ожснного регистр:-.: сдвига oHipeлтепяезло2 кяк ВреМВ т„л г1у дв1мя по"1 2)11 O B B. :- .Л Ь Н Ым И 3 Я тя Н С Я МИ И Нф О Р М) т ,НН в регистр, не IpeBiKi,.åò 00 .

,B :- АЯ ег. .Д )) BТOPOA ТР Тт Еи ЗЯ

ПИС .!B) :-; Не ЗЯВИСИ(DT ЧИСГ-,Я ЯЧЕЕК.:,Ия ги р. ..-"ис- гря . 3япопнетли яticeI(тр я 3 исходнот" o " ocToB IHB (1рot сход=:,". несколько быстрее. я вре-..1я .. 0 с (время между первой и втоРОИ BЯП.-.:СЬ)0,, Цтлкл . перации сдвига кода ня один

РЗЗ:Яг1 B ИЗВЕСТНОМ РЕГИСтЕ СОС аВ-Ч)1 ... 1 112 D. — ttHC!!,- Bee IIB>I!1TH

-1= то я ..o. .:: Обр я=: Ом изобретение. ,t i.ЗГ1т )3,"-.. ; !л.з t) . Б ОЫС О ")) аЙС t BI В

К О т От1 Ьгй(13 Я " т Е т С ттВ Ел И Ч Е -Я Янеек ПЯМЯТ1Л РЕги(ТРЯ. г(РтЛ Л = Ч «1Ы(Т-POt-,e CTBÄe

; в=:.пичивяе".ся на 1007.

11ри = 1 oè число злементов в пред))Н .!-„QHHOi.. В2ГИС: Bе CЦ И1 Я

ДО Зб УСЛОВНЫтк ЕДИHHtt, т О,з НЫХ 2 UH Bттt,) )ò :,BI(И З -= 3 B C C

1084894

Составитель А. Дерюгин

Техред Я.Кузьма Корректор А. Ильин

Редактор С. Саенко

Заказ 2024/49 Тираж 575 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх