Устройство автоподстройки фазы тактовых импульсов

 

1. УСТРОЙСТВО АВТОПОДСТРОЙКИ ФАЗЫ ТАКТОВЫХ №ШУЛЬСОВ, содержащее последовательно соединенные делитель частоты, фазовый дискриминатор и усредняющий блок, а также задающий генератор и блок выделения фронтов входного сигнала, выход которого подсоединен к второму входу фазовогЪ дискриминатора, причем вход блока выделения фронтов входного сигнала и выход делителя частоты являются соответственно входом и выходом устройства , отличающееся тем, что, с целью уменьшения времени автоподстройки фазы тактовых импульсов, в него введены последовательно соединенные формирователь интервалов вычисления текущего значения коэффициента деления и вычитающий счетчик, а также блок ввода исходных значений коэффициента деления и элемент ИЛИ, при этом выходы вычитающего счетчика подсоединены к соответствующим входам установки коэффициента деления делителя частоты, выход которого подсоединен к входу блока внода исходньгх значений коэффициента деления и к первому входу формирователя интервалов вычисления текущего значения коэффициента деления, второй и третий входы которого подключены соответственно к выходу Опережение усредняющего блока и выходу элемента ИЛИ, а четвертый вход формирователя интервалов вычисления текущего значения коэффициента деления подключен к выходу задающего генератора, дополнительный выход которого подсоединен к счетному входу делителя частоты, второй выход фазового дискриминатора подсоединен к второму входу усредняющего блока, к выходам Отставание и Опережение которого подсоединены входы элемента ИЖ, дополнительный г вход блока ввода исходных значений коэффициента деления подключен к выходу Опережение усредняющего блока, а выходы блока ввода исходных значений коэффициента деления, подключены к соответствую1цим D-входам вычитающего счетчика. 2. Устройство по п. 1, о т л и чающееся тем, что формирова00 00 тель интервалов вычисления текущего значения коэффициента деления содержит последовательно соединенные со 00 RS-триггер, элемент И и элемент ИЛИ, второй вход которого подключен к R-входу RS-триггера, при этом R-вход RS-триггера и третий вход элемента ИЛИ являются соответственно первьм и вторым входами формирователя интервалов вычисления текущего значения коэффициента деления, а S-вход RSтриггера и второй вход элемента И являются соответственно третьим и четвертым входами формирователя интервалов вычисления текущего значения коэффициента деления.

СООЗ СОВЕТСКИХ

РЕСПУБЛИК

3(Я) Н 04 L 7/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3597626/18-09 (22) 27.05.83 (46) 15.09.84. Бюп. М- 34 (72) И .И.Родькин, В.И.Балябин, И.А.Ковальков и Н.В.Сова (53) 621.396.662(088.8) (56) 1. Авторское свидетельство СССР

Н- 598260, кл. Н 04 Ь 7/02, 1978.

2. Авторское свидетельство СССР

У 88628?, кл. Н 04 L 7/02, 1980 (прототип). (54) (57) 1. УСТРОЙСТВО АВТОПОДСТРОЙКИ ФАЗЫ ТАКТОВЫХ ИИПУЛЬСОВ, содержащее последовательно соединенные делитель частоты, фазовый дискриминатор и усредняющий блок, а также задающий генератор и блок выделения фронтов входного сигнала, выход которого подсоединен к второму входу фазового дискриминатора, причем вход блока выделения фронтов входного сигнала и выход делителя частоты являются соответственно входом и выходом устройства, о т л и ч а ю щ е е с я тем что, с целью уменьшения времени автоподстройки фазы тактовых импульсов, в него введены последовательно соединенные формирователь интервалов вычисления текущего значения коэффициента деления и вычитающий счетчик, а также блок ввода исходных значений коэффициента деления и элемент ИЛИ, при этом выходы вычитающего счетчика подсоединены к соответствующим входам установки коэффициента деления делителя частоты, выход которого подсоединен к входу блока ввода исходных значений коэффициента деления и к первому входу формирователя интервалов вычисления текущего значения..su„„ а коэффициента деления, второй и третий входы которого подключены соответственно к выходу "Опережение" усредняющего блока и выходу элемента

ИЛИ, а четвертый вход формирователя интервалов вычисления текущего значения коэффициента деления подключен к выходу задающего генератора, дополнительный выход которого подсоединен к счетному входу делителя частоты, второй выход фазового дискриминатора подсоединен к второму входу усредняющего блока, к выходам "Отставание" и

"Опережение" которого подсоединены входы элемента ИЛИ, дополнительный вход блока ввода исходных значений коэффициента деления подключен к выходу "Опережение" усредняющего блока, а выходы блока ввода исходных значений коэффициента деления подключены к соответствующим D-входам вычитающего счетчика.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что формирователь интервалов вычисления текущего значения коэффициента деления содержит последовательно соединенные

RS-триггер, элемент И и элемент ИЛИ, второй вход которого подключен к

R-входу RS-триггера, при этом К-вход

RS-триггера и третий вход элемента

ИЛИ являются соответственно первым и вторым входами формирователя интервалов вычисления текущего значения коэффициента деления, а S-вход RSтриггера и второй вход элемента И являются соответственно третьим и четвертым входами формирователя интервалов вычисления текущего значения коэффициента деления.

1113893

Изобретение относится к электросвязи и может использоваться для ав- 1 топодстройки фазы тактовых импульсов в устройствах преобразования сигналов. 5

Известно устройство автоподстройки фазы тактового колебания, содержащее последовательно соединенные блок вьщеления фронтов входного сигнала, блок исключения импульсов, де- !О литель частоты и фазовый дискриминатор, второй вход которого подключен ко входу блока исключения импульсов, а выход подсоединен к одному из входов блока формирования импульсов, 15 другой вход которого через блок исключения импульсов подключен к выходу задающего генератора, а выход формирователя импульсов подсоединен ко второму входу делителя частоты И . 20

Недостатком известного устройства автоподстройки фазы тактовых импуль— сов является большое время автоподстройки фазы тактовых импульсов.

50

Недостатком известного устройства автоподстройки фазы тактовых импульсов является большое время автоподстройки тактовых импульсов.

Наиболее близким техническим решением к данному изобретению является устройство автоподстройки фазы тактовых импульсов, содержащее последовательно соединенные блок выделе- 3 ния фронтов входного сигнала, фазо— вый дискриминатор и усредняюарц блок, а также задающий генератор и элемент ИЛИ, причем вход блока вьщеления фронтов входного сигнала явля35 ется входом устройства, выход усредняющего блока подсоединен к входу блока формирования импульсов, выход которого через делитель частоты подсоединен к другому входу фазового

40 дискриминатора, другой выход усредняющего блока через блок исключения импульсов подсоединен k другим входам делителя частоты, второй выход которого подсоединен ко второму вхо45 ду усредняющего блока, третий вход которого подключен к выходу блока вьщеления фронтов входного сигнала, а выход задающего генератора подсоединен к объединенным вторым входам блока исключения импульсов и блока формирования импульсов, при этом выход делителя частоты является выхо-, дом устройства 21 .

Цель изобретения — уменьшение времени автоподстройки фазы тактовых импульсов.

Для достижения указанной цели в устройство автоподстройки фазы тактовых импульсов, содержащее последовательно соединенные делитель частоты, фазовый дискриминатор и усредняющий блок, а также задающий генератор и блок вьщеления фронтов входного сигнала, выход которого подсоединен к второму входу фазового дискриминатора, причем вход блока вьщеления фронтов входного сигнала и выход делителя частоты являются соответственно входом и выходом устройства, введены последовательно соединенные формирователь интервалов вычисления текущего значения коэффициента деления и вычитающий счетчик, а также блок ввода исходных значений коэффициента деления и элемент ИЛИ, при этом выходы вычитающего счетчика подсоединены к соответствующим входам установки коэффициента деления делителя частоты, выход которого подсоединен к входу блока ввода исходных значений коэффициента деления и к первому входу формирователя интервалов вычисления текущего значения коэффициента деления, второй и третий входы которого подключены соответственно к выходу "Опережение" усредняющего блока и выходу элемента ИЛИ, а четвертый вход формирователя интервалов вычисления текущего значения коэффициента деления подключен к выходу задающего генератора, дополнительный выход которого подсоединен к счетному входу делите1 ля частоты, второй выход фазового дискриминатора подсоединен к второму входу усредняющего блока, к выходам Отставание и 10пережение1 которого подсоединены входы элемента ИЛИ, дополнительный вход блока ввода исходных значений коэффициента деления подключен к выходу "Опережение" усредняющего блока, а выходы блока ввода исходных значений коэффициента деления подключены к соответствующим

D-входам вычитающего счетчика, при этом формирователь интервалов вычисления текущего значения коэффициента деления содержит последовательно соединенные RS-триггер, элемент И и элемент ИЛИ, второй вход которого подключен к R-входу RS-триггера, при этом R-вход RS-триггера и третий вход

3 111389 элемента ИЛИ являются соответственно в первым и вторым входами формирователя и интервалов вычисления текущего значе- ИЛ ния коэффициента деления, а S-вход

RS-триггера и второй вход элемента 5 9

И являются соответственно третьим и р четвертым входами формирователя интервалов вычисления текущего значе- ч ния коэффициента деления. и

На чертеже представлена структур- 10 т ная электрическая схема устройства т автоподстройки фазы тактовых импуль- и сов.

Устройство автоподстройки фазы тактовых импульсов содержит задающий генератор I, блок выделения фронтов входного сигнала 2, фазовый дискриминатор 3, усредняющий блок 4, элемент

ИЛИ 5, вычитающий счетчик 6, блок 7 ввода исходных значений коэффициента gp деления, формирователь 8 интервалов вычисления текущего значения коэффициента деления, делитель частоты 9.

Формирователь 8 интервалов вычис.ления текущего значения коэффициента 25 деления содержит элемент И 10, элемент ИЛИ 11 и RS-триггер 12.

Устройство автоподстройки фазы тактовых импульсов работает следующим

30 образом.

Входной сигнал поступает на вход блока вьщеления фронтов входного сигнала 2, на выходе которого формируются узкие импульсы, соответствующие фронтам входного сигнала. В фа- 35 зовом дискриминаторе 3 осуществляется сравнение фаз импульсов с выхода блока вьщеления фронтов входного сигнала 2 и тактовых импульсов, поступающих с выхода делителя частоты 9. 40

При синфазности указанных импульсных сигналов на выходе фазового дискриминатора 3, а, следовательно, и усредняющего блока 4 сигналы не формируются. Делитель частоты 9 рабо-45 тает в режиме многократного счета с предустановкой коэффициента деления, значения которого устанавливаются на его установочных входах, подключенных к соответствующим входам бло- 50 ка 7, в последний такт каждого цикла деления. С появлением импульса на выходе делителя частоты 9 производится ввод исходного значения коэффициента деления делителя частоты 9 с бло- 55 ка 7 в вычитаюший счетчик 6. Ввод осушествляется путем подачи импульса с делителя частоты 9 на тактовый

3 4 ход вычитающего счетчика 6 через ервый .вход формирователя 8, элемент

И 11, а также — на вход блока 7.

Сигнал с выхода делителя частоты поступающий на первый вход формиователя 8, устанавливает RS-триггер

12 по К-входу в нулевое состояние, то обеспечивает запрет прохождения мпульсов с выхода задающего генераора 1 на четвертый вход формироваеля 8, т.е.на вход элемента И 10 следовательно, на тактовый вход вычитающего счетчика 6. Вычитающий счетчик 6 на протяжении цикла деления делителя частоты 9 сохраняет значение исходного коэффициента деления, введенное в него на предыдущем цикле. Поэтому делитель частоты

9 работает с исходным неизменяемым от цикла к циклу коэффициентом деления, что позволяет поддерживать имеющую место синфазность.

При нарушении синфазности и появлении импульса на выходе Отставание" усредняющего блока 4 RS-триггер 12 устанавливается в единичное состояние (из-за установки по S-входу импульсом, поданным с выхода 10тставание" усредняющего блока 4 через элемент ИЛИ 5) .

С этого момента формируется интервал вычисления текущего значения коэффициента деления путем разрешения прохождения через элементы И 10 и ИЛИ 11 на тактовый вход вычитающего счетчика 6 импульсов с выхода задающего генератора

Вычисление значения текущего коэффициента деления происходит путем уменьшения введенного в вычитающий счетчик 6 исходного (расчетного) значения коэффициента деления на число импульсов задающего генератора 1, укладывающихся в интервал рассогласования. В конце текущего цикла установившееся (текущее) значение коэффициента деления записывается в делитель частоты 9 и сохраняется в течение следующего цикла. В результате выходной импульс делителя частоты 9 формируется раньше, чем в режиме синфазности, за счет чего и происходит компенсация рассогласования с точностью до шага коррекции, определяемого периодом следования импульсов задающего генератора 1. Далее процессы в устройстве протекают, как и при описанном режиме синфазности.

1113893

ВНИИПО Заказ 6635/45 Тираж 634 Подписное

При устойчивом рассогласовании в сторону "Опережение" появляется импульс на выходе "Опережение" усредняющего блока 4, под действием которого осуществляется ввод удвоенного значения расчетного коэффициента деления в вычитающий счетчик 6 путем подключения выходов блока 7 к соответствующим D-входам вычитающего счетчика 6. Импульс с выхода "Опережение" усредняющего блока 4 через элемент ИЛИ 5 осуществляет запуск формирователя 8. Запуск осуществляется таким же образом, как и при действии импульса с выхода "Отставание" усредняющего блока 4. В данном случае при вычислении текущего значения коэффициента деления происходит вычитание импульсов интервала рассогласования из удвоенного значения расчетного коэффициента деления, и результирующее значение текущего значения коэффициента деления получается больше расчетного значения коэффициента деления. Делитель частоты

9 следующий цикл работает с этим значением коэффициента деления, и в результате, его выходной импульс формиt руется позже, чем в режиме синфазности, за счет чего происходит компенсация рассогласования с точностью .

10 до шага коррекции, далее процессы в устройстве протекают, как и при описанном режиме синфазности.

Таким образом, .компенсация рассог15 ласования вне зависимости от величины и знака рассогласования происхо-. дит в пределах длительности элементарной посылки.

Предложенное устройство автопод20 строики фазы тактовых импульсов обеспечивает уменьшение времени автоподстройки фазы тактовых импульсов.

Устройство автоподстройки фазы тактовых импульсов Устройство автоподстройки фазы тактовых импульсов Устройство автоподстройки фазы тактовых импульсов Устройство автоподстройки фазы тактовых импульсов 

 

Похожие патенты:

Изобретение относится к радиотехникe, в частности к устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами

Изобретение относится к области связи, в частности к усовершенствованной системе связи, в которой абонент передает данные с переменной скоростью на выделенном ему канале трафика

Изобретение относится к радиотехнике, а именно к области синхронизации сложных сигналов, в частности М-последовательностей с повышенной сложностью

Изобретение относится к области радиотехники и может быть использовано в широкополосных системах связи

Изобретение относится к области радиотехники, в частности к способам и устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами, к сотовым системам радиосвязи множественного доступа с кодовым разделением каналов, базовым и мобильным станциям, использующим методы временной синхронизации

Изобретение относится к радиотехнике и может найти применение в приемниках широкополосных сигналов

Изобретение относится к способу и устройству для выдачи синхронизирующего сигнала на устройство разделения сигнала, причем синхронизирующий сигнал частотно согласован с синхронизирующим сигналом на кодирующем устройстве
Наверх