Устройство для индикации

 

УСТРОЙСТВО для ИНДИКАЦИИ, содержащее последовательно соединенные задатчик кодов и дешифратор, выходы которого соединены с соответствующими информационными электродами соответствующих сегментных индикаторов , управляющие электроды которых через соответствующие ключи соединены с соответствующими выходами распределителя импульсов, вход которого соединен с выходом генератора импульсов и входом первого формирователя длительности импульсов, выход которого через элемент задержки соединен с первым входом первого элемента И, второй вход которого соединен с выходом второго формирователя длительности импульсов, а выход соединен с установочным входом первого триггера, информационный вход которого соединен с шиной нулевого потенфиала устройства, а выход первого триггера соединен с одним из входов второго элемента И, другой вход которого соединен с тактирующим входом первого триггера и выходом второго триггера, вход которого соединен с выходом делителя частоты, вход которого соединен с одним из входов второго формирователя длительности импульсов и одним из входов распределителя импульсов, соответствующий выход которого соединен с другим входом второго формирователя длительности импульсов, выход второго элемента И соединен с одним из входов первого элемента ИЛИ, выход которого соединен с управляющим входом дешифратора , отличающееся тем, что, с целью повьш1ения надежности устройства, оно содержит блок сравнения, третий элемент И и последовательно соединенные третий триггер , четвертый элемент И и второй элемент ИЛИ, выход которого соединен с управляющим входом задатчика кодов, другой вход второго элемента ИЛИ соединен с выходом первого триггера , выход первого формирователя длительности импульсов соединен с одним из входов третьего и другим входом четвертого элементов И, второй выход третьего триггера соединен с управляющим входом блока сравнения и другим входом третьего элемента И, выход которого подключен к другому входу первого элемента ИЛИ, выход второго формирователя длительности импульсов соединен с входом третьего триггера, информационные входы блока сравнения соединены с соответствующими выходами дешифратора, а выход его подключен к третьему входу первого элемента И.

СОЮЗ СОЮЕТСНИХ

Cglfw

РЕСПУБЛИН

„„SU„„1124376 A зцд С 09 G 3/04

В-(УУ С

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И (ЛЙРЫТЬз 1

OllHCAHHE ИЗОБРЕТЕНИЯ. ":„;-/

В АВТОРСНОМУ ВВВВТВЪВТВУ

1 В (2I) 3617847/24-24 (22) 1.1.07.83 (46) 15.11.84. Бюл. У 42 (72) А.M.ÏîïðàÚêî и И.Л.Спиваченко (53) 681.327. 11(088.8) (56) 1. Авторское свидетельство СССР

У 360658, кл. G 09 С 3/00, 1970.

2. Авторское свидетельство СССР з 970436, кл. G 09 С 3/04, 1981 (прототип) . (54)(57) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ, содержащее последовательно соединенные задатчик кодов и дешифратор, вы-" ходы которого соединены с соответствующими информационными электродами соответствующих сегментных индикаторов, управляющие электроды которых через соответствующие ключи соединены с соответствующими выходами распределителя импульсов, вход которого соединен с выходом генератора импульсов и входом первого формирователя длительностй импульсов, выход которого через элемент задержки соединен с первым входом первого элемента И, второй вход которого соединен с выходом второго формирователя длительности импульсов, а выход соединен с установочным входом первого триггера, информационный вход которого соединен с шиной нулевого потенфиала устройства, а выход первого триггера соединен с одним из входов второго элемента И, другой вход которого соединен с тактирующим входом первого триггера и выходом второго триггера, вход которого соединен с выходом делителя частоты, вход которого соединен с одним из входов второго формирователя длительности импульсов и одним из входов распределителя импульсов, соответствующий выход которого соединен с другим входом второго формирователя длительности импульсов, выход второго элемента И соединен с одним из входов первого элемента ИЛИ, выход которого соединен с управляющим входом дешифратора, отличающееся тем, что, с целью повышения надежности устройства, оно содержит блок сравнения, третий элемент И и после- g довательно соединенные третий триггер, четвертый элемент И и второй элемент ИЛИ, выход которого соединен с управляющим входом задатчика кодов, другой вход второго элемента

ИЛИ соединен с выходом первого триггера, выход первого формирователя мина длительности импульсов соединен с одним из входов третьего и другим вхо- дом четвертого элементов И, второй ф выход третьего триггера соединен с управляющим входом блока сравнения и другим входом третьего элемента

И, выход которого подключен к другому входу первого элемента ИЛИ, выход второго формирователя длительности импульсов соединен с входом третьего триггера, информационные входы блока сравнения соединены с соответствующими выходами дешифратора, а выход его подключен к третьему входу первого элемента И.

1 11243

Изобретение относится к автомати- ке и вычислительной технике и может быть применено в устройствах отображения цифровой информации.

Известно устройство для индикации, содержащее последовательно соединенные регистры, элементы коммутации, дешифратор, блок опроса, формирователи и индикаторные элементы (1) .

Недостаток известного устройства 10 обусловлен его низкой надежностью.

Наиболее близким техническим решением к изобретению является устройство для индикации, содержащее последовательно соединенные задат- 15 чик кодов, дешифратор, сегментные индикаторы, ключи, распределительимпульсов и генераторимпульсов,выход которого соединен через первый формирователь длительности импульса, элемент задержки 20

I первый элемент И с входом первого триггера, второй формирователь длительности импульса, последовательно соединенные делитель частоты, второй триггер, второй элемент И и первый 25 элемент ИЛИ, вход которого соединен с управляющим входом дешифратора (2j .

Данное устройство характеризуется также низкой надежностью, связанной

30 с невозможностью определения .неисправности типа обрыв в цепи управления сегмента (сегмент индикатора, элемент И-НŠ— дешифратор), выход из строя управляющего ключа (обрыв в цепи ключа) дешифратора, "короткое замыкание" в цепи сегмента индикатора.

Цель изобретения — повьппение надежности устройства.

Поставленная цель достигается тем, что в устройство для индикации, содержащее последовательно соединен- . ные задатчик кодов и дешифратор, выходы которого соединены с соответствующими информационными электрода-. 45 ми. соответствующих сегментных индикаторов, управляющие электроды которых через соответствующие ключи соединены с соответствующими выходами распределителя импульсов, вход 50 которого соединен с выходом генератора импульсов и входом первого формирователя длительности импульсов, выход которого через элемент задержки соединен с первым входом первого эле-И5 мента И, второй вход которого соединен с выходом второго формирователя длительности импульсов, а выход

76 соединен с установочным входом первого триггера, информационный вход которого соединен с шиной нулевого потенциала устройства, а выход первого триггера соединен с одним из входов второго элемента И, другой вход которого соединен с тактирующим входом первого триггера и выходом второго триггера, вход которого соединен с выходом делителя частоты, вход которого соединен с одним из входов второго формирователя длительности импульсов и одним из входов распределителя импульсов, соответствующий выход которого соединен с другим входом второго формирователя длительности импульсов, выход второго элемента И соединен с одним из входов первого элемента ИЛИ, выход которого соединен с управляющим входом дешифратора, введены блок сравнения, третий элемент И и последова ельно соединенные третий триггер, четвертый элемент И и второй элемент ИЛИ, выход которого соединен

I с управляющим входом задатчика кодов, другой вход второго элемента

ИЛИ соединен с выходом первого триггера, выход первого формирователя длительности импульсов соединен с одним из входов третье. о и другим входом четвертого элементов И, вто.— рой выход третьего триггера соединен с управляющим входом блока сравнения и другим входом третьего элемента И, выход которого подключен к другому входу первого элемента

ИЛИ, выход второго формирователя длительности импульсов соединен с входом третьего триггера, информационные входы блока сравнения соединены с соответствующими выходами дешифратора, а выход его подключен к третьему входу первого элемента И.

На фиг.1 представлена функциональная схема предлагаемого устройства на фиг.2 — временные диаграммы, поясняющие его работу на фиг.3принципиальная схема блока сравнения .

Устройство включает генератор 1 импульсов, распределитель 2 импульсов, ключи 3 сегментные индикаторы

4, формирователи 5 и 6 длительности импульсов, элемент 7 задержки, блок

8 сравнения, элемент 9 И, вход 10 устройства, триггер 11, делитель 12 частоты, триггер 13, элемент 14 И, 1124376

4 элемент 15 ИЛИ, задатчик 1.6 кодов, элемент 17 И, триггер 18, дешифратор 19, элемент 20 ИЛИ, элемент 21

И, шину 22 нулевого потенциала.

Устройство работает следующим об- 5 разом.

Генератор 1 импульсов опроса переключает распределитель 2 импульсов, выходные сигналы которого обеспечи1 вают последовательное подключение ин- 1О дикаторов 4 к источнику питания посредством ключей 3.

Сигналы с первого и последнего выходов распределителя 2 импульсов .поступают на входы формирователя 5 импульсов цикла индикации, который вырабатывает импульс длительностью, равной времени опроса всех индикаторов, входящих в устройство индикации.

Формирователь 6(коротких импульсов), вход которого соединен с выходом генератора 1 импульсов, вырабатывает импульсы синхронно с подключением каждого индикатора к источ- 5 нику питания. Длительность импульсов выбирается небольшой, чтобы не нарушить нормальной работы индикаторов

4. Эти импульсы поступают на первые входы элементов 17 н 21 И, на вто- ЗО рые входы которых поступают сигналы соответственно с прямого и инверсного выходов триггера 18, на счетный вход которого поступают импульсы с выхода формироватепя 5 импульсов цикла индикации.

С выходов элементов 17 и 21 И импульсы через элемент 15 ИЛИ и элемент 20 ИЛИ поступают соответственно на вход гашения дешифратора 19 и на управляющий вход эадатчика 16 кодов.

При наличии импульсов на входе гашения все выходы дешифратора 19 становятся открытыми схемами. Выходы дешнфратора соединяются с катодами

45 (анодами) индикаторов 4 и с первыми входами блока 8 сравнения, на второй вход которого поступает сигнал с прямого выхода триггера 18 °

При этом подаче импульсов на вход гашения дешифраторов соответствует единичный уровень сигнала на прямом выходе триггера 18.

Блок 8 обеспечивает сравнение каждого из сигналов, поступающих на .первые входы,(сигналов с выхода дешифратора), с сигналом, поступающим на второй вход (сигналов с прямого выхода третьего триггера), и при нх несоответствии (неравно" значности) выдает сигнал, соответствующий логической

Следовательно, если цепь какоголибо сегмента индикатора оборвана либо имеет место короткое замыкание в цепи управления каким-либо сегментом, то в соовтетствующей цепи на первый вход блока 8 поступает сигнал логического "0", а нз выходе блока неравноэначности появляется сигнал логической "1".

В следующем цикле индикации триг гер 18 переключается в нулевое состояние. При этом на второй вход блока 8 поступает сигнал, соответствующий логическому "0", а импульсы с формирователя 6 через элемент

21 И и элемент 20 ИЛИ поступают на управляющий вход эадатчика 16 кодов, обеспечивая на входе дешифратора 19 код, соответствующий свечению всех сегментов индикаторов, Если при этом в цепи какого-либо сегмента индикатора имеет место короткое замыкание или выход из строя управляющего ключа (обрыв в цепи ключа) дешифратора, то в соответствующей цепи на первый вход блока

8 поступает сигнал логической "1", что также вызывает появление на выходе блока сигнала логической "1".

Сигналы с вьыода блока 8 и формирователя 5 (импульсов цикла) поступают на входы второго элемента И 9 °

На третий вход элемента 9 И поступают импульсы с формирователя 6 (корот-. ких импульсов) через элемеит 7 задержки, обеспечивающие задержку переднего фронта импульсов, компенсирующую схемную задержку элементов (7, 15, 21 и8или 21, 20, 16, 19и8

Эти ймпульсы разрешают прохождение сигнала с выхода блока 8 (сигиала о неисправности в цепях сегментов индикаторов) во время цикла индикации на первьй вход триггера 11 (в качестве которого используется 3 триггер), вызывая при налички неисправного сегмента его переключение в единичное состояние. Обратное аере-ключение триггера в исходное (нуле-, вое) состояние осуществляется сигналом с выхода второго (счетного) триг "ера в каждом цикле контроля.

Так как импульс с формирователя

6 (коротких импульсов) поступает

1124376 синхронно с опросом индикаторов, то таким образом производится проверка исправности цепей сегментов всех индикаторов устройства.

При .возникновении неисправности в цепи какого-либо сегмента, т.е. при переключении триггера 11 в еостояние, соответствующее логической

"1", выходной сигнал триггера через второй элемент 20 ИЛИ поступает на управляющий вход задатчика кодов, с выхода которого на входы дешифратора

19 поступает код, соответствующий свечению всех сегментов индикаторов, и по несветящемуся сегменту определяется неисправный индикатор (цепь сегмента) .

Для идентификации режима подачи тестового кода предусматривается мигание всех индикаторов 4, на которых высвечивание всех сегментов чередуется с их гашением. Частота мигания задается делителем 12 частоты, сигнал с выхода которого поступает на вход счетного триггера 13 и с выхода на вход элемента 1.4 И, на второй вход которого поступает сигнал с выхода триггера 11.

Если все индикаторы и цепи управления исправны, триггер 11 находится в исходном состоянии и сигнал, соответствующий логическому "0", з прещает прохождение сигнала со счет-. ного триггера 13 на вход гашения дешифратора. При обнаружении неисправности триггер 11 переключается в состояние "1", разрешая прохож». дение сигнала со счетного триггера

13 на вход гашения дешифратора и выэывая тем самым мигание индикаторов 4.

При необходимости продолжить работу с неисправным индикатором 4

З необходимо подать блокирующий сигнал на вход элемента 9 И (по входу

10 устройства).

Следовательно, в устройстве постоянно (с чередованием от цикла к циклу индикации) осуществляются два вида контроля: имевший место в известном устройстве контроль на отсутствие обрыва в цепи сегмента индикатора и на отсутствие короткого замыкания в цепи управления сегментом, дополнительно введенный в устройство контроль на отсутствие короткого замыкания в цепи сегмента индикатора и на отсутствие обрыва в це2© пи.управления сегментом.

Чередование контроля происходит благодаря использованию триггера 18, обеспечивающего. поочередное поступление нмлульсов с формирователя 6 либо на вход гашения дешифратора 19 либо на управляющий вход задатчика кодов 16, т.е. схема обеспечивает попный контроль не только сегментных индикаторов, но и соответствую30 щих схем управления (дешифратора).

При обнаружении любой из перечисленных неисправностей предлагае мое устройство автоматически перехо35 дит в режим диагностики, позволяющий идентифицировать .неисправный индикатор и своевременно заменить, что в целом приводит к повышению надежности работы устройства.

)124376

1124376

1)24376

Й

8xol 11 ЬоР

Юхад

Ю дхоти

&a8

&од Ь ход

Ф4Ж 3

Составитель M. Немировский

Техред " 3.Палий . Корректор А.Тяско

Редактор М.Келемеи

3azas 8288/41 Тирам 446 . Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб ., д. 4/5

Филиал ППП "Патент", г. Уигород, ул. Проектная, 4

Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации 

 

Похожие патенты:

Изобретение относится к средствам отображения цифровой информации

Изобретение относится к области техники отображения цифровой информации

Изобретение относится к автоматике и может быть использовано в устройствах отображения информации

Изобретение относится к устройствам отображения информации
Наверх