Преобразователь последовательного двоичного кода в параллельный

 

ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО ДВОИЧНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ , содержащий группу триггеров, первую и вторую группы элементов И, распределитель импульсов, элемент НЕ и элемент задержки, вход которого соединен с информационным входом преобразователя , а выход - с входом элемента НК и с первыми входами элемен- . тов И первой группы, вторые входы . которых соединены с соответствующими выходами распределителя импульсов и с первьЫи входами соответствующих элементов Н второй группы, вторые входы которых соединены с выходом элемента НЕ, выходы элементов И первой и второй групп соединены соответственно с единичными и нулевыми входами триггеров группы, вход синхронизации преобразователя соединен с входом запуска распределителя импульсов, о тличающийся тем, что, с цепью повышения функциональной возможности преобразователя за счет обеспечения преобразования при произвольных задержках информационных сигналов и сигнала синхронизации, в него дополнительно введены четыре .группы элементов И, первая и вторая группы элементов ИЛИ, элемент И и группа схем сравнения фаз сигналов, каждая из которых содержит три триггера , три элемента НЕ, группу из трех элементов РШИ, группу из трех элементов И, пять элементов И и элемент ИЛИ, причем вход сброса преобразователя соединен с входами сброса всех схем сравнен11я фаз сигналов группы, а выход элемента задержки соединен с информационными задержанными входами всех схем сравнения фаз сигналов группы, кроме последней, и с первым входом элемента И, выход которого соединен с информаи;ионным задержанным входом последней схемы сравнения фаз сигналов группы, такто , вые входы всех схем сравнения фаз сигналов группы, кроме последней, соединены с выходами соответствующих элементов И третьей группы, первые выходы которых соединеныс соответствующими выходами распределителя импульсов , последний выход распределителя импульсов соединен с тактовым входом последней схемы сравнения фаз оя«1 сигналов группы, первьш и второй инаэ версные выходы кб торой соединены -ч соответственгю с первыми и вторыми « входами элементов И четвертой группы 00 и соответственно с вторыми и третьими входами элементов И третьей группы , кроме последнего элемента И третьей группы, первьй вход которого соединен с информационным входом преобразователя и с информационньии входами всех схем сравнения фаз сигналов группы, кроме последней, информационный вход которой соединен с выходом последнего элемента И третьей группы, nepBbuV инверсньй выход Г-и

СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

gga ()g} (51)4 Н.ОЗ М 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHGMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И О:ТНРЫТИЙ (21) 3695036/24-24 (22) 27.01.84 (46) 15. 07. 85. Бюл. №- 26 (72) С.В. Уласевич и О,П. Кузнецов (53) 681.325(088.8) (56) Авторское свидетельство СССР № 225553, кл. С 06 Р 5/04, 1967.

Авторское свидетельство СССР

¹ 354410, кл. H 03 К 13/243, 1972. (54)(57) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО ДВОИЧНОГО КОДА В ПАРАЛЛЕЛЬНЬЙ, содержащий группу триггеров, первую и вторую группы элементов И, распределитель импульсов, элемент НЕ и элемент задержки, вход которого соединен с информационным входом преобразователя, а выход — с входом элемента НЕ и с первыми входами элементов И первой группы, вторые входы которых соединены с соответствующими выходами распределителя импульсов и с первыми входами соответствующих элементов И второй группы, вторые входы которых соединены с выходом элемента НЕ, выходы элементов И первой и второй групп соединены соответственно с единичными и нулевыми входами триггеров группы, вход синхронизации преобразователя соединен с входом запуска распределителя импульсов, отличающийся тем, что, с целью повышения функциональной возможности преобразователя за счет обеспечения преобразования при произвольных задержках информационных сигналов и сигнала синхронизации, в него дополнительно введены четыре ,группы элементов И, первая и вторая группы элементов ИЛИ, элемент И и группа схем сравнения фаз сигналов, каждая из которых содержит три триггера, три элемента НЕ, группу из трех элементов ИЛИ, группу из трех элементов И, пять элементов И и элемент ИЛИ, причем вход сброса преобразователя соединен с входами сброса всех схем сравнения фаз сигналов группы, а выход элемента задержки соединен с информационными задержанными входами всех схем сравнения фаз сигналов группы, кроме последней, и с первым входом элемента И, выход которого соединен с информационным задержанным входом последней схемы сравнения фаз сигналов группы, такто, вые входы всех схем сравнения фаз сигналов группы, кроме последней, соединены с выходами соответствующих элементов И третьей группы, первые выходы которых соединены с соответствующими выходами распределителя импульсов, последний выход распределителя импульсов соединен с тактовым входом последней схемы сравнения фаз сигналов группы, первый и второй инверсные выходы которой соединены соответственно с первыми и вторыми входами элементов И четвертой группы и соответственно с вторыми и третьими входами элементов И третьей группы,кроме последнего элемента И третьей группы, первый вход которого соединен с информационным входом преобразователя и с информационными входами всех схем сравнения фаз сигналов группы, кроме последней, информационный вход которой соединен с выходом последнего элемента И третьей группы, первый"инверсный выход < -й

1167738 схемы сравнения фаэ сигналов группы (= 1...п-1), где п — число разрядов преобразуемого кода, соединен с четвертыми входами j --х («1 и) элементов И третьей группы и с (i+2)-ми входами -х элементов И четвертой ч группы, выходы которых соединены с первыми входами соответствующих элементов И пятой группы, вторые входы которых соединены с единичными выходами соответствующих триггеров группы, нулевые выходы которых соединены с первыми входами соответствующих элементов И шестой группы, вторые входы которых соединены с выходами соответствующих элементов ИЛИ первой группы, первый и второй входы которых соединены соответственно с первым прямым и вторым прямым выходами п -й схемы сравнения фаз сигналов группы, прямой выход < -й схемы сравнения фаэ сигналов группы соединен с (+2)-ми

В входами 1 -х элементов ИЛИ первой группы, выходы элементов И пятой и шестой групп соединены с первыми и вторыми входами соответствующих элементов ИЛИ второй группы, выходы которых являются выходами преобразователя, первый инверсный выход -й схемы сравнения фаэ сигналов группы соединен с (+1)-м входом

tl-го элемента И третьей группы и с (i+1)-м входом элемента И, причем в каждой из схем сравнения фаз сигналов группы информационный вход соединен с первыми входами первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами первого элемента ИЛИ, а через первый элемент НЕ информационный вход схемы сравнения фаз сигналов соединен с первым входом первого элемента И группы, тактовый вход соединен с вторыми входами перИзобретение относится к вычислительной технике и предназначено для систем передачи данных с временным разделением каналов.

Целью изобретения является повышение функциональной надежности за вого и второго элементов И, первым входом третьего элемента И, первым входом второго элемента И группы, а ,через второй элемент НЕ - с.первым входом третьего элемента И группы и первыми входами четвертого и пятого элементов И, вторые входы которых

1 соединены с информационными задержанными входом схем сравнения фаз сигналов и вторым входом второго элемента И группы и через третий элемент НŠ— с вторыми входами второго и третьего элементов И, выходы элементов И группы соединены с первыми входами соответствующих элементов

ИЛИ группы, вторые входы которых соединены с входом сброса, а выходы которых соединены с информационными входами соответствующих триггеров, счетный вход первого триггера соединен с выходом пятого элемента И, третий и четвертый входы которого соединены соответственно с инверсными выходами второго и третьего триггеров, счетные входы которых соединены соответственно с выходами первого элемента ИЛИ и третьего элемента И, третий вход которого соединен с инверсным выходом второго триггера, а четвертый вход соединен с выходом первого элемента НЕ и с третьим входом четвертого элемента И, выход которого соединен с третьим входом третьего элемента ИЛИ группы, прямой выход первого триггера соединен с третьим входом первого элемента И, прямой выход второго триггера соединен с вторыми входами первого и второго элементов И группы, прямой и инверсный выходы второго и третьего триггеров соответственно являются первыми и вторыми прямыми и инверсными выходами схемы сравнения фаз сигналов. счет обеспечения преобразования при произвольных задержках информационных сигналов и сигнала синхронизации.

На фиг. 1 приведена функциональная схема преобразователя; на фиг.2, 3 и 4 — временные диаграммы его ра1167738 боты, где цифровые обозначения показывают принадлежность диаграмм -к соответствующему элементу схемы.

Преобразователь последовательного кода в параллельный соедржит информационный вход 1 преобразователя, элемент задержки 2, элемент НЕ 3, группы элементов И 4, 5 и 6, распределитель импульсов 7, группу триггеров 8, вход 9 синхронизации преобразователя

1О соединен с входом запуска распределителя импульсов, группы элементов

И 10 - 12, первую и вторую группы элементов ИЛИ 13 и 14, элемент И 15 и группу схем сравнения фаз сигналов 16. Каждая из схем сравнения фаз сигналов содержит триггеры 17 — 1.9, элементы НЕ 20 — 22, группу элементов ИЛИ 23, группу элементов И 24, элементы И 25 — 29.и элемент ИЛИ 30. 2О

Входы сброса схем сравнения фаз сигналов 16 соединены с входом сброса преобразователя 31. Выходы элементов

ИЛИ 14 соединены с выходами 32 - 34 преобразователя. 25

На временной диаграмме (фиг.5) представлены только первые разряды и их синхроимпульсы, так как этого достаточно для отражения существа работы устройства. Взят крайний слу- 30 чай, т.е. длительность символа равна длительности синхроимпульса.

Устройство для преобразования последовательного двоичного кода ра6отает следующим образом. 15

Сигнал информационной последовательности с длительностью импульса, равной длительности символа (телеграфный сигнал), поступает на вход 1 и на элемент задержки 2. С выхода эле- О мента НЕ 3 снимается инверсный сигнал.

Когда взаимный сдвиг синхроимпульсов и информационных сигналов не превышает предела задержки, создаваемо- З

ro элементом задержки 2 (ситуации, обозначенные о, 3, 6 на фиг. 5),. то задержанные прямой и инверсный сигналы поступают на элементы И 4 и 5, щ ичем прямой сигнал поступает на О элементы И 4 группы,;инверсный — на элементы И 5 группы. На вторые входы данных элементов Й поступают синхроимпульсы, поступающие с распределителя импульсов, а с выходов элементов

И 4 и 5 выходные сигналы поступают на входы установки 1 и 0 триггеров 8 соответственно. В триггер каждого иэ разрядов в течение первой половины длительности сао гветс.снующего спнхроимпульса может записываться ложный, т,е. соответствующий соседнему разряду, сигнал, но в течение второй поло" вины записывается сигнал, соответствующий значению данного.

При этом триггеры 18, 19 и 17 схем сравнения фаз сигналов 16 находятся в нулевом состоянии, хотя и поступают прямые информационные разряды на элемент И 26, а синхроимпульсы поступают на вход элемента И 25, но не проходят через них на счетный вход триггера 19, так как элемент

И 26 закрыт прямым выходом триггера

18, а элемент И 25 — прямым выходом триггера 17. До поступления информации на устройство преобразования триггеры 17, 18 и 19 схем сравнения фаз сигналов 16 находятся в .нулевом состоянии, а элементы И 29 подготовлены к открытию инверсными выходами триггеров 18 и 19.и выходом элемента

НЕ 22, элементы И 27 подготовлены к открытию инверсным выходом триггера l9 и выходами элементов НЕ 20 и 21.

Элементы И 25 закрыты прямыми выходами триггеров 17, элементы И 26 подготовлены к открытию выходами эле ментов НЕ 21, элементы И 24 закрыты прямыми выходами триггеров 19 и

18. При одновременном поступлении информационного разряда и синхроимпульса на преобразователь они поступают на входы элементов И 25, И 26, И 27, И 25, И 26, И 24, но не пройдут через них на счетные входы триг геров f8 и 19, так как элемент И 27 закроется выходом элемента НЕ 20,,на входе которого присутствует ин формационный сигнал, элементы И 25 и 26 продолжают находиться в закрытом состоянии, так как триггеры 18 и 17 находятся в нулевом состоянии и элемент И 29 закрывается выходом элемента НЕ 22, на входе которого присутствует синхроимпульс. При появлении информационного разряда сигнал с выхода .элемента задержки

2 на входах И 29 и 24 не пройдет через них, также сигнал с выхода элемента задержки -2 появится на входе элемента ЧЕ 21, который выходом закроет элементы И 27 и 26.

После исчезновения информационного разряда H синхроимпульса продолжает присутствовать информационный

f 167738

50 сигнал с выхода элемента задержки

Z но и он не проходит через элементы И 29 и 24, так как они продолжают находиться закрытыми.

Таким образом, для данной ситуа- 5 ции (фиг. %я) триггеры 18, 19 и 17 со схем равнения 16.находятся в нулевом состоянии.

Инверсным выходом триггера 19 открыт элемент И 10, через который снимается результат преобразования с прямого выхода триггера 8. С выхода элемента И 5 результат далее через элемент И 12 поступает на выход

34 преобразователя ° »5

При отставании. переднего фронта синхроимпульсов от информационных разрядов в пределах времени задержки (фиг. 53) вначале поступают информационные разряды, которые посту- 2О лают на входы элементов И 25 и 26, но не проходят через них на счетный вход триггера 19. Затеи одновременно с информационным разрядом появляется синхроимпульс, для которого схема 25 сравнения 16 ведет себя аналогично как для ситуации, представленной на фиг. 5а. Далее незадержанный информационны»1 разряд исчезает, но одновременно с задержанным информационным ЗО разрядом продолжает присутствовать синхроимпульс. Задержанный разряд не проходит через закрытые элементы

И 29 и 24 на счетные выходы триггеров 19 и 17, так как элемент И 29 закрыт выходом элемента НЕ 22, на входе которого присутствует синхроимпульс, а элемент 24 закрыт прямым выходом триггера 18, так как на его счетном входе отсутствует сиг- 4»» нал с выхода элемента И 27, закрытого выходом элемента НЕ 21, на входе которого в этот момент присутствует сигнал с выхода элемента задержки 2.

Синхроимлульс также не проходит через4 элементы И 25 и 26. При наличии только синхроимпульса триггеры 18, .19 и

17 схемы сравнения 16 не сработают аналогично ситуации »», представленной на фиг. 5. Преобразованная информация снимается с прямого выхода триггера 8 через элементы 11, HJIH 14, так как триггер 19 находится в нулевом состоянии.

При совпадении синхроимпульса с у задержанным информациьиным разрядом (фиг. 5 5 ) триггеры 18, 19 и 17 схемы сравнения 16 не сработают, анало-! гично ситуациям »» и 8, представленным на фиг. 5, и преобразованная информация снимается аналогично как в ранее рассмотренных ситуациях.

При выходе переднего фронта синхроимпульса иэ зоны времени задержки (фиг. 5 g ) вначале появляется информационный разряд. При этом все триггеры схемы сравнения 16 находятся в нулевом состоянии аналогично ранее рассмотренным ситуащ»ям а, b фиг. 5, Затем одновременно появляется незадержанный и задержанный информа- . ционные разряды. При этом задержанный разряд проходит через элемент

И 29, открытый выходом элемента HE 22, на счетный вход триггера 17, который переходит в единичное состояние и своим прямым выходом подготавливает к открытию, элемент И 25. Когда одновременно появляются незадержанный разряд и синхроимпульс, то синхроимпульс и незадержанный информационный разряд проходят через элемент И 25, далее через элемент ИЛИ 30 на счетный вход триггера 19, который переходит в единичное состояние и своим прямым выходом подготавливает к открытию элемент И 24. При этом триггер !7 продолжает находиться в нулевом состоянии, так как элемент И 24 по другому входу закрыт выходом элемента

НЕ 20. После исчезновения незадержанного информационного разряда продолжают одновременно присутствовать. задержанный информационный разряд и синхроимпульс. В момент исчезновения незадержанного информационного разряда с входа элемента НЕ 20 открывается элемент И 24, через который с прямого выхода триггера 19 проходит сигнал, далее проходит через элемент

ИЛИ 23 на сбросовый .вход триггера 17 и переводит его в нулевое состояние.

После исчезновения задержанного ин-. формационного разряда продолжает присутствовать синхроимпульс, который не проходит через элемент И 27, закрытый инверсным выходом триггера 19, не проходит через элементы И 25, 26 и 24, закрытые прямым выходом триггера 17. Когда отсутствуют сигналы на входах элементов схемы сравнения 16, то триггер 19 продолжает находиться в единичном состоянии, что свидетельствует о том, что зарегистрирован выход переднего фронта синхроимпульса из области времени

1167 задержки соответствующего ему разряда, что приводит к искажению результата преобразования (фиг.2) ° Поэтому инверсный выход триггера 19 через элемент ИЛИ 10 закрывает элемент

И 11, а прямой выход триггера 19 через элемент ИЛИ 13 открывает элемент

И 12, через который результат преобразования снимается с инверсного выхода триггера 8. Также инверсный выход триггера 19 закрывает элементы

И 6 и И 15 для того, чтобы синхроимпульс не поступал через элемент И б на схему сравнения 16, относящуюся к второму разряду, а через элемент 15

И 6 — незадержанный разряд, через элемент И 6 — незадержанный разряд, через элемент И 15 — задержанный разряд на схему сравнения 16, относящуюся к третьему разряду, так как 20 на входах схем сравнения !6 могут складываться всевозможные кодовые комбинации, образуемые в результате смещения синхроимпульсов относительно информационных разрядов и нарушающие работу схем сравнения в целевом назначении. Хотя синхроимпульсы не поступают на элементы последующих схем сравнения, но на их входы поступают задержанные и незадержан- 30 ные информационные разряды,-которые вызывают срабатывание триггеров 17, но они не участвуют в коррекции значений преобразуемых разрядов.

Котя задержанные и незадержанные разряды не поступают на элементы схемы сравнения 16, связанной с преобразованием последнего разряда, ио на их входы поступает синхроимпульс, .который вызывает срабатывание триг- 40 гера 18, который не участвует в icopрекции.

При поступлении вначале синхроимпульса, а затем совместно с ним ин- 45 формационного .разряда (фиг. 5 ) переходит вначале в единичное состояние триггер 18 от синхроимпульса, проходящего на счетный вход триггера через элемент И 27, подготовленный. 50 к открытию. При одновременном поступлении на схему сравнения 16 синхроимпульса и неэадержанного информационного разряда переходит в единичное состояние триггер 19 от информа- 55 ционного разряда, проходящего на

1 счетный вход триггера через элемент

И 26, подготовленный к открытию, да-

738 8 лее через элемент ИЛИ 30. При этом триггер 18 продолжает находиться в единичном состоянии. В момент одновременного поступления синхроимпульса, незадержанного и задержанного информационного разряда триггер 19 возвращается в исходное (нулевое) состояние сигналом с выхода элемента

И 24, далее через элемент-ИЛИ 23, поступающим на его сбросовый вход.

Триггер 19 возвращается в исходное состояние, так как для данной ситуации (ситуация яс) нет необходимости коррекции преобразуемого разряда.

Триггер 18 возвращается в нулевое состояние в момент поступления на схему сравнения 16 только задержанного разряда.

При выходе переднего фронта синхроимпульса иэ зоны времени задержки и нахождении заднего фронта в зоне времени задержки (фиг.5 ), к ) вначале переходит в единичное состояние триггер 18, а затем — в единичное состоя- ние триггер 19, т.е. схема сравнения l6 работает аналогично ситуации Ж.

В момент поступления на схему срав- нения 16 только неэадержанного и задержанного разрядов или только незадержанного разряда триггер 18 возвращается в нулевое состояние сигналом с выхода элемента И 24 через элемент

ИЛИ 23 группы, поступающим íà его сбросовый вход. Триггер 19 при этом продолжает находиться в единичном состоянии, так как элемент И 24 закрыт. Таким образом триггер 19 участвует в коррекции преобразуемого раз-. ряда в данный момент и всех последующих разрядов, т.е. корректирует, как и в случае 2 ..

Для приведения триггеров 18, 19 и 17 схем сравнения фаз сигналов 16 в исходное состояние после прекращения процесса преобразования кода, который для данного устройства может быть непрерывным, необходимо подать сигнал "Сброс" по входу 31, который через элементы ИЛИ 23 группы поступает на сбросовые входы триггеров

18, 19 и 17 соответственно.

Инверсный выход триггера 18 последней схемы сравнения фаз сигналов

16 используется для того, чтобы при регистрации цредыдущей схемой сравнения 16 в преобразовании инверсный выход триггера 19 предпоследней схемы сравнения 16 блокировал поступле1167738 l0 чить к входам элементов ИЛИ 13 группы и инверсные, выходы триггеров 18 и 19 последней схемы сравнения 16— к входам элементов И 10 группы через элементы задержки, время задержки которых должно равняться времени считывания преобразованной информации. То необходимо для того, чтобы при регистрировании нарушения в пре 0 образовании разрядов, начиная не с первого разряда, преобразованный код до того разряда, с которого началось нарушение преобразования, необходимо снимать с прямых выходов тригге15 ров, а остальной код с того разряда, с которого началось нарушение преобразования, необходимо снимать с инверсных выходов триггеров, Но как только некоторой схемой сравнения

2о 16 или последней схемой сравнения

16 зарегистрируется нарушение преобние незадержанного и задержанного разрядов на последнюю схему сравнения 16, Причем на нее поступает толь ко импульс, от которого перейдет в единичное состояние триггер 18, кото рый своим инверсным выходам закроет поступление синхроимпульсов на схемь сравнения при дальнейшем преобразовании.

Если в процессе преобразования схемой сравнения фаз сигналов 16, связанной с преобразованием предпоследнего разряда, зарегистрировано нарушение преобразования, то инверсным выходом триггера 19 данной схемы закрываются элементы И 6. Через элементы И 6 незадержанный и задержанный разряды не пройдут на схему сравнения 16, связанную с преобразованием последнего разряда, но на данную схему сравнения поступает только синхроимпульс, от которого . переходит в единичное состояние триггер 18. Инверсным выходом триггера

18 закрыты элементы И 6 первых двух разрядов, т.е. синхроимпульсы не поступают на схемы сравнения 16 во время дальнейшего преобразования. новой пачки разрядов преобразуемого кода, так как нет необходимости про- 30 ведения сравнения местоположения синхроимпульсов относительно одноименных им разрядов, если ранее зарегистрировано нарушение преобразования.

Блокируя поступление синхроимпульсов. на схемы сигналов сравнения фаз сигналов 16, исключается также возможность складывания всевозможных комбинаций сигналов на их входах, приводящих к нарушению работ схем сравнения в целевом направлении, также закрывая поступления синхроимпульсов на входы схем сравнения, учитывается, чтс в процессе непрерывного преобразования пачек последовательного кода в пачки параллельно— го кода возможно постепенное смещение синхроимпульса относительно одноименного ему разряда только в одном направлении, т.е. с момента обнаружения преобразования до оконча-. ния процесса преобразования нарушение преобразование постоянно.

Для обеспечения работоспособности предлагаемого устройства необходимо прямые выходы триггерсв 18 и 19 последней схемы сравнения 16 подклюразования, то последняя схема сравнения 16 с прямого выхода триггера

18 или с прямого выхода триггера 19 выдает сигнал, который через элементы

ИЛИ 13 откроет элементы И 12, через которые с инверсных выходов триггеров

8 снимается информация, Но при этом элементы И 10 закрыты и с прямых выходов триггеров 8 второго и третьего разрядов информация не снимается.

Чтобы этого не произошло необходимо поставить элементы задержки, о месте положения которых отмечалось ранее.

Тогда первая часть информации считывается с прямых выходов триггеров тех разрядов, при преобразовании которых не было нарушений, а остальная часть информации считывается с инверсных выходов триггеров тех разрядов, при образовании которых началось нарушение в преобразовании.

После преобразования следующих пачек последовательного кода считывание их производится только с инверсных выходов триггеров 8, так как через элемент ИЛИ 13 открыт элемент И 12, а элементом И 10 закрыт элемент И 11, а также через время, равное времени считывания, через элементы ИЛИ 13, открыты элементы И 12, а выходами элементов И 10 закрыты элементы И 11 первого и второго разрядов..

Таким образом, предлагаемый преобразователь позволяет повысить надежность преобразования последовательного кода в параллельный.

1167738

I,11б7738

Фиа.2

7.

4.1

Фиг. Я 1167738

7.3

5 .!

1167738

7.1

19

7.Т

Фит.5

Составитель M. Аршавский

Техред О.Ващишина

Редактор М. Митейко

Корректор Е. Сирохман

Заказ 4445/54

Тираж 872 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 о

Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный Преобразователь последовательного двоичного кода в параллельный 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх